一种高精度带隙基准电压源的制作方法

文档序号:6300831阅读:160来源:国知局
一种高精度带隙基准电压源的制作方法
【专利摘要】一种高精度带隙基准电压源。它由运算放大器OP,多个PMOS管PM与多个NMOS管NM及多个PNP三极管Q以及若干个电阻R连接组成,采用在正负温度区间内分别实行温度补偿的方法,分别在电阻和三极管上用NMOS管分流电流实现这一目的,通过在运算放大器OP和电源VCC之间引入负反馈以提高带隙基准电压源的电压抑制比,从而是带隙基准电压源获得高精度基准电压;在-40-120℃温度范围内具有8.20ppm/℃以下的温度系数和在低频下具83.0dB的电源电压抑制比,可广泛用于要求提供高精度参考电位的民用或军用集成电路中。
【专利说明】一种高精度带隙基准电压源
【技术领域】:
[0001]本发明属于集成电路中的带隙基准电压源领域。
【背景技术】:
[0002]带隙基准电压源是诸多芯片的重要组成电路之一,在需要高精度参考电位的场合有很多应用,比如:比较器、ADC和DAC等,其性能的好坏对芯片性能有很大影响。衡量带隙基准电压源性能的主要指标是温度系数和电源电压抑制比,随着技术的发展和应用的更加苛刻,带隙基准电压源的高精度性能指标要求越来越高。
[0003]现有的传统带隙基准电压源的电路结构如图2所示,它多采用一阶温度补偿方式,它是由第八PMOS管PM8、第九PMOS管PM9、第十PMOS管PM10、运算放大器0P1、第五PNP三级管Q5、第六PNP三级管Q6、第七PNP三级管Q7、第五电阻R5、第六电阻R6以及电源VCCl和接地端GND1、基准电压输出端Vrefl连接成带隙基准电压源。这种结构很难在民用(-20-850C )和军用(-40-120°C )的应用场合下达到IOppm / °C以下的温度系数,并且其电源电压抑制比特性也不理想。

【发明内容】
:
[0004]为了克服现有传统带隙基准电压源的温度系数和电源电压抑制比不能满足高精度应用场合要求的不足之处,本发明提出了一种高精度带隙准电压源,参见附图1,它由正温度系数产生电路1、正温度系数补偿电压产生电路2、基准电压输出电路3连接构成;由运算放大器0P、第一 PMOS管PMl、第二 PMOS管PM2、第三PMOS管PM3、第一 NMOS管NMl、第一 PNP三级管Q1、第二 PNP三级管Q2、第一电阻R1、第二电阻R2、电源VCC、接地GND连接成正温度系数电流产生电路I ;第四PMOS管PM4、第五PMOS管PM5、第二 NMOS管匪2、第三NMOS管匪3、第三PNP三级管Q3、第三电阻R3连接成正温度系数补偿电流产生电路2 ;由第六PMOS管PM6、第七PMOS管PM7、第四NMOS管NM4、第五NMOS管NM5、第四个PNP三级管Q4、、第四电阻R4、基准电压输出端Vref连接成基准电压输出电路;上述三个电路之间的连接是:第一 PMOS管PMl至第七PMOS管PM7的电源供接至电源VCC ;第三PMOS管PM3至第七PMOS管PM7的栅极相共接;第一 PNP三级管Ql至第四个PNP三级管Q4的基极、发射极相共接;正温度系数补偿电流产生电路中的第五PMOS管PM5的漏极与第二 NMOS管匪2的栅极及第二电阻R2的共接点连接至基准电路输出电路3中的第四NMOS管NM4的栅极。
[0005]本发明一种高精度带隙基准电压源的优点是提高了电源电压抑制比,改善了温度系数,适用于高精度要求的场合。
【专利附图】

【附图说明】:
[0006]图1是本发明一种高精度带隙基准电压源电路结构图
[0007]图2是现有技术传统的带隙基准电压源电路结构图
[0008]【具体实施方式】[0009]发明结合具体实施例参见附图进一步说明如下:
[0010]一种高精度带隙基准电压源电路结构如图1所示,它由如下儿部分构成:由正温度系数电流产生电路1、正温度系数补偿电压产生电路2以及基准输出支路电路3组成。
[0011]上面设计的利用负反馈提高带隙基准源的电源电压抑制比和通过NMOS管分流实现分段温度线性补偿的方法,能非常有效改善现用带隙基准源电源电压抑制比与其温度系数方面的不足之处,具有电路简单明了,而且性能卓越,二是改善效果明显。在参照CSMC0.5 μ m标准下,在Cadence Spectre仿真器下本带隙基准源在低频下具有83.0dB的电源电压抑制比,在-40.1200C的温度范围内具有8.20ppm/°C的温度系数,这些仿真结果很好的验证了以上措施的有效性。
【权利要求】
1.一种高精度带隙基准电压源,其特征在于它是由正温度系数产生电路1、正温度系数补偿电压产生电路2、基准电压输出电路3连接构成;由运算放大器0P、第一 PMOS管PMl、第二 PMOS管PM2、第三PMOS管PM3、第一 NMOS管NMl、第一 PNP三级管Q1、第二 PNP三级管Q2、第一电阻R1、第二电阻R2、电源VCC、接地GND连接成正温度系数电流产生电路I ;第四PMOS管PM4、第五PMOS管PM5、第二 NMOS管NM2、第三NMOS管NM3、第三PNP三级管Q3、第三电阻R3连接成正温度系数补偿电流产生电路2 ;由第六PMOS管PM6、第七PMOS管PM7、第四NMOS管NM4、第五NMOS管匪5、第四个PNP三级管Q4、、第四电阻R4、基准电压输出端Vref连接成基准电压输出电路;上述三个电路之间的连接是:第一PMOS管PMl至第七PMOS管PM7的电源供接至电源VCC ;第三PMOS管PM3至第七PMOS管PM7的栅极相共接;第一PNP三级管Ql至第四个PNP三级管Q4的基极、发射极相共接;正温度系数补偿电流产生电路中的第五PMOS管PM5的漏极与第二 NMOS管匪2的栅极及第二电阻R2的共接点连接至基准电路输出电路3中的第四NMOS管NM4的栅极。
【文档编号】G05F1/56GK203552114SQ201320618820
【公开日】2014年4月16日 申请日期:2013年10月9日 优先权日:2013年10月9日
【发明者】李正大 申请人:长沙学院
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1