1.一种基于运算放大器的时钟扩展电路,其特征在于,该电路包括: 基准时钟源(10),多个的分支电路(20),多个控制器(30),第一节点(40);
其中,所述基准时钟源(10)分别与多个所述分支电路(20)的信号输入端耦接于第一节点(40);
其中,所述分支电路(20)的信号输出端与控制器(30)电性耦接;
其中,所述分支电路(20)包括电阻(21),运算放大器(22)及第二节点(23);
其中,所述电阻(21)的一端与基准时钟源(10)耦接于第一节点(40),所述电阻(21)的另一端与运算放大器(22)的同相输入端相耦接;
其中,所述运算放大器(22)的反相输入端与控制器(30)耦接于第二节点(23);所述运算放大器(22)的输出端与控制器(30)耦接于第二节点(23)。
2.如权利要求1所述的基于运算放大器的时钟扩展电路,其特征在于,
所述基准时钟源(10)为铯原子钟组为基准指标同步的时钟。
3.如权利要求1所述的基于运算放大器的时钟扩展电路,其特征在于,
所述基准时钟源(10)为美国卫星全球定位系统基准指标同步的时钟。
4.如权利要求3所述的基于运算放大器的时钟扩展电路,其特征在于,
所述控制器(30)为包括一个微处理器在内的电路。
5.如权利要求1所述的基于运算放大器的时钟扩展电路,其特征在于,
所述控制器(30)为包括至少一个单片机在内的电路。
6.如权利要求1所述的基于运算放大器的时钟扩展电路,其特征在于,
所述控制器(30)为多种电路或者芯片的组合形式。
7.如权利要求1所述的基于运算放大器的时钟扩展电路,其特征在于,
所述电阻(21)为限流电阻。
8.如权利要求1所述的基于运算放大器的时钟扩展电路,其特征在于,
所述运算放大器(22)为高阻型集成运算放大器。