基于运算放大器的时钟扩展电路的制作方法

文档序号:14988251发布日期:2018-07-20 21:41阅读:624来源:国知局

本实用新型涉及电路设计领域,特别涉及一种基于二极管的小压差电平转换电路。



背景技术:

如今,电子产品越发广泛地应用于实际生活中,尤其在智能家居等领域,微控制单元得到普遍的应用,各微处理单元通常需要同步基准时钟。现有技术通常是直接由基准时钟源向各控制单元传递时钟信号,当微控制单元数量较多时自然会对基准时钟源造成较大的负载负担。因此,一种结构简单,成本低廉的时钟扩展技术成为一种实际需求。



技术实现要素:

本实用新型旨在解决上述问题,而提供一种基于运算放大器的结构简单,能够同时给多个处理器提供参考时间的时钟扩展电路。

为实现上述目的,本实用新型提供一种基于运算放大器的时钟扩展电路,其特征在于,该电路包括: 基准时钟源,多个的分支电路,多个控制器,第一节点;

其中,基准时钟源分别与若干个所述分支电路的信号输入端耦接于第一节点;

其中,所述分支电路的信号输出端与控制器电性耦接;

其中,所述分支电路包括电阻,运算放大器及第二节点;

其中,所述电阻的一端与基准时钟电源耦接于第一节点,所述电阻的另一端与运算放大器的同相输入端相耦接;

其中,所述运算放大器的反相输入端与控制器耦接于第二节点;所述运算放大器的输出端与控制器耦接于第二节点。

所述基准时钟源为铯原子钟组为基准指标同步的时钟;

所述基准时钟源为美国卫星全球定位系统基准指标同步的时钟;

所述控制器为包括一个微处理器在内的电路

所述控制器为包括至少一个单片机在内的电路。

所述控制器为多种电路或者芯片的组合形式。

所述电阻为限流电阻。

所述运算放大器为高阻型集成运算放大器。

本实用新型的贡献在于,其有效解决了现有基准时钟源同时给多个处理器提供参考时钟造成自身负载负担过大的问题。本实用新型通过利用运算放大器的放大作用,减少时钟源的负载负担,从而实现同源始终信号扩展,同时给多个处理器提供参考时钟,用简易的方案实现了同源时钟扩展,为多处理器系统提供同步始终解决方案。

【附图说明】

图1是本实用新型的电路结构示意图。

【附图标注说明】

基准时钟源~10 分支电路~20

控制器~30 第一节点~40

电阻~21 运算放大器~22

第二节点~23

【具体实施方式】

在下文中,将参考附图描述实用新型的各种实施方式。然而,实施方式可以按各种形式实施,而不应被认为限制于本文中提及的实施方式。而是,提供这些实施方式是为了使得本实用新型向本领域技术人员完整地传达本实用新型的保护范围。另外,为了避免混淆本公开的主题,可能没有详细描述或示出已知的功能或结构。

参见图1,本实施例提供一种基于二极管的小压差电平转换电路,其特征在于,该装置包括:基准时钟源10,多个的分支电路20,多个控制器30,第一节点40;

其中,所述基准时钟源10分别与多个所述分支电路20的信号输入端耦接于第一节点40;

具体地,所述基准时钟源10分别与多个所述分支电路20的信号输入端耦接于第一节点40应当理解为基准时钟源10与多个分支电路串联,而多个分支电路之间成并联的关系。

具体地,所述基准时钟源10可以是铯原子钟组为基准指标同步的时钟;所述基准时钟源10也可以是美国卫星全球定位系统基准指标同步的时钟;其还可以理解为本领域技术人员根据实际需求而设置的本地基准时间。

其中,所述分支电路20的信号输出端与控制器30电性耦接;

具体地,所述信号输入端指的是由基准时钟源给出的时钟信号经第一节点分流进入分支电路的一端。

结合附图1可以理解的是,所述分支电路20的信号输出端与控制器30电性耦接指的是每一个分支电路分别与一个控制器电性耦接。

其中,所述分支电路20包括电阻21,运算放大器22及第二节点23;

具体地,第一和第二的命名规则仅仅为了结合附图方便本领域技术人员理解本实用新型的技术方案,本身不具有先后、重要程度、参数大小等特殊定义。

其中,所述电阻21的一端与基准时钟源10耦接于第一节点40,所述电阻21的另一端与运算放大器22的同相输入端相耦接;

具体地,所述电阻与运算放大器的同相输入端串联,由于本实施中主要利用运算放大器的放大作用,而放大器的输入阻抗极大,如果电路电流过大容易击穿运算放大器,因此串联一个起限流作用的电阻,本实施例中,该电阻的阻值为1K。

优选地,所述运算放大器22为高阻型集成运算放大器。

其中,所述运算放大器22的反相输入端与控制器30耦接于第二节点23;所述运算放大器22的输出端与控制器30耦接于第二节点23。

具体地,所述控制器可以是包括一个微处理器在内的电路,还可以是包括至少一个单片机在内的电路,也可以为多种电路或者芯片的组合形式,只要可以实现相应功能即可。可以理解的是,对于本领域技术人员来说,控制器还可以为常见的由放大器、比较器、三极管、MOS管等组合起来的电路以纯粹硬件方式实现相应功能。

具体地,所述第一微处理单元可以是包括一个微处理器在内的电路,还可以是包括至少一个单片机在内的电路,也可以为多种电路或者芯片的组合形式,只要可以实现相应功能即可。可以理解的是,对于本领域技术人员来说,异常声响记录模块还可以为常见的由放大器、比较器、三极管、MOS管等组合起来的电路以纯粹硬件方式实现相应功能。

籍此,本实用新型通过运算放大器的放大作用,可将基准时钟源扩展为若干个同步时钟提供给多个处理器。由于放大器输入阻抗极大,对基准时钟源的负载压力不大,可以扩展的时钟数量很大,满足绝大多数系统要求。

尽管通过以上实施例对本实用新型进行了揭示,但本实用新型的保护范围并不局限于此,在不偏离本实用新型构思的条件下,对以上各构件所做的变形、替换等均将落入本实用新型的权利要求范围内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1