小型数据存取设备的直接存储器存取装置的制作方法

文档序号:6652883阅读:300来源:国知局
专利名称:小型数据存取设备的直接存储器存取装置的制作方法
技术领域
本发明是在需要由MCU控制的小型数据存取设备(例如数码照相机)中,为了提高数据存取速度而加入的一个直接存储器存取装置。

发明内容
本实用新型的目的,是提供一种小型数据存取设备的直接存储器存取装置,使数据存取设备能够以一种最简单、最经济的方式实现高速的存取。
小型数据存取设备的直接存储器存取装置,包括有控制单元MCU,数据处理单元DPU,存储器MEM,其特征在于在电路中设置一个多路选择电路MUX。
多路选择电路MUX输入端与数据处理单元DPU、控制单元MCU的读写控制线RD和WR相连,输出端与存储器的读写信号线RD和WR相连;多路选择电路MUX控制线SEL与控制单元MCU相连,受MCU的控制,在控制线SEL的控制下,多路选择电路构成的逻辑关系可以交换存储器的读写信号线RD和WR相对于系统的读写控制总线RD和WR的逻辑连接关系。
在正常模式下,SEL信号为0,此时多路选择电路MUX的A与A0逻辑相连、B与BO逻辑相连,所以存储器的读写信号线RD和WR相对于系统的读写控制总线RD和WR的逻辑连接关系为正常方式连接,MCU可以对数据处理单元DPU和存储器MEM进行正常读写。
在直接存取模式下,SEL信号为1。此时多路选择电路MCU的A与A1逻辑相连、B与B1逻辑相连,所以存储器的读写信号线RD和WR相对于系统的读写控制总线RD和WR的逻辑连接关系为交叉连接。在此状态下,若MCU对数据处理单元DPU连续进行读操作,则数据处理单元DPU得到的是连续的读信号RD,而存储器MEM得到的是连续的写信号WR。数据通过DATA总线,直接由数据处理单元DPU送到存储器MEM,实现数据的直接存贮。同理,当MCU对数据处理单元DPU连续进行写操作,则可以实现数据的直接读取。
本实用新型提供了一种小型数据存取设备的直接存储器存取装置,使数据存取设备能够以一种最简单、最经济的方式实现高速的存取。由于在上述过程中,MCU只须进行一种操作,所以可以节省大约一半的存取时间,其结构简单,成本低。
MCU的数据输入/输出双向口DATA端直接连接到DPU和MEM的DATA端。MCU的读写控制端RD和WR直接连到DPU的RD和WR端,形成系统的读写控制总线RD和WR。
多路选择电路MUX是一个2选1电路。其输入A0、B1与系统的读写控制线WR相连,输入A1、B0与系统的读写控制线RD相连;输出A、B与存储器的读写信号线WR和RD相连。
权利要求1.一种小型数据存取设备的直接存储器存取装置,包括有控制单元MCU,数据处理单元DPU,存储器MEM,其特征在于在电路中设置一个多路选择电路MUX。
2.根据权利要求1所述的小型数据存取设备的直接存储器存取装置,其特征在于多路选择电路MUX输入端与数据处理单元DPU、控制单元MCU的读写控制线RD和WR相连,输出端与存储器的读写信号线RD和WR相连;多路选择电路MUX控制线SEL与控制单元MCU相连,受MCU的控制,在控制线SEL的控制下,多路选择电路构成的逻辑关系可以交换存储器的读写信号线RD和WR相对于系统的读写控制总线RD和WR的逻辑连接关系。
专利摘要本实用新型是在需要由MCU控制的小型数据存取设备(例如数码照相机)中,为了提高数据存取速度而加入的直接存储器存取装置。包括有控制单元MCU,数据处理单元DPU,存储器MEM,多路选择电路MUX。多路选择电路MUX输入端与数据处理单元DPU、控制单元MCU的读写控制线RD和WR相连,输出端与存储器的读写信号线RD和WR相连;多路选择电路MUX控制线SEL与控制单元MCU相连,受MCU的控制,在控制线SEL的控制下,多路选择电路构成的逻辑关系可以交换存储器的读写信号线RD和WR相对于系统的读写控制总线RD和WR的逻辑连接关系。从而达到直接存储器存取目的。具有结构简单,低成本等优点。
文档编号G06F12/00GK2513166SQ01274458
公开日2002年9月25日 申请日期2001年12月26日 优先权日2001年12月26日
发明者王慧敏, 陈光梦 申请人:上海海鸥照相机有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1