一种增强型Flash芯片和一种芯片封装方法

文档序号:6401814阅读:206来源:国知局
专利名称:一种增强型Flash芯片和一种芯片封装方法
技术领域
本发明涉及芯片技术领域,特别是涉及一种增强型Flash芯片和一种芯片封装方法。
背景技术
含有应答保护单调计算器(ReplayProtection Monotonic Counter, RPMC)的增强型Flash是Intel将主推的基本输入输出系统(Basic Input-Output System, BIOS)芯片。它包含一个大容量的Flash芯片和RPMC电路。其中,FLASH芯片的容量可以为8M、16皿、321、641、1281、25611或者更高,用来存储CPU BIOS的代码和数据;RPMC电路保证读写数据的机密性和完整性。RPMC电路与其集成的FLASH —起构成了个人计算机(PersonalComputer, PC)系统中BIOS的硬件平台。目前,在设计具有RPMC功能的Flash芯片时,设计者通常会把大容量Flash和RPMC集成在一个芯片上,即RPMC电路和FLASH —起设计。但是,这种设计方法存在以下缺点:由于需要将FLASH和RPMC集成在一个芯片上,因此单片芯片的面积大、·封装面积大,导致设计成本较高;并且RPMC电路和FLASH —起设计,导致芯片设计复杂度高、设计周期长。

发明内容
本发明提供一种增强型Flash芯片和一种芯片封装方法,以解决设计复杂度高、设计周期长、设计成本高的问题。为了解决上述问题,本发明公开了一种增强型Flash芯片,包括:封装在一起的FLASH和应答保护单调计数器RPMC ;其中,所述FLASH和所述RPMC分别包括各自独立的控制器;所述FLASH与所述RPMC中的相同10引脚互连,并且连接到所述芯片的同一外部共享引脚上;外部指令通过所述芯片的外部共享引脚传输到所述FLASH与所述RPMC中,FLASH的控制器和RPMC的控制器分别判断是否执行所述外部指令;所述FLASH和所述RPMC各自还包括第一内部10引脚和/或第二内部10引脚;所述FLASH上还设置有跳线窗口,所述跳线窗口的一端与所述FLASH的第一内部10引脚互联,所述跳线窗口的另一端与所述RPMC的第一内部10引脚互联,和/或,所述RPMC上还设置有跳线窗口,所述跳线窗口的一端与所述RPMC的第一内部10引脚互联,所述跳线窗口的另一端与所述FLASH的第一内部10引脚互联;所述FLASH的第二内部10引脚与所述RPMC的第二内部10引脚互连,所述FLASH与所述RPMC之间通过互连的所述第一内部10引脚对和/或第二内部10引脚对进行内部相互通信。优选的,
所述FLASH还包括与FLASH相连的实现FLASH功能的独立IO引脚,所述与FLASH相连的独立IO引脚连接到所述芯片的外部独立引脚上;所述RPMC还包括与RPMC相连的实现RPMC功能的独立IO引脚,所述与RPMC相连的独立IO引脚连接到所述芯片的另外的外部独立引脚上;其中,所述与FLASH相连的独立IO引脚和与所述RPMC相连的独立IO引脚互不相连。优选的,所述FLASH与所述RPMC中的相同IO引脚互连,并且连接到所述芯片的同一外部共享引脚上,包括:所述FLASH的IO引脚a_x与所述RPMC中的相同IO引脚b_y互连,并且所述FLASH的IO引脚a_x连接到所述增强型Flash芯片的同一外部共享引脚PAD_z±,或者,所述RPMC中的相同IO引脚b_y连接到所述芯片的同一外部共享引脚PAD_z上;其中,所述a表示FLASH的IO引脚,所述x表示FLASH的IO引脚标识;所述b表示RPMC的IO引脚,所述y表示RPMC的IO引脚标识;所述PAD表示芯片封装的IO引脚,所述ζ表示芯片封装的IO引脚标识。优选的,当所述芯片通过外部共享引脚接收到第一外部指令时,若FLASH的控制器和RPMC的控制器分别判断为所述第一外部指令均需要FLASH和RPMC执行,则所述FLASH和所述RPMC各自按照所述第一 外部命令执行相应操作;若仅需要FLASH和RPMC中的任意一个执行所述第一外部指令,则在所述FLASH或所述RPMC按照所述第一外部命令执行相应操作的过程中,若所述芯片通过外部共享引脚接收到第二外部指令,并且仅需要所述FLASH和RPMC中的另一个执行,则所述FLASH和RPMC中的另一个按照所述第二外部命令执行相应操作。优选的,当所述FLASH正在执行外部指令,并且所述RPMC空闲时,若所述芯片通过外部共享引脚接收到挂起指令,则所述FLASH的控制器判断为需要FLASH执行所述挂起指令,所述RPMC的控制器判断为不需要RPMC执行所述挂起指令;所述FLASH按照所述挂起指令挂起正在执行的操作后,通过所述第一内部IO引脚对和/或第二内部IO引脚对向所述RPMC发送FLASH已挂起的通知消息,所述RPMC收到所述通知消息后,通过执行所述挂起指令实现与所述FLASH的同步。优选的,在所述芯片中,所述FLASH与所述RPMC并排封装,或者,所述FLASH与所述RPMC垂直叠加封装。优选的,当所述FLASH与所述RPMC垂直叠加封装时:若所述FLASH的面积大于所述RPMC的面积,则所述RPMC垂直叠放在所述FLASH之上;若所述RPMC的面积大于所述FLASH的面积,则所述FLASH垂直叠放在所述RPMC之上。为解决上述技术问题,本发明还公开了一种芯片封装方法,包括:将需要封装的FLASH和应答保护单调计数器RPMC放置在芯片载体上,所述FLASH与所述RPMC相互独立;将所述FLASH与所述RPMC中的相同IO引脚采用金属引线互连;将所述互连后的相同IO引脚采用金属引线连接到所述芯片载体的同一外部共享引脚上;将所述FLASH的第一内部IO引脚通过设置在所述FLASH上的跳线窗口与所述RPMC的第一内部IO引脚采用金属引线互连,和/或,将所述RPMC的第一内部IO引脚通过设置在所述RPMC上的跳线窗口与所述FLASH的第一内部IO引脚采用金属引线互连;将所述FLASH的第二内部IO引脚与所述RPMC的第二内部IO引脚采用金属引线
互连;将所述FLASH、所述RPMC和所述芯片载体塑封为增强型Flash芯片。优选的,所述方法还包括:将所述FLASH中实现FLASH功能的独立IO引脚采用金属引线连接到所述芯片载体的外部独立引脚上;将所述RPMC中实现RPMC功能的独立IO引脚采用金属引线连接到所述芯片载体的另外的外部独立引脚上; 其中,所述FLASH中的独立IO引脚与所述RPMC中的独立IO引脚互不相连。优选的,将所述互连后的相同IO引脚采用金属引线连接到所述芯片载体的同一外部共享引脚上,包括:将所述FLASH的IO引脚a_x采用金属引线连接到所述芯片载体的同一外部共享引脚PAD_z上,或者,将所述RPMC中的相同IO引脚b_y采用金属引线连接到所述芯片载体的同一外部共享引脚PAD_z上;其中,所述FLASH的IO引脚a_x与所述RPMC中的IO引脚b_y为互连的相同IO引脚;所述a表示FLASH的IO引脚,所述x表示FLASH的IO引脚标识;所述b表示RPMC的IO引脚,所述y表示RPMC的IO引脚标识;所述PAD表示芯片封装的IO引脚,所述ζ表示芯片封装的IO引脚标识。优选的,所述将需要封装的FLASH和应答保护单调计数器RPMC放置在芯片载体上,包括:将所述FLASH与所述RPMC并排放置在芯片载体上,或者,所述FLASH与所述RPMC垂直叠放在芯片载体上;当所述FLASH与所述RPMC垂直叠放在芯片载体上时:若所述FLASH的面积大于所述RPMC的面积,则所述RPMC垂直叠放在所述FLASH之上;若所述RPMC的面积大于所述FLASH的面积,则所述FLASH垂直叠放在所述RPMC之上。与现有技术相比,本发明包括以下优点:1、本发明实施例所提出的增强型Flash芯片是将FLASH和RPMC封装在一起;其中,所述FLASH电路和所述RPMC电路分别包括各自独立的控制器;所述FLASH与所述RPMC中的相同IO引脚互连,并且连接到所述芯片的同一外部共享引脚上;外部指令通过所述芯片的外部共享引脚传输到FLASH与RPMC中,FLASH的控制器和RPMC的控制器分别判断是否执行所述外部指令;所述FLASH和所述RPMC各自还包括第一内部IO引脚和/或第二内部IO引脚;所述FLASH上还设置有跳线窗口,所述跳线窗口的一端与所述FLASH的第一内部IO引脚互联,所述跳线窗口的另一端与所述RPMC的第一内部IO引脚互联,和/或,所述RPMC上还设置有跳线窗口,所述跳线窗口的一端与所述RPMC的第一内部IO引脚互联,所述跳线窗口的另一端与所述FLASH的第一内部IO引脚互联;所述FLASH的第二内部IO引脚与所述RPMC的第二内部IO引脚互连,所述FLASH与所述RPMC之间通过互连的第一内部IO弓丨脚对和/或第二内部IO引脚对进行内部相互通信本发明实施例中,由于将FLASH和RPMC封装在一起,从而可以减小封装面积,降低设计成本;并且,FLASH电路模块可以重复利用现有的FLASH芯片,设计者只需设计RPMC电路模块即可,因此,芯片设计复杂度低、设计周期短、成本低。2,FLASH的第一内部IO引脚通过设置在FLASH上的跳线窗口与RPMC的第一内部IO引脚采用金属引线互连,和/或,RPMC的第一内部IO引脚通过设置在RPMC上的跳线窗口与所述FLASH的第一内部IO引脚采用金属引线互连,避免了金属引线之间的交叉问题,降低了芯片制造工艺复杂度,提闻了芯片制造的良率。3、FLASH与RPMC之间可以通过互连的第一内部IO引脚对和/或第二内部IO引脚对进行内部相互通信。因此,当FLASH和RPMC中的任意一个正在执行外部指令,并且另外一个空闲时,如果通过外部共享引脚接收到挂起指令,则正在执行外部指令的任意一个执行所述挂起指令,并可以通过互连的内部IO引脚对向空闲的另外一个发送已挂起的通知,使空闲的另外一个也执行所述挂起指令,从而可以保证FLASH和RPMC的同步。4、FLASH和RPMC还可以同时执行不同的指令,即FLASH和RPMC可以并行工作,因此,提闻了芯片的性能。5、多芯 片封装可以把不同工艺的FLASH和RPMC封装的一起,从而可以复用现有的资源,降低开发成本。6,FLASH的容量可以扩展,例如,可以增加单片FLASH的容量,或者将多个FLASH封
装在一起。


图1是本发明实施例二所述的一种增强型Flash芯片的逻辑连接示意图;图2是本发明实施例二所述的一种增强型Flash芯片的封装原理图;图3是本发明实施例三所述的一种芯片封装方法的流程图。
具体实施例方式为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式
对本发明作进一步详细的说明。本发明实施例提出了一种利用多芯片封装方法实现RPMC功能的芯片,通过在FLASH芯片的基础上,将RPMC与FLASH芯片一起封装,从而形成一个具有RPMC功能的增强型Flash芯片,RPMC和FLASH可以共享统一的引脚。本发明实施例降低了芯片的设计复杂度和设计成本,并且,RPMC和FLASH之间可以通过互连的内部IO引脚对进行内部相互通信,从而保证RPMC和FLASH的同步性。实施例一:本发明实施例一提出了一种增强型Flash芯片,所述芯片可以包括:封装在一起的 FLASH 和 RPMC。本发明实施例中,FLASH和RPMC可以是各自独立的芯片。FLASH可以选择不同的容量来满足不同系统的需求,该FLASH可以复用已设计好的FLASH芯片,因此不必重新设计,大大减少了开发周期;RPMC具备了应答保护单调计数的功能,也可以单独使用。在本发明实施例提出的增强型Flash芯片中,所述FLASH和所述RPMC可以分别包括各自独立的控制器。对于外部发来的指令,FLASH和RPMC会通过各自独立的控制器控制FLASH和RPMC分别接收、译码,当译码成功后,执行相应的操作。另外,FLASH和RPMC中可以具有相同的IO引脚,对于这些相同的IO引脚可以将其互连,并且连接到所述芯片的同一外部共享引脚上。本发明实施例中,FLASH和RPMC中的相同的IO引脚可以指功能相同的IO引脚,例如,FLASH中的IO引脚CE可以实现串行外设接口(Serial Peripheral Interface, SPI)接口的功能,RPMC 中的 IO 引脚 CSE 也可以实现SPI接口的功能,此时,FLASH中的IO引脚CE和RPMC中的IO引脚CSE即可为相同的IO引脚,因此,可以将这两个引脚CE和CSE互连。 外部指令可以通过所述芯片的外部共享引脚传输到所述FLASH与所述RPMC中,然后通过FLASH的控制器和RPMC的控制器分别判断是否执行所述外部指令,并根据判断的结果控制FLASH和RPMC执行相应操作。本发明实施例中,所述FLASH和所述RPM`C还可以包括各自的第一内部IO引脚和/或第二内部IO引脚,所述FLASH上还设置有跳线窗口,所述跳线窗口的一端与所述FLASH的第一内部IO引脚互联,所述跳线窗口的另一端与所述RPMC的第一内部IO引脚互联,和/或,所述RPMC上还设置有跳线窗口,所述跳线窗口的一端与所述RPMC的第一内部IO引脚互联,所述跳线窗口的另一端与所述FLASH的第一内部IO引脚互联;所述FLASH的第二内部IO引脚与所述RPMC的第二内部IO引脚互连,所述FLASH与所述RPMC之间可以通过互连的第一内部IO引脚对和/或第二内部IO引脚对进行内部相互通信,从而可以保证FLASH与RPMC的同步性。其中,对于通过跳线窗口将FALSH和/或RPMC的第一内部IO引脚与RPMC和/或FLASH的第一内部IO引脚互联,或者,FLASH和RPMC的第二内部IO引脚的互连,可以是将FLASH和RPMC中表示同一个状态位的内部IO引脚互连。例如,FLASH中的第一内部IO引脚10_0用于状态位busy的输出,RPMC中的第一内部IO引脚10_2用于状态位busy的输入,因此,可以将FLASH中的第一内部IO引脚10_0通过设置在FALSH上的跳线窗口和RPMC中的第一内部IO引脚10_2互连,10_0和10_2即为互连的第一内部IO引脚对。互连后FLASH即可将自身的状态位busy通过其第一内部IO引脚10_0输出至RPMC的第一内部IO引脚10_2,RPMC即可获知FLASH当前的状态。再例如,FLASH中的第二内部IO引脚10_1用于状态位busy的输入,RPMC中的第二内部IO引脚10_3用于状态位busy的输出,因此,可以将FLASH中的第二内部IO引脚10_1和RPMC中的第二内部IO引脚10_3互连,10_1和10_3即为互连的第二内部IO引脚对。互连后RPMC即可将自身的状态位busy通过其内部IO引脚10_3输出至FLASH的内部IO引脚10_1,FLASH即可获知RPMC当前的状态。一般而言,芯片中的引线是两端连接而中部悬空的金属线,当两根引线出现交叉时,交叉位置需要采用桥接的方式以保证两根引线不会接触,这样一来,就需要提高上层引线曲度以避免接触,而这也导致工艺复杂度的提高,降低了芯片封装的良率。本发明实施例中,通过在FLASH和/或RPMC上设置焊盘PAD窗口作为跳线窗口,并以所述PAD窗口建立跳线通道来避免出现引线交叉,降低工艺复杂度,从而达到提高芯片封装良率的目的。这是由于,两个PAD窗口之间使用芯片内部的金属线互联,而PAD窗口与IO引脚的连接则是通过在所述PAD窗口上打上金属球,从所述金属球上引出金属线再连接到另一端的IO引脚,所述连接PAD窗口与IO引脚的金属线是一条两端连接而中部悬空的金属引线,该金属引线与连接两个PAD窗口之间的芯片内部连线属于不同的空间层次,因此,避免了金属引线之间的交叉,降低了工艺复杂度,大大提高了芯片封装的良率。需要说明的是,本发明实施例中,在FLASH和/或RPMC上设置的跳线窗口采用焊盘PAD窗口,当然在具体实施本发明时,亦可采用其它方式建立跳线通道,本发明对此不作限制。对于所述增强型Flash芯片,将在下面的实施例中详细介绍。本发明实施例中,由于将FLASH和RPMC封装在一起,从而可以减小封装面积,降低设计成本;FLASH电路模块可以重复利用现有的FLASH芯片,设计者只需设计RPMC电路模块即可,因此,芯片设计复杂度低、设计周期短、成本低。并且,RPMC和FLASH之间可以通过互连的内部IO引脚对进行内部相互通信,从而保证RPMC和FLASH的同步性。实施例二:下面,通过本发明实施例二对所述增强型Flash芯片进行详细介绍。
·
参照图Ι-a、图l_b,示出了本发明实施例二所述的一种增强型Flash芯片的逻辑连接示意图。从图Ι-a、图Ι-b可以看出,本发明实施例所述的增强型Flash芯片可以包括封装在一起的FLASH和RPMC。其中,FLASH和RPMC中都分别包括多个弓丨脚,可以将RPMC和FLASH中的相同IO引脚连接到同一套外部共享引脚上,外部发送的指令会被RPMC和FLASH同时接收到,RPMC和FLASH可以作出相应的响应;FLASH和RPMC各自还包括第一内部IO引脚和第二内部IO引脚,FASH和/或RPMC通过设置的PAD窗口将第一 IO内部引脚连接到对应的RPMC和/或FLAS上的第一内部IO引脚,FLASH的第二内部IO引脚与RPMC的第二内部IO引脚互连;RPMC和FLASH也会具有各自独立的IO引脚。两个芯片封装在一起,实现了具有RPMC功能的 FLASH。本发明实施例中,所述芯片的引脚可以包括以下四种:1、外部共享引脚本发明实施例中,FLASH和RPMC中包括相同的IO引脚,所述FLASH与所述RPMC中的相同IO引脚互连,并且连接到所述芯片的同一外部共享引脚上,所述外部共享引脚可以为多个。例如,图Ι-a、图Ι-b中的10_0,10_1,…,Ι0_η即为所述的芯片的外部共享接口,FLASH 中与 10_0,10_1,…,IO_n 连接的 IO 接口、以及 RPMC 中与 10_0,10_1,…,10_11连接的IO接口,即为FLASH和RPMC中相同的IO接口。其中,10_x, 10_y也是所述芯片的外部共享接口之一,所述X大于O且X小于η,所述y大于O且y小于η。需要说明的是,由于图1为芯片的逻辑连接示意图,因此其中的10_0,10_1,…,Ι0_η均称为接口,该逻辑连接图中的这些接口在芯片的物理连接上即称为引脚。本发明实施例中,所述FLASH和所述RPMC分别包括各自独立的控制器,外部指令可以通过所述芯片的外部共享引脚传输到所述FLASH与所述RPMC中,FLASH的控制器和RPMC的控制器分别判断是否执行所述外部指令。优选地,当所述芯片通过外部共享引脚接收到外部指令时,可以执行以下过程:当所述芯片通过外部共享引脚接收到第一外部指令时,若FLASH的控制器和RPMC的控制器分别判断为所述第一外部指令均需要FLASH和RPMC执行,则所述FLASH和所述RPMC各自按照所述第一外部命令执行相应操作;若仅需要FLASH和RPMC中的任意一个执行所述第一外部指令,则在所述FLASH或所述RPMC按照所述第一外部指令执行相应操作的过程中,若所述芯片通过外部共享引脚接收到第二外部指令,并且仅需要所述FLASH和RPMC中的另一个执行,则所述FLASH和RPMC中的另一个按照所述第二外部命令执行相应操作。例如,如果芯片接收到外部指令a,此时外部指令a会通过外部共享引脚分别传输至IJ所述FLASH与所述RPMC中,FLASH的控制器和RPMC的控制器都会判断各自是否执行所述外部指令。若通过FLASH的控制器判断为需要FLASH执行外部指令a,通过RPMC的控制器判断为需要RPMC执行外部指令a,则FLASH和RPMC可以同时按照所述外部指令a执行对应指令a的操作; 如果芯片接收到外部指令b (例如,程序PROGRAM或者擦除ERASE ),此时通过FLASH的控制器判断为需要FLASH执行外部指令b,通过RPMC的控制器判断为不需要RPMC执行外部指令b,则由FLASH按照所述外部指令b执行对应指令b的操作。在FLASH执行所述外部指令b的过程中,如果芯片又接收到外部指令C,通过FLASH的控制器判断为不需要FLASH执行外部指令c,通过RPMC的控制器判断为需要RPMC执行外部指令C,则可以由RPMC按照所述外部指令c执行对应指令c的操作。同样的,如果芯片接收到外部指令d,此时通过FLASH的控制器判断为不需要FLASH执行外部指令d,通过RPMC的控制器判断为需要RPMC执行外部指令d,则可以由RPMC按照所述外部指令d执行对应指令d的操作。在RPMC执行所述外部指令d的过程中,如果芯片又接收到外部指令e,通过FLASH的控制器判断为需要FLASH执行外部指令e,通过RPMC的控制器判断为不需要RPMC执行外部指令e,则可以由FLASH按照所述外部指令e执行对应指令e的操作。因此,通过上述过程,FLASH和RPMC可以同时执行相同的指令或不同的指令,从而实现FLASH和RPMC并行执行指令的过程。例如,FLASH在执行程序(PROGRAM)或擦除(ERASE)的过程中,RPMC可以执行指令。2、互联的第一内部引脚对本发明实施例中,所述FLASH和所述RPMC各自还包括第一内部IO引脚,所述FLASH的第一内部IO引脚通过设置在FLASH上的跳线窗口 PAD与所述RPMC的第一内部IO引脚互连,和/或所述RPMC的第一内部IO引脚通过设置在RPMC上的跳线窗口 PAD与所述FLASH的第一内部IO引脚互连,所述FLASH与所述RPMC之间通过互连的第一内部IO引脚对进行内部相互通信。例如,图ι-a、图1-b中FLASH中的第一内部IO接口(即引脚)Ι0_χ和与其互连的RPMC中的第一内部IO接口 10_x即组成所述的芯片上互连的第一内部IO接口对(即互连的第一内部IO引脚对),所述互连的第一内部IO接口对为多个。所述FLASH与所述RPMC之间可以通过FLASH中的第一内部IO接口 10_x、10_y和与其互连的RPMC中的第一内部IO接口 10_x、10_y进行内部相互通信。3、互连的第二内部IO引脚对本发明实施例中,所述FLASH和所述RPMC各自还包括第二内部IO引脚,所述FLASH的第二内部IO引脚与所述RPMC的第二内部IO引脚互连,所述FLASH与所述RPMC之间通过互连的第二内部IO引脚对进行内部相互通信。例如,图Ι-a、图Ι-b中FLASH中的第二内部IO接口(即引脚)10_#和与其互连的RPMC中的第二内部IO接口 10_#即组成所述的芯片上互连的第二内部IO接口对(即互连的第二内部IO引脚对),所述互连的第二内部IO接口对为多个。所述FLASH与所述RPMC之间可以通过FLASH中的第二内部IO接口 10_#和与其互连的RPMC中的第二内部IO接口10_#进行内部相互通信。本发明实施例中,FLASH与RPMC之间可以通过互连的第一内部IO引脚对和/或第二内部IO引脚对进行内部相互通信。例如,可以将FLASH中用于状态位busy的输出的第一或第二内部IO引脚10_0和RPMC中用于状态位busy的输入的第一或第二内部IO引脚10_2互连;并将FLASH中用于状态位busy的输入的第一或第二内部IO引脚10_1和RPMC中用于状态位busy的输出的第一或第二内部IO引脚10_3互连。10_0和10_2、以及10_1和10_3分别为互连的第一 或第二内部IO引脚对。因此,FLASH与RPMC之间可以通过上述互连的第一或第二内部IO引脚对10_0和10_2、以及10_1和10_3进行内部相互通信,将自身的状态位busy的值通知对方。因此,当FLASH和RPMC中的任意一个正在执行外部指令,并且另外一个空闲时,如果通过外部共享引脚接收到挂起指令,则正在执行外部指令的所述任意一个执行所述挂起指令,并可以通过互连的第一内部IO引脚对和/或第二内部IO引脚对向空闲的另外一个发送已挂起的通知消息,使空闲的另外一个也执行所述挂起指令,从而可以保证FLASH和RPMC的同步。优选地,FLASH和RPMC的同步过程可以包括:当所述FLASH正在执行外部指令,并且所述RPMC空闲时,若所述芯片通过外部共享引脚接收到挂起指令,则所述FLASH的控制器判断为需要FLASH执行所述挂起指令,所述RPMC的控制器判断为不需要RPMC执行所述挂起指令;所述FLASH按照所述挂起指令挂起正在执行的操作后,通过所述互连的第一内部IO引脚和/或第二内部IO引脚对向所述RPMC发送FLASH已挂起的通知消息,所述RPMC收到所述通知消息后,通过执行所述挂起指令实现与所述FLASH的同步。或者,当所述RPMC正在执行外部指令,并且所述FLASH空闲时,若所述芯片通过外部共享引脚接收到挂起指令,则所述FLASH的控制器判断为不需要FLASH执行所述挂起指令,所述RPMC的控制器判断为需要RPMC执行所述挂起指令;所述RPMC按照所述挂起指令挂起正在执行的操作后,通过所述互连的第一内部IO引脚和/或第二内部IO引脚对向所述FLASH发送RPMC已挂起的通知消息,所述FLASH收到所述通知消息后,通过执行所述挂起指令实现与所述RPMC的同步。例如,FLASH处于忙碌(busy)状态,RPMC处于空闲(idle)状态:当芯片通过外部共享引脚接收到外部指令A时,通过FLASH的控制器判断为需要FLASH执行外部指令A,通过RPMC的控制器判断为不需要RPMC执行外部指令A,则由FLASH按照所述外部指令A执行对应指令A的操作,并且FLASH执行A的过程中,置状态位busy=l,RPMC处于空闲状态,置状态位busy=0。此时,如果芯片通过所述外部共享引脚接收到挂起指令,由于此时FLASH处于忙碌状态,RPMC处于空闲状态,因此,通过FLASH的控制器判断为需要FLASH执行所述挂起指令,通过RPMC的控制器判断为不需要RPMC执行所述挂起指令,则所述FLASH按照所述挂起指令挂起正在执行的操作。FLASH按照所述挂起指令挂起正在执行的操作之后,FLASH通过所述互连的第一内部IO引脚对和/或第二内部IO引脚对向所述RPMC发送FLASH已挂起的通知消息,RPMC收到所述通知消息后 ,了解到处于busy=l状态的FLASH已挂起,因此RPMC也要通过执行所述挂起指令实现与所述FLASH的同步。FLASH处于空闲(idle)状态,RPMC处于忙碌(busy)状态:当芯片通过外部共享引脚接收到外部指令B时,通过FLASH的控制器判断为不需要FLASH执行外部指令B,通过RPMC的控制器判断为需要RPMC执行外部指令B,则由RPMC按照所述外部指令B执行对应指令B的操作,并且RPMC执行B的过程中,置状态位busy=l,FLASH处于空闲状态,置状态位busy=0。此时,如果芯片通过所述外部共享引脚接收到挂起指令,由于此时FLASH处于空闲状态,RPMC处于忙碌状态,因此,通过FLASH的控制器判断为不需要FLASH执行所述挂起指令,通过RPMC的控制器判断为需要RPMC执行所述挂起指令,则所述RPMC按照所述挂起指令挂起正在执行的操作。RPMC按照所述挂起指令挂起正在执行的操作之后,RPMC通过所述互连的内部IO引脚对向所述FLASH发送RPMC已挂起的通知消息,FLASH收到所述通知消息后,了解到处于busy=l状态的RPMC已挂起,因此FLASH也要通过执行所述挂起指令实现与所述RPMC的同步。但是,如果芯片上不存在互连的第一内部IO引脚对和/或第二内部IO引脚对,则FLASH挂起后无法通知RPMC(或者RPMC挂起后无法通知FLASH),因此,空闲状态的RPMC(或者FLASH)接收到挂起指令后,会忽略该挂起指令,从而导致RPMC还会继续执行后续接收到的指令,但是FLASH (或者RPMC)由于挂起而不能执行后续接收到的指令,进而导致FLASH与RPMC不同步的问题。另外,如果FLASH和RPMC均处于忙碌状态卿FLASH和RPMC均为正在按照外部指令执行相应操作)。此时,如果芯片通过外部共享引脚接收到挂起指令,则通过FLASH的控制器判断为需要FLASH执行所述挂起指令,通过RPMC的控制器判断为需要RPMC执行所述挂起指令,所述FLASH和RPMC均可以按照所述挂起指令挂起正在执行的操作,并且通过所述互连的内部IO引脚对分别向对方发送方已挂起的通知消息。4、外部独立引脚本发明实施例中,所述芯片上的外部独立引脚可以包括以下两种:(I)与FLASH相关的外部独立引脚本发明实施例中,所述FLASH中还包括与FLASH相连的实现FLASH功能的独立IO引脚,所述与FLASH相连的独立IO引脚连接到所述芯片的外部独立引脚(即与FLASH相关的外部独立引脚)上。例如,图1中的10_F_0,…,10_F_0即为所述芯片上与FLASH相关的外部独立接口(即引脚),FLASH中与10_F_0,…,10_F_0连接的IO接口即为所述与FLASH相连的独立IO 接口。本发明实施例中,外部指令可以通过所述芯片上与FLASH相关的外部独立引脚传输到所述FLASH中,FLASH的控制器可以判断是否需要FLASH执行所述外部指令,如果需要,则由FLASH按照所述外部指令执行相应操作。(2)与RPMC相关的外部独立引脚本发明实施例中,所述RPMC中还包括与RPMC相连的实现RPMC功能的独立IO弓丨脚,所述与RPMC相连的独立IO引脚连接到所述芯片的另外的外部独立引脚(即与RPMC相关的外部独立引脚)上。例如,图1中的10_R_0,…,10_R_0即为所述芯片上与的RPMC相关的外部独立接口(即引脚),RPMC中与10_R_0,…,10_R_0连接的IO接口即为所述与RPMC相连的独立IO接口。本发明实施例中,外部指令可以通过所述芯片上与RPMC相关的外部独立引脚传输到所述RPMC中,RPMC的控制器可以判断是否需要RPMC执行所述外部指令,如果需要,则由RPMC按照所述外部指令执行相应操作。在上述(I)和(2)中,所述与FLASH相连的独立IO引脚和与所述RPMC相连的独立IO引脚互不相连。下面,结合图2介绍一下各个引脚之间是如何连接的,图2是本发明实施例二所述的一种增强型Flash芯片的封装原理图。图2 中,Package 为封装包,Die_a 为 FLASH,Die_b 为 RPMC,FLASH 的面积大于 RPMC的面积。图2中,PAD_0,…,PAD_#,…,PAD_nS芯片的IO引脚,其中包括了外部共享引脚和外部独立引脚;Pin_a_0, Pin_a_x, Pin_a_y,..., Pin_a_#,..., Pin_a_n 为 FLASH 的 IO引脚,其中包括了与RPMC相同的IO引脚、与FLASH相连的实现FLASH功能的独立IO引脚、以及 FLASH 的第一内部 IO 引脚和第二内部 IO 引脚;Pin_b_0, Pin_b_x, Pin_b_y,..., Pin_b_#, -,Pin_b_n为RPMC的IO引脚,其中包括了与FLASH相同的IO引脚、与RPMC相连的实现RPMC功能的独立IO引脚、以及RPMC的第一内部IO引脚和第二内部IO引脚。其中,#代表O到η之间的任意一个数。1、外部共享引脚的连接本发明实 施例中,所述FLASH与所述RPMC中的相同IO引脚互连,并且连接到所述芯片的同一外部共享引脚上,可以包括:
所述FLASH的IO引脚a_x与所述RPMC中的相同IO引脚b_y互连(FLASH的IO引脚a_x与RPMC的IO引脚b_y的功能相同),并且所述FLASH的IO引脚a_x连接到所述芯片的同一外部共享引脚PAD_z上;例如,图2 中右上角处,Pin_a_0 (即 a_x,x=0)与 Pin_b_0 (即 b_y, y=0)互连,Pin_a_0连接到芯片的同一外部共享引脚PAD_0 (即PAD_z,z=0)上;以及图2左上角处,上侧Pin_a_x (即a_x,x=x)通过FLASH内部引线与下侧的跳线窗口 Pin_a_x (即a_x,x=x)互联,上侧Pin_a_x连接到芯片的同一外部共享引脚PAD_x (即PAD_z,z=x)上;以及图2中右下角处,Pin_a_# (即a_x,X=#)与RPMC中的相同IO引脚互连,Pin_a_#连接到芯片的同一外部共享引脚PAD_# (即PAD_z,z=#)上。以上均属于该种外部共享引脚连接的情况。或者, 所述FLASH的IO引脚a_x与所述RPMC中的相同IO引脚b_y互连,所述RPMC中的相同IO引脚b_y连接到所述芯片的同一外部共享引脚PAD_z上。例如,图2中,上侧Pin_b_y (即b_y,y=y)通过RPMC内部引线与下侧的跳线窗口Pin_b_y (即b_y,y=y)互联,上侧Pin_b_y连接到芯片的同一外部共享引脚PAD_y (即PAD_z, z=y)上,即属于该种外部共享引脚连接的情况。其中,所述a表示FLASH的IO引脚,所述x表示FLASH的IO引脚标识,x=0,I,…,η;所述b表示RPMC的IO引脚,所述y表示RPMC的IO引脚标识,y=0,l,…,η;所述PAD表示芯片封装的IO引脚,所述ζ表示芯片封装的IO引脚标识,ζ=0,1,…,η。I1、内部IO引脚对的连接所述FLASH的内部IO引脚与所述RPMC的内部IO引脚互连,可以包括:所述FLASH的第一或第二内部IO引脚a_x连接到所述RPMC的第一或第二内部IO引脚b_y。其中,FLASH的内部IO引脚a_x和RPMC的内部IO引脚b_y可以表示同一个状态位。例如图2, RPMC中上侧Pin_b_y (即b_y, y=y)通过下侧的跳线窗口 Pin_b_y (即b_y, y=y)与 FLASH 中的 Pin_a_y(即 a_x,x=y)互联;以及 FLASH 中上侧 Pin_a_x (即 a_x,x=x)通过下侧的跳线窗口 Pin_a_x (即a_x,x=x)与RPMC中的Pin_b_y(即b_y,y=y)互联,以上两种均属于FLASH中的第一内部IO引脚与RPMC中的第一内部IO引脚互联的情况;图2中Pin_a_#(即a_x,x=#)与RPMC中的内部IO引脚互连,以及RPMC中的Pin_b_0 (即b_y, y=0)与FLASH中的Pin_a_0 (即a_x, x=0)互连,上述两种均属于FLASH的第二内部IO引脚与RPMC的第二内部IO引脚互连的情况。II 1、外部独立引脚的连接(i)所述与FLASH相连的独立IO引脚连接到所述芯片的外部独立引脚上,可以包括:所述FLASH的IO引脚a_x连接到所述芯片的外部独立引脚PAD_z上。例如,图2中左下角处,与FLASH相连的独立IO引脚Pin_a_n (a_x, x=n)连接到所述芯片的外部独立引脚PAD_n (即PAD_z, z=n)上。(ii)所述与RPMC相连的独立IO引脚连接到所述芯片的另外的外部独立引脚上,可以包括:所述RPMC的IO引脚b_y连接到所述芯片的外部独立引脚PAD_z上。例如,图2中,与RPMC相连的独立IO引脚Pin_b_n (即b_y, y=n)连接到所述芯片的外部独立引脚PAD_# (即PAD_z,ζ=#)上。

对于图2中其它引脚的连接,本发明实施例在此不再详细论述。
最后,需要说明的是,图2中FLASH与RPMC是垂直叠加封装的,在所述芯片中,所述FLASH与所述RPMC也可以并排封装,本发明实施例对此并不加以限制。并且,当所述FLASH与所述RPMC垂直叠加封装时:若所述FLASH的面积大于所述RPMC的面积,则所述RPMC垂直叠放在所述FLASH之上;若所述RPMC的面积大于所述FLASH的面积,则所述FLASH垂直叠放在所述RPMC之上,即图2中也可以是Die_a为RPMC,Die_b为FLASH。本发明实施例提出了一种利用多芯片封装方法实现RPMC功能的芯片,通过在FLASH芯片的基础上,将RPMC与FLASH芯片一起封装,从而形成一个具有RPMC功能的增强型Flash芯片,RPMC和FLASH可以共享统一的引脚。本发明实施例降低了芯片的设计复杂度和设计成本,并且,RPMC和FLASH之间可以通过互连的内部IO引脚对进行内部相互通信,从而保证RPMC和FLASH的同步性。另外,本发明实施例中,FLASH和RPMC还可以同时执行不同的指令,即FLASH和RPMC可以并行工作,因此,提高了芯片的性能。实施例三:下面,通过本发明实施例三介绍上述芯片的具体封装方法。参照图3,示出了本发明实施例三所述的一种芯片封装方法的流程图,所述封装方法可以包括:步骤300,将需要封装的FLASH和应答保护单调计数器RPMC放置在芯片载体上,所述FLASH与所述RPMC相互独立。本发明实施例中,主要是将FLASH和RPMC封装在一起,从而得到具有RPMC功能的增强型Flash芯片,并且芯片中所述FLASH与所述RPMC相互独立。首先,可以将需要封装的FLASH和RPMC放置在芯片载体上,本发明实施例所述的芯片载体可以对应于图2中的P ackage。优选地,该步骤300可以包括:将所述FLASH与所述RPMC并排放置在芯片载体上,或者,所述FLASH与所述RPMC垂直叠放在芯片载体上。图2所示的封装原理即为将所述FLASH与所述RPMC垂直叠放在芯片载体上。本发明实施例中,当所述FLASH与所述RPMC垂直叠放在芯片载体上时:若所述FLASH的面积大于所述RPMC的面积,则所述RPMC垂直叠放在所述FLASH之上;若所述RPMC的面积大于所述FLASH的面积,则所述FLASH垂直叠放在所述RPMC之上。步骤302,将所述FLASH与所述RPMC中的相同IO引脚采用金属引线互连。本发明实施例中,FLASH与RPMC中会存在一些相同的IO引脚(功能相同),对于这些相同的IO引脚可以采用金属引线互连。具体的,可以将所述FLASH的IO引脚a_x与所述RPMC中的相同IO引脚b_y采用金属引线互连。步骤304,将所述互连后的相同IO引脚采用金属引线连接到所述芯片载体的同一外部共享引脚上。优选地,该步骤304可以包括:将所述FLASH的IO引脚a_x采用金属引线连接到所述芯片载体的同一外部共享引脚PAD_z上,或者,将所述RPMC中的相同IO引脚b_y采用金属弓I线连接到所述芯片载体的同一外部共享引脚PAD_z上。其中,所述FLASH的IO引脚a_x与所述RPMC中的IO引脚b_y为互连的相同IO引脚;所述a表示FLASH的IO引脚,所述x表示FLASH的IO引脚标识;所述b表示RPMC的IO引脚,所述I表示RPMC的IO引脚标识;所述PAD表示芯片的IO引脚,所述ζ表示芯片的IO引脚标识。上述步骤302-步骤304可以结合为外部共享引脚连接的情况。例如,图2中右上角处,Pin_a_0 (即a_x,x=0)与Pin_b_0 (即b_y,y=0)互连,Pin_a_0连接到芯片的同一外部共享引脚PAD_0 (即PAD_z,z=0)上;图2中右下角处,Pin_a_# (即a_x,x=#)与RPMC中的相同IO引脚互连,Pin_a_#连接到芯片的同一外部共享引脚PAD_# (即PAD_z,ζ=#)上;以及图2中,Pin_a_x (即a_x, x=x)与通过位于下侧的跳线窗口 Pin_a_x(即a_x, x=x)与Pin_b_x (即b_y, y=x)互连,Pin_a_x连接到芯片的同一外部共享引脚PAD_x (即PAD_z,z=x)上。上述情况均属于外部共享引脚连接的情况。图2中的用于连接两个引脚的虚线即可代表本发明实施例所述的金属引线。其中,连接两个Pin_a_x和两个Pin_b_y之间的双向箭头虚线表示其分别采用FLASH和RPMC内部的金属线连接。步骤306,将所述FLASH的第一和/或第二内部IO引脚与所述RPMC的第一和/或第二内部IO引脚采用金属引线互连。本发明实施例中,FLASH和RPMC中还可以包括各自的第一和/或第二内部IO引脚,可以将FLASH和/或RPMC的第一内部IO引脚a_x通过跳线窗口采用金属引线连接到所述RPMC和/或FLASH的第一内部IO引脚b_y ;以及可以将FLASH的第二内部IO引脚a_X采用金属引线连接到所述RPMC的第二内部IO引脚b_y。其中,FLASH的第一和/或第二内部IO引脚a_x和RPMC的第一和/或第二内部IO引脚b_y可以表示同一个状态位。例如,图2中RPMC中上侧Pin_b_y (即b_y, y=y)通过下侧的跳线窗口 Pin_b_y(即 b_y, y=y)与 FLASH 中的 Pin_a_y(即 a_x, x=y)互联;以及 FLASH 中上侧 Pin_a_x (即a_x, x=x)通过下侧的跳线窗口 Pin_a_x (即 a_x, x=x)与 RPMC 中的 Pin_b_y (即 b_y, y=y)互联,以上两种均属于FLASH中的第一内部IO引脚与RPMC中的第一内部IO引脚互联的情况;图2中Pin_a_#(即a_x,x=#)与RPMC中的内部IO引脚互连,以及RPMC中的Pin_b_0 (即b_y, y=0)与FLASH中的Pin_a_0 (即a_x, x=0)互连,上述两种均属于FLASH的第二内部IO引脚与RPMC的第二内部IO引脚互连的情况。步骤308,将所述FLASH中实现FLASH功能的独立IO引脚采用金属引线连接到所述芯片载体的外部独立引脚上。本发明实施例中,所述FLASH中还可以包括实现FLASH功能的独立IO引脚,可以将这些FLASH中的独立IO引脚采用金属引线连接到所述芯片载体的外部独立引脚上。例如,图2中左下角处,与FLASH相连的独立IO引脚Pin_a_n(即a_x, x=n)通过金属引线连接到所述芯片的外部独立引脚PAD_n (即PAD_z, z=n)上。步骤310,将所述RPMC中实现RPMC功能的独立IO引脚采用金属引线连接到所述芯片载体的另外的外部独立引脚上。同样的,所述RPMC中还可以包括实现RPMC功能的独立IO引脚,可以将这些RPMC中的独立IO引脚采用金 属引线连接到所述芯片载体的另外的外部独立引脚上。
例如,图2中,与RPMC相连的独立IO引脚Pin_b_n (即b_y,y=n)通过金属引线连接到所述芯片的外部独立引脚PAD_#(即PAD_z,ζ=#)上。其中,所述FLASH中的独立IO引脚与所述RPMC中的独立IO引脚互不相连。步骤312,将所述FLASH、所述RPMC和所述芯片载体塑封为增强型Flash芯片。在经过上述步骤300-步骤310之后,完成了 FLASH和RPMC的放置以及芯片上各个引脚的连接。最后,即可将所述FLASH、所述RPMC和所述芯片载体塑封为增强型Flash芯片,塑封之后即完成了芯片的封装。综上所述,本发明实施例可以包括以下优点:1、本发明实施例所提出的增强型Flash芯片是将FLASH和RPMC封装在一起;其中,所述FLASH电路和所述RPMC电路分别包括各自独立的控制器;所述FLASH与所述RPMC中的相同IO引脚互连,并且连接到所述芯片的同一外部共享引脚上;外部指令通过所述芯片的外部共享引脚传输到FLASH与RPMC中,FLASH的控制器和RPMC的控制器分别判断是否执行所述外部指令;所述FLASH和所述RPMC各自还包括内部IO引脚,所述FLASH的内部IO弓丨脚与所述RPMC的相同内部IO引脚互连,所述FLASH与所述RPMC之间通过互连的内部IO引脚对进行内部相互通信。本发明实施例中,由于将FLASH和RPMC封装在一起,从而可以减小封装面积,降低设计成本;并且,FLASH电路模块可以重复利用现有的FLASH芯片,设计者只需设计RPMC电路模块即可,因此,芯片设计复杂度低、设计周期短、成本低。2,FLASH的第一内部IO引脚通过设置在FLASH上的跳线窗口与RPMC的第一内部IO引脚采用金属引线互连,和/或,RPMC的第一内部IO引脚通过设置在RPMC上的跳线窗口与所述FLASH的第一内部IO引脚采用金属引线互连,避免了金属引线之间的交叉问题,降低了芯片制造工艺复杂度,提高了芯片封装的良率。3、FLASH与RPMC之间可以通过互连的第一内部IO引脚对和/或第二内部IO引脚对进行内部相互通信。因此,当F`LASH和RPMC中的任意一个正在执行外部指令,并且另外一个空闲时,如果通过外部共享引脚接收到挂起指令,则正在执行外部指令的任意一个执行所述挂起指令,并可以通过互连的内部IO引脚对向空闲的另外一个发送已挂起的通知,使空闲的另外一个也执行所述挂起指令,从而可以保证FLASH和RPMC的同步。4、FLASH和RPMC还可以同时执行不同的指令,即FLASH和RPMC可以并行工作,因此,提闻了芯片的性能。5、多芯片封装可以把不同工艺的FLASH和RPMC封装的一起,从而可以复用现有的资源,降低开发成本。6、FLASH的容量可以扩展,例如,可以增加单片FLASH的容量,或者将多个FLASH封
装在一起。本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。对于前述的方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明并不受所描述的动作顺序的限制,因为依据本发明,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作和模块并不一定是本发明所必须的。最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、商品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、商品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、商品或者设备中还存在另外的相同要素。以上对本发明所提供的一种增强型Flash芯片和一种芯片封装方法,进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式
及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的 限制。
权利要求
1.一种增强型Flash芯片,其特征在于,包括: 封装在一起的FLASH和应答保护单调计数器RPMC ;其中, 所述FLASH和所述RPMC分别包括各自独立的控制器; 所述FLASH与所述RPMC中的相同IO引脚互连,并且连接到所述芯片的同一外部共享引脚上; 外部指令通过所述芯片的外部共享引脚传输到所述FLASH与所述RPMC中,FLASH的控制器和RPMC的控制器分别判断是否执行所述外部指令; 所述FLASH和所述RPMC各自还包括第一内部IO引脚和/或第二内部IO引脚; 所述FLASH上还设置有跳线窗口,所述跳线窗口的一端与所述FLASH的第一内部IO引脚互联,所述跳线窗口的另一端与所述RPMC的第一内部IO引脚互联,和/或, 所述RPMC上还设置有跳线窗口,所述跳线窗口的一端与所述RPMC的第一内部IO引脚互联,所述跳线窗口的另一端与所述FLASH的第一内部IO引脚互联; 所述FLASH的第二内部IO引脚与所述RPMC的第二内部IO引脚互连,所述FLASH与所述RPMC之间通过互连的所述第一内部IO引脚对和/或第二内部IO引脚对进行内部相互通信。
2.根据权利要求1所述的增强型Flash芯片,其特征在于: 所述FLASH还包括与FLASH相连的实现FLASH功能的独立IO引脚,所述与FLASH相连的独立IO引脚连接到所述芯片的外部独立引脚上; 所述RPMC还包括与RPMC相连的实现RPMC功能的独立IO引脚,所述与RPMC相连的独立IO引脚连接到所述芯片的另外的外部独立引脚上; 其中,所述与FLASH相连的独立IO引脚和与所述RPMC相连的独立IO引脚互不相连。
3.根据权利要求1或2所述的增强型Flash芯片,其特征在于,所述FLASH与所述RPMC中的相同IO引脚互连,并且连接到所述芯片的同一外部共享引脚上,包括: 所述FLASH的IO引脚a_x与所述RPMC中的相同IO引脚b_y互连,并且所述FLASH的IO引脚a_x连接到所述增强型Flash芯片的同一外部共享引脚PAD_z上,或者,所述RPMC中的相同IO引脚b_y连接到所述芯片的同一外部共享引脚PAD_z上; 其中,所述a表示FLASH的IO引脚,所述x表示FLASH的IO引脚标识;所述b表示RPMC的IO引脚,所述I表示RPMC的IO引脚标识;所述PAD表示芯片封装的IO引脚,所述ζ表示芯片封装的IO引脚标识。
4.根据权利要求1或2所述的增强型Flash芯片,其特征在于: 当所述芯片通过外部共享引脚接收到第一外部指令时,若FLASH的控制器和RPMC的控制器分别判断为所述第一外部指令均需要FLASH和RPMC执行,则所述FLASH和所述RPMC各自按照所述第一外部命令执行相应操作; 若仅需要FLASH和RPMC中的任意一个执行所述第一外部指令,则在所述FLASH或所述RPMC按照所述第一外部命令执行相应操作的过程中,若所述芯片通过外部共享引脚接收到第二外部指令,并且仅需要所述FLASH和RPMC中的另一个执行,则所述FLASH和RPMC中的另一个按照所述第二外部命令执行相应操作。
5.根据权利要求1或2所述的增强型Flash芯片,其特征在于: 当所述FLASH正在执行外部指令,并且所述RPMC空闲时,若所述芯片通过外部共享引脚接收到挂起指令,则所述FLASH的控制器判断为需要FLASH执行所述挂起指令,所述RPMC的控制器判断为不需要RPMC执行所述挂起指令; 所述FLASH按照所述挂起指令挂起正在执行的操作后,通过所述第一内部IO引脚对和/或第二内部IO引脚对向所述RPMC发送FLASH已挂起的通知消息,所述RPMC收到所述通知消息后,通过执行所述挂起指令实现与所述FLASH的同步。
6.根据权利要求1或2所述的增强型Flash芯片,其特征在于: 在所述芯片中,所述FLASH与所述RPMC并排封装,或者,所述FLASH与所述RPMC垂直叠加封装。
7.根据权利要求6所述的增强型Flash芯片,其特征在于,当所述FLASH与所述RPMC垂直叠加封装时: 若所述FLASH的面积大于所述RPMC的面积,则所述RPMC垂直叠放在所述FLASH之上; 若所述RPMC的面积大于所述FLASH的面积,则所述FLASH垂直叠放在所述RPMC之上。
8.—种芯片封装方法,其特征在于,包括: 将需要封装的FLASH和应答保护单调计数器RPMC放置在芯片载体上,所述FLASH与所述RPMC相互独立; 将所述FLASH与所述RPMC中的相同IO引脚采用金属引线互连; 将所述互连后的相同IO引脚采用金属引线连接到所述芯片载体的同一外部共享引脚 上; 将所述FLASH的第一内部IO引脚通过设置在所述FLASH上的跳线窗口与所述RPMC的第一内部IO引脚采用金属引线互连,和/或, 将所述RPMC的第一内部IO引脚通过设置在所述RPMC上的跳线窗口与所述FLASH的第一内部IO引脚采用金属引线互连; 将所述FLASH的第二内部IO引脚与所述RPMC的第二内部IO引脚采用金属引线互连; 将所述FLASH、所述RPMC和所述芯片载体塑封为增强型Flash芯片。
9.根据权利要求8所述的芯片封装方法,其特征在于,还包括: 将所述FLASH中实现FLASH功能的独立IO引脚采用金属引线连接到所述芯片载体的外部独立引脚上; 将所述RPMC中实现RPMC功能的独立IO引脚采用金属引线连接到所述芯片载体的另外的外部独立引脚上; 其中,所述FLASH中的独立IO引脚与所述RPMC中的独立IO引脚互不相连。
10.根据权利要求8或9所述的芯片封装方法,其特征在于,将所述互连后的相同IO引脚采用金属引线连接到所述芯片载体的同一外部共享引脚上,包括: 将所述FLASH的IO引脚a_x采用金属引线连接到所述芯片载体的同一外部共享引脚PAD_z上,或者,将所述RPMC中的相同IO引脚b_y采用金属引线连接到所述芯片载体的同一外部共享引脚PAD_z上; 其中,所述FLASH的IO引脚a_x与所述RPMC中的IO引脚b_y为互连的相同IO引脚;所述a表示FLASH的IO引脚,所述x表示FLASH的IO引脚标识;所述b表示RPMC的IO引脚,所述I表示RPMC的IO引脚标识;所述PAD表示芯片封装的IO引脚,所述ζ表示芯片封装的IO引脚标识。
11.根据权利要求8或9所述的芯片封装方法,其特征在于,所述将需要封装的FLASH和应答保护单调计数器RPMC放置在芯片载体上,包括: 将所述FLASH与所述RPMC并排放置在芯片载体上,或者,所述FLASH与所述RPMC垂直叠放在芯片载体上; 当所述FLASH与所述RPMC垂直叠放在芯片载体上时: 若所述FLASH的面积大于所述RPMC的面积,则所述RPMC垂直叠放在所述FLASH之上; 若所述RPMC的 面积大于所述FLASH的面积,则所述FLASH垂直叠放在所述RPMC之上。
全文摘要
本发明提供了一种增强型Flash芯片和一种芯片封装方法,所述Flash芯片包括封装在一起的FLASH和应答保护单调计数器RPMC;所述FLASH和所述RPMC各自还包括第一内部IO引脚和/或第二内部IO引脚;所述FLASH和/或RPMC上还设置有跳线窗口,所述跳线窗口的一端与所述FLASH和/或RPMC的第一内部IO引脚互联,所述跳线窗口的另一端与所述RPMC和/或FLASH的第一内部IO引脚互联;所述FLASH的第二内部IO引脚与所述RPMC的第二内部IO引脚互连。本发明提供的Flash芯片有效降低了设计复杂度,降低了芯片制造成本,而且避免了芯片封装中的引线交叉,提高了芯片封装的良率。
文档编号G06F9/46GK103246553SQ20131012162
公开日2013年8月14日 申请日期2013年4月9日 优先权日2013年4月9日
发明者胡洪, 舒清明, 张赛, 张建军, 刘江 申请人:北京兆易创新科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1