具有闪速存储处理器的混合式硬盘驱动器的制造方法

文档序号:6535820阅读:119来源:国知局
具有闪速存储处理器的混合式硬盘驱动器的制造方法
【专利摘要】本发明涉及具有闪速存储处理器的混合式硬盘驱动器。描述了被配置成控制混合式硬盘驱动器中的操作的设备。在实施方式中,该设备包括连接到被配置成通信耦合到闪速存储部件和硬盘集成电路芯片的主接口的混合式闪速存储处理器。该集成电路芯片包括被配置成通信耦合到硬盘驱动组合件的读/写通道器件和可操作地耦合到读/写通道器件的硬盘驱动控制器。该硬盘驱动控制器被配置成操作读/写通道器件以存储和取回硬盘驱动组合件上的数据。闪速存储处理器被配置成当命令表示用于访问硬盘驱动组合件的指令时向集成电路芯片提供命令,并被配置成当该命令表示用于访问闪速存储部件的指令时访问闪速存储部件。
【专利说明】具有闪速存储处理器的混合式硬盘驱动器
【技术领域】
[0001]本发明针对一种硬盘驱动系统,并且更具体地涉及具有闪速存储处理器的混合式硬盘驱动器。
【背景技术】
[0002]计算设备、诸如个人计算机、服务器、移动计算设备、联网设备等包括用于保持和提供数字数据的计算机存储部件。计算机存储部件的范围从当设备掉电时不保持数据的易失性存储部件到当设备掉电时保持设备的非易失性存储部件。易失性存储部件通常包括随机存取存储设备,诸如动态随机存取存储器(DRAM),其由于设备的低等待时间特性而被使用。非易失性存储部件通常包括硬盘驱动器和闪速存储设备。这些类型的存储部件被用于长期持久性存储。
[0003]图1图示出现有技术中的混合式硬盘驱动器(HHDD)系统100。如所示,系统100包括经由串行ATA (SATA)通信接口 106通信耦合到主机设备104的芯片上硬盘驱动系统(芯片上硬盘驱动系统)102。芯片上硬盘驱动系统102还通信耦合到硬盘驱动组合件(HDA)108和NAND闪速存储器控制器110。NAND闪速存储器控制器110被通信耦合到NAND闪速存储部件112并被配置成控制NAND闪速部件112的操作。NAND闪速存储部件112包括布置在阵列配置内的多个NAND闪速存储器单元。在本实施方式中,芯片上硬盘驱动系统102通常包含闪速管理硬件和固件以及存储在其中的算法,以确定存储在闪速存储部件112中的数据。芯片上硬盘驱动系统102被要求在旋转磁性存储操作与闪速存储操作之间共享资源(例如,缓冲存储器、处理器、数据路径等)。另外,芯片器件上的混合式使能硬盘驱动系统、诸如图1中所示的芯片上硬盘驱动系统102不得不支持两个不同的相邻存储介质。因此,如果需要改变以支持不同的(磁)头和媒体或者如果对闪速存储部件进行改变,则可要求对芯片上的硬盘驱动系统的修改。图1中所示的硬盘驱动系统100可要求两个独立的芯片上硬盘驱动系统以服务于每个存储介质。

【发明内容】

[0004]描述了被配置成控制混合式硬盘驱动器中的操作的设备。在一个或多个实施方式中,该设备包括被配置成通信耦合闪速存储部件且至集成电路芯片的闪速存储处理器。该集成电路芯片(例如,芯片上硬盘驱动系统)包括被配置成通信耦合到硬盘驱动组合件的读/写通道器件和可操作地耦合到读/写通道器件的硬盘驱动控制器。该硬盘驱动控制器被配置成可操作地操作读/写通道器件以存储和取回硬盘驱动组合件上的数据。闪速存储处理器被配置成当命令表示用于访问硬盘驱动组合件的指令时向集成电路芯片提供命令,并被配置成当该命令表示用于访问闪速存储部件的指令时访问闪速存储部件。
[0005]提供本
【发明内容】
是为了以简化型式来介绍下面将在【具体实施方式】中进一步描述的概念的选择。本
【发明内容】
并不意图标识要求保护的主体的关键特征或本质特征,其也不意图被用作确定要求保护的主题的范围的辅助。【专利附图】

【附图说明】
[0006]参考附图来描述【具体实施方式】。相同的附图标记在本描述和附图中的不同情况下的使用可以指示类似或相同的项目。
[0007]图1是现有技术中的混合式硬盘驱动系统的框图。
[0008]图2是根据本公开的示例性实施方式的混合式硬盘驱动系统的框图。
[0009]图3是图示出根据本公开的示例性实施方式的示例性芯片部件上硬盘驱动系统、示例性闪速存储处理器以及示例性闪速存储部件的一部分的框图。
[0010]图4是根据本公开的用于控制混合式磁盘驱动系统、诸如图2中所示的混合式磁盘驱动系统的操作的方法图。
【具体实施方式】
[0011]图2图示出包括根据本公开的混合式硬盘驱动器(HHDD)202的系统200。混合式硬盘驱动器202相比于系统100能够提供改善的读取性能,如在本文中更详细地描述的。如所示,混合式硬盘驱动器202包括经由通信接口 208通信连接到主机设备206的闪速存储处理器204 (例如,混合式闪速存储处理器)。在实施例中,通信接口 208是串行ATA(SATA)通信接口。在另一实施例中,通信接口 208是外围部件快速互连(PCIe)通信接口。如所示,闪速存储处理器204还经由通信接口 212通信连接到闪速存储部件210。在实施例中,通信接口 212利用开放式NAND闪速接口(ONFI)协议在存储处理器204与闪速存储部件210之间进行通信。闪速存储处理器204还经由通信接口 216通信连接到芯片上硬盘驱动系统(HDD SoC) 214。芯片上硬盘驱动系统214包括集成电路芯片,其包括具有提供如在本文中更详细地描述并在图3中图示出的硬盘驱动控制功能的一个或多个集成电路器件。在实施例中,通信接口 216包括SATA通信接口。可设想系统200能够利用具有固件修改且没有硬件修改的许多芯片上硬盘驱动系统实施例。因此,能够将芯片上硬盘驱动系统重新用于混合式或非混合式驱动器以提供体积和成本益处。另外,非混合式驱动器可以不负担混合式使能芯片上硬盘驱动系统,这降低成本。
[0012]如在本文中更详细地描述的,闪速存储处理器204被配置成从主机设备206接收一个或多个命令并确定该命令是表示用于访问闪速存储部件210的命令还是该命令请求将数据存储到旋转磁性介质。当闪速存储处理器204确定命令并非指向闪速存储部件210(例如,该命令并不促使闪速存储处理器204访问闪速存储部件210)时,闪速存储处理器204被配置成将命令提供给芯片上硬盘驱动系统214以用于进一步处理。在另一实施例中,闪速存储处理器204被配置成管理系统200内的功率。例如,闪速存储处理器204被配置成促使芯片上硬盘驱动系统214在处理器204确定命令指向芯片上硬盘驱动系统214时从掉电状态(例如,芯片上硬盘驱动系统214掉电或处于能量保持状态)过渡至上电状态。在本公开的某些实施例中,当芯片上硬盘驱动系统214已未被访问达预定时间量(例如,由于主机设备206未发布指向芯片上硬盘驱动系统214的任何命令而掉电)时,芯片上硬盘驱动系统214处于掉电状态以保持系统200内的功率。在本公开的实施例中,利用闪速存储处理器204来充当桥接器以支持各种通信接口,诸如外围部件快速互连通信接口。因此,芯片上硬盘驱动系统214不要求附加修改以允许用于外围部件快速互连混合式硬盘驱动系统的外围部件快速互连主机之间的通信。
[0013]闪速存储处理器204被配置成当处理器204确定发布的命令表示访问存储部件210的请求时访问闪速存储部件210并执行由该命令定义的操作。例如,闪速存储处理器204被配置成当发布的命令是读命令(例如,读操作)时访问并取回存储在闪速存储部件210中的数据。在另一示例中,闪速存储处理器204被配置成当发布的命令是写命令(例如,写操作)时访问并向闪速存储部件210写入数据。
[0014]图3图示出包括混合式硬盘驱动器202的特定实施例的系统300。如图3中所示,闪速存储部件210包括存储器单元阵列302,诸如非易失性存储器单元,布置成行和列(例如,每个存储器单元在位线与字线的交叉点处包括NAND器件,如下所述)。虽然主要参考NAND闪速存储器阵列描述了各种实施例,但各种实施方式不限于存储器阵列302的特定架构。
[0015]如图3中所示,提供了行解码电路304和列解码电路306以对提供给存储器阵列的地址信号进行解码。地址信号被接收并解码以访问存储器阵列302(例如,访问存储器单元的一个或多个块)。闪速存储处理器204被配置成管理命令、地址和数据到闪速存储部件210的输入以及数据从闪速存储部件210的输出。例如,闪速存储处理器204包括被通信连接到行解码电路304和列解码电路306以在解码之前将地址信号锁存的地址寄存器308。闪速存储处理器204可操作地耦合到读/写通道器件309 (例如,与之通信),其提供从闪速存储部件204接收到的数据信号的模数转换。
[0016]读/写通道器件309被通信连接到采样保持电路310。采样保持电路310被配置成将从读/写通道器件309接收到的数据锁存(例如,锁存输入或输出数据)在模拟电压水平。在本公开的某些实施例中,采样保持电路310包括电容器或其他模拟存储器件,以便对表示要写入存储器单元的数据的输入电压信号或指示从存储器单元感测的阈值电压的输出电压信号进行采样。采样保持电路310还可以提供采样电压的放大和/或缓冲以向外部设备提供更强的数据信号。
[0017]在写操作期间,对存储器阵列302的目标存储器单元进行编程直到指示各存储器单元的电压Vt的水平与保持在采样保持电路310中的水平匹配为止。在实施例中,能够使用差分传感器件来实现写操作以将保持的电压水平与目标存储器单元的阈值电压相比较。例如,能够对目标存储器单元施加编程脉冲以增加存储器单元的阈值电压直到达到或超过期望值为止。在读操作期间,目标存储器单元的Vt的水平被传递至采样保持电路310以便直接地作为模拟信号或作为模拟信号的数字化表示而传输至处理器(取决于是否在存储器阵列外部或内部提供了模-数/数-模[ADC/DAC]功能)。
[0018]可以以多种方式来确定存储器单元的阈值电压。例如,在目标存储器单元被激活的点对字线电压进行采样。在另一示例中,向目标存储器单元的第一源极/漏极侧施加升高电压,并将阈值电压取做目标存储器单元的控制栅极电压与目标存储器单元的其他源极/漏极侧处的电压之间的差。通过将电压连接到电容器,与电容器共享电荷以存储采样电压。应理解的是采样电压不需要等于阈值电压,而是指示该电压。在向存储器单元的第一源极/漏极侧施加升高电压并向存储器单元的控制栅极施加已知电压的情况下,可以将在存储器单元的第二源极/漏极侧处逐渐加强的电压取做数据信号,因为该逐渐加强的电压指示存储器单元的阈值电压。[0019]如图2和3中所示,芯片上硬盘驱动系统214被通信耦合到硬盘驱动组合件(HDA)218。硬盘驱动组合件218包括涂有磁层(参见图3)的一个或多个硬盘驱动盘片309。硬盘驱动盘片309被配置成以磁数据的形式存储数据。更具体地,磁层存储表示二进制I和2的磁跃迁。如图3中所示,硬盘驱动组合件218还包括被配置成使硬盘驱动盘片309 (例如,在读和写操作期间)旋转的主轴电动机311。如上所述,指向芯片上硬盘驱动系统214的命令被闪速存储处理器204提供给芯片上硬盘驱动系统214(例如,指向芯片上硬盘驱动系统214的命令通过闪速存储处理器204至芯片上硬盘驱动系统214)。因此,当命令指向系统200的芯片上硬盘驱动系统214部分(B卩,由主机设备206发布的命令)时,闪速存储处理器204充当通信接口 208与通信接口 214之间的桥接器。
[0020]芯片上硬盘驱动系统214包括缓冲器312,存储与芯片系统上硬盘驱动系统214的控制相关联的数据和/或缓冲数据以允许数据被作为较大数据块收集并发射以改善效率。缓冲器312采用动态随机存取存储器(DRAM)或其他类型的低等待时间存储器。在特定实施例中,缓冲器312采用针对旋转磁性应用被优化的双重数据速率(DDR)同步DRAM。芯片上硬盘驱动系统214还包括处理器314,其执行与芯片上硬盘驱动系统214的操作有关的处理,诸如主轴控制处理。
[0021]芯片上硬盘驱动系统214还包括与存储处理器204通信的硬盘控制器(HDC) 316。硬盘控制器316还与处理器314、主轴/音圈电动机(VCM)驱动器318和/或读/写通道器件320通信。因此,处理器314被通信耦合到硬盘控制器316并被配置成从硬盘控制器316接收命令。在某些实施例中,硬盘控制器316被配置成操作读/写通道器件320以存储并取回硬盘驱动组合件218上的数据。基于接收到的命令(例如,从主机设备206接收到的命令),处理器314被配置成促使硬盘控制器316访问硬盘驱动组合件218。读/写通道器件320提供从/向硬盘驱动组合件218接收/发射的数据信号的模数转换。主轴/VCM驱动器318被配置成控制主轴电动机311,其使盘片309旋转至期望速度。主轴/VCM驱动器318还被配置成生成相对于盘片309对读/写臂319进行定位的控制信号。因此,处理器314能够促使硬盘控制器316命令主轴/VCM驱动器318向读/写臂319发布控制信号。一旦被定位,能够经由读/写通道器件320向硬盘驱动盘片309读或写数据。如所示,前置放大器321被通信耦合在磁盘盘片309与读/写通道器件320之间。在读操作期间,前置放大器321被配置成将从磁盘盘片309访问的微小模拟信号放大,读/写通道器件320将接收到的模拟信号解码并数字化以重新创建最初被写入磁盘盘片309的信息。前置放大器321被配置成将在写操作期间从读/写通道器件320提供给磁盘盘片309的数据放大。
[0022]如图3中所示,主机设备206包括处理器322和存储器324。如上所述,主机设备206被配置成向混合式硬盘驱动器202供应一个或多个命令。例如,主机设备206的处理器322被配置成引起到混合式硬盘驱动器202的写命令(S卩,写操作、写指令)的发布以及促使数据在写操作期间被存储到混合式硬盘驱动器202。在另一示例中,主机设备206的处理器322被配置成引起读命令(S卩,读操作、读指令)到混合式硬盘驱动器202的发布。基于发布的命令的预定目的地,闪速存储处理器204被配置成访问闪速存储部件210并将发布的命令提供给芯片上硬盘驱动系统214(例如,将发布的命令提供给硬盘控制器316,使得硬盘控制器316能够按照发布的命令来访问硬盘驱动组合件218)。另外,闪速存储处理器204被配置成管理系统200的芯片上硬盘驱动系统214部分的电源状态。例如,处理器204被配置成促使芯片上硬盘驱动系统214 (以及硬盘驱动组合件218)当芯片上硬盘驱动系统214在预定时间量之后还未被访问时从上电状态过渡至掉电状态。在另一示例中,处理器204被配置成促使芯片上硬盘驱动系统214 (以及硬盘驱动组合件218)在处理器204确定命令指向芯片上硬盘驱动系统214时从掉电状态(例如,如果芯片上硬盘驱动系统214和/或硬盘驱动组合件218处于掉电状态的话)过渡至上电状态。
[0023]可设想旋转磁性存储器部分(例如芯片上硬盘驱动系统214)和混合式硬盘驱动器202的闪速存储器部分(例如,闪速存储部件210)是相互独立的。因此,混合式硬盘驱动器202被配置成当芯片上硬盘驱动系统214在不被主机设备206访问时节省功率。另外,到闪速存储器部分和旋转磁性存储器部分的读和写命令由于本公开的独立配置而能够是同时发生的操作(不具有共享硬件)。可设想相比于其他混合式硬盘驱动器配置,诸如如图1中所示的硬盘驱动配置能够改善本公开的读性能,由于与硬盘驱动组合件218相比具有较低读/写等待时间的闪速存储器部件210。本公开的实施例中,系统200所利用的主机接口协议支持命令排队以允许处理器204在并行地服务于(例如,处理)闪速媒体请求的同时向芯片上硬盘驱动系统214提供旋转媒体请求(例如,命令)。在本公开的另一实施例中,系统200支持各种功率管理模式。例如,系统200被配置成支持串行ATA设备睡眠(DevSle印)功率管理模式。更具体地,闪速存储处理器204被配置成基于由主机设备206发布的掉电命令(例如,DEVSLP信号)来控制系统200内的功率(例如,促使一个或多个存储介质进入掉电状态)。在本公开的另一示例中,系统200被配置成支持外围部件快速互连功率管理模式。
[0024]图4描述了用于控制混合式硬盘驱动器的操作的示例性实施例中的方法400。如所示,接收用以访问来自多个存储部件中的存储部件(例如,闪速存储部件、硬盘驱动组合件)的命令(方框420)。如上文更详细地描述的,主机设备206被配置成向混合式硬盘驱动器202发布由闪速存储处理器204 (例如,混合式闪速存储处理器)接收到的命令。例如,主机设备206向系统200发布读命令或写命令。该命令表示指向闪速存储处理器204或指向芯片上硬盘驱动系统214以促使处理器204或芯片上硬盘驱动系统214(例如,硬盘驱动控制器316)访问各存储部件(例如,闪速存储部件210或硬盘驱动组合件218)的一个或多个指令。例如,主机设备206发布读命令以访问存储在存储器阵列302中的数据或访问存储在硬盘驱动组合件218中的数据。在本示例中,读命令包括指定从其访问数据的存储部件和要访问的存储数据的位置的数据。在另一示例中,主机设备206被配置成发布写命令以向存储器阵列302中存储数据或将数据存储在硬盘驱动组合件218中。在本示例中,写命令包括指定要向其写入数据的存储部件、要向其存储(例如,写入)数据的各存储部件内的位置以及要存储在(例如,写在)指定存储部件内的数据。另外,如上所述,主机设备206被配置成发布与指向闪速存储部件210的至少一个命令和指向芯片上硬盘驱动系统214的至少一个其他命令至少基本上并发的命令。
[0025]基于该命令来进行关于将访问哪个存储部件的确定(方框404)。例如,闪速存储处理器204经由通信接口 208来接收由主机设备206发布的命令。闪速存储处理器204被配置成基于发布的命令来确定要访问的存储部件。如上所述,该命令能够表示用于访问闪速存储部件210的读或写操作,或者该命令能够表示用于访问硬盘驱动组合件218的读或写操作。
[0026]如图4中所示,当该命令表示用以访问硬盘驱动组合件的指令时,该命令被提供给芯片上硬盘驱动系统(例如,集成电路芯片)(方框406)。闪速存储处理器204被配置成当闪速存储处理器204确定该命令指向芯片上硬盘驱动系统214时将该命令提供给芯片上硬盘驱动系统214。硬盘控制器316被配置成基于从闪速存储处理器204接收到的命令来访问硬盘驱动组合件218。在某些实施方式中,如图4中所示,闪速存储处理器促使芯片上硬盘驱动系统从掉电状态过渡至上电状态(方框408)。如上文更详细地描述的,闪速存储处理器204由于芯片上硬盘驱动系统214因芯片上硬盘驱动系统214不活动(例如,未向芯片上硬盘驱动系统214发布命令)达预定时间量而被掉电而促使(例如,发布从掉电状态过渡至上电状态的命令)芯片上硬盘驱动系统214在将该命令提供给芯片上硬盘驱动系统214之前从掉电状态过渡至上电状态。基于接收的命令来访问硬盘驱动组合件(方框410)。硬盘控制器316被配置成访问硬盘驱动组合件218并促使基于发布的命令来执行操作。在某些实施例中,硬盘控制器316被配置成当命令表示写操作时促使数据被写入并存储到硬盘驱动组合件218。在另一实施例中,硬盘控制器316被配置成当命令表示读操作时促使数据被从硬盘驱动组合件218读取。读取的数据然后被提供给主机设备206。
[0027]如图4中所示,当命令表示用于访问闪速存储部件时,访问闪速存储部件(方框412)。闪速存储处理器204被配置成当命令表示用以访问闪速存储部件210时访问闪速存储部件210。例如,闪速存储部件204被配置成促使数据被写入并存储到闪速存储部件210,诸如NAND存储器阵列(即,存储器阵列302)。在另一示例中,闪速存储处理器204被配置成当命令是读操作时促使数据被从闪速存储部件210读取。读取的数据然后被提供给主机设备 206。
[0028]虽然已经用结构特征和/或过程操作所特定的语言描述了本主题,但应理解的是在所附权利要求中定义的主题不一定局限于上述特定特征或动作。相反,上述特定特征和动作是作为实现权利要求的示例性形式而公开的。
【权利要求】
1.一种设备,包括: 闪速存储处理器,被配置成通信耦合到闪速存储部件和集成电路芯片,该集成电路芯片包括: 读/写通道器件,被配置成通信耦合到硬盘驱动组合件; 硬盘驱动控制器,可操作地耦合到读/写通道器件,该硬盘驱动控制器被配置成操作读/写通道器件以存储和取回硬盘驱动组合件上的数据, 其中,所述闪速存储处理器被配置成当命令表示用于访问硬盘驱动组合件的指令时向集成电路芯片提供该命令,并被配置成当该命令表示用于访问闪速存储部件的指令时访问闪速存储部件。
2.如权利要求1所述的设备,其中,所述闪速存储处理器被配置成当该命令表示用于访问硬盘驱动组合件的指令时促使集成电路芯片从掉电状态过渡至上电状态。
3.如权利要求1所述的设备,其中,所述闪速存储处理器被配置成响应于DEVSLP信号而促使硬盘驱动组合件或闪速存储部件中的至少一个进入掉电状态。
4.如权利要求1所述的设备,其中,所述闪速存储处理器被配置成通信耦合到主机设备,该主机设备被配置成向闪速存储处理器发布命令。
5.如权利要求4所述的设备,其中,所述主机设备被配置成向闪速存储处理器发布至少基本上并发的命令,其中,所述至少基本上并发的命令中的至少一个表示用于访问硬盘驱动组合件的指令, 并且所述至少基本上并发的命令中的至少另外一个表示用于访问闪速存储部件的指令。
6.如权利要求1所述的设备,其中,所述闪速存储部件包括NAND闪速存储器单元阵列。
7.如权利要求1所述的设备,其中,所述闪速存储处理器被配置成向集成电路芯片供应旋转媒体命令并且并行地处理闪速媒体命令。
8.一种系统,包括: 主机设备,被配置成发布多个命令; 闪速存储处理器,被通信耦合到主机设备、闪速存储部件以及集成电路芯片,该集成电路芯片包括: 读/写通道器件,被通信耦合到硬盘驱动组合件; 硬盘驱动控制器,可操作地耦合到读/写通道器件,该硬盘驱动控制器被配置成操作读/写通道器件以存储和取回硬盘驱动组合件上的数据, 其中,所述闪速存储处理器被配置成当所述多个命令中的至少一个命令表示用于访问硬盘驱动组合件的指令时将所述多个命令中的所述至少一个命令提供给集成电路芯片,并被配置成当所述多个命令中的至少一个命令表示用于访问闪速存储部件的指令时访问闪速存储部件。
9.如权利要求8所述的系统,其中,所述闪速存储处理器被配置成当该命令表示用于访问硬盘驱动组合件的指令时促使集成电路芯片从掉电状态过渡至上电状态。
10.如权利要求8所述的系统,其中,所述多个命令中的所述至少一个命令表示用于存储数据的写指令或用于读取数据的读指令中的至少一个。
11.如权利要求8所述的系统,其中,所述命令是至少基本上并发的命令,其中,所述至少基本上并发的命令中的至少一个表示用于访问硬盘驱动组合件的指令,并且所述至少基本上并发的命令中的至少另外一个表示用于访问闪速存储部件的指令。
12.如权利要求8所述的系统,其中,所述闪速存储处理器被配置成响应于DEVSLP信号而促使硬盘驱动组合件或闪速存储部件中的至少一个进入掉电状态。
13.如权利要求8所述的系统,其中,所述闪速存储处理器经由串行ATA通信接口或外围部件快速互连通信接口中的至少一个被通信耦合到主机设备。
14.如权利要求8所述的系统,其中,所述闪速存储处理器被配置成向集成电路芯片供应旋转媒体命令并且并行地处理闪速媒体命令。
15.—种方法,包括: 在闪速存储处理器处接收用以访问多个存储部件中的至少一个存储部件的命令,所述多个存储部件包括至少一个闪速存储部件和至少一个硬盘驱动组合件; 基于该命令来确定所述多个存储部件中的哪个存储部件将被访问; 当该命令表示用以访问所述至少一个硬盘驱动组合件的指令时将该命令提供给集成电路芯片,该集成电路芯片包括被通信耦合到硬盘驱动组合件的读/写通道器件和可操作地耦合到读/写通道器件的硬盘驱动控制器,该硬盘驱动控制器被配置成操作读/写通道器件以存储并取回所述至少一个硬盘驱动组合件上的数据;以及 当该命令表示用以访问所述至少一个闪速存储部件的指令时,访问所述至少一个闪速存储部件。
16.如权利要求15所述的方法,其中,接收命令还包括从主机设备接收至少基本上并发的命令,其中,所述基本上并发的命令中的至少一个表示用以访问所述至少一个闪速存储部件的指令且所述基本上并发的命令中的至少另外一个表示用以访问所述至少一个硬盘驱动组合件的指令。
17.如权利要求15所述的方法,其中,所述至少一个闪速存储部件包括NAND闪速存储器单元阵列。
18.如权利要求15所述的方法,还包括促使集成电路芯片从掉电状态过渡至上电状态。
19.如权利要求15所述的方法,其中,所述命令表示用以存储数据的写操作或用于读取数据的读操作中的至少一个。
20.如权利要求15所述的方法,其中,接收命令还包括在闪速存储处理器处接收用以访问多个存储部件中的至少一个存储部件的命令,所述多个存储部件包括至少一个闪速存储部件和至少一个硬盘驱动组合件,该命令从主机设备发布,该主机设备被通信耦合到闪速存储处理器。
【文档编号】G06F3/06GK103942008SQ201410018412
【公开日】2014年7月23日 申请日期:2014年1月16日 优先权日:2013年1月18日
【发明者】D·S·费舍尔, D·R·扎哈里斯 申请人:Lsi公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1