时钟监控电路的制作方法

文档序号:11857155阅读:379来源:国知局
时钟监控电路的制作方法与工艺

本实用新型涉及电子电路技术领域,具体涉及一种时钟监控电路。



背景技术:

当前的电子产品经常工作于各种恶劣的环境里,比如电磁干扰、电源干扰、静电干扰等,这就要求我们在设计电子产品时,必须在芯片设计阶段跟电路板设计阶段充分考虑时钟系统的可靠性。其中,在电路板设计阶段可以通过PCB布线、采用抗干扰性强的元件及合理的电路设计来提高可靠性,但是在芯片设计时,必须要从最开始的系统设计阶段就规划好可靠的时钟系统,以便提高可靠性,但是即使这样,芯片的时钟源还是存在出现异常的风险。所以,有必要考虑一套时钟源的异常处理机制,来避免时钟源出现异常而导致整个电子产品死机。



技术实现要素:

本实用新型旨在提供一种时钟监控电路,以保障在时钟系统的时钟源出现异常时,切换时钟的时钟源,使得芯片能一直保持正常工作或者出现故障后可以快速恢复工作。本实用新型通过以下技术方案实现:

一种时钟监控电路,包括外部低频时钟模块、内部低频时钟模块、高频时钟模块、时钟监控模块、时钟异常处理模块、电子工作系统及时钟源选择模块;外部低频时钟模块和内部低频时钟模块的输出分别接时钟源选择模块的两个输入端,时钟异常处理模块的输出连接时钟源选择模块的选择控制端,控制时钟源选择模块选用外部低频时钟或内部低频时钟;外部低频时钟模块和内部低频时钟模块的输出还分别接入时钟监控模块,时钟监控模块对时钟源选择模块所选择的低频时钟进行监控并针对异常低频时钟向时钟异常处理模块输出时钟异常指示信号和时钟异常中断信号;时钟源选择模块的输出连接高频时钟模块,高频时钟模块为时钟监控模块、时钟异常处理模块和电子工作系统提供大于当前低频时钟源频率两倍以上的高频时钟信号。

作为具体的技术方案,所述高频时钟模块包括鉴频鉴相器、电荷泵、压控振荡器及分频器;鉴频鉴相器的第一输入端接入时钟源选择模块选择的低频时钟信号,鉴频鉴相器的输出连接电荷泵的输入,电荷泵的输出连接压控振荡器的输入,压控振荡器的输出作为高频时钟模块的输出,压控振荡器的输出同时通过分频器接入鉴频鉴相器的第二输入端。

作为具体的技术方案,所述时钟监控模块包括二选一选择器、低频时钟信号检测单元和时钟异常分析单元;时钟监控模块的二选一选择器的两个输入,二选一选择器的选择控制端连接时钟源选择模块的选择控制端,二选一选择器的输出连接低频时钟信号检测单元,低频时钟信号检测单元的输出连接时钟异常分析单元的输入,时钟异常分析单元的输出连接时钟异常处理模块的信号接收端。

作为进一步的技术方案,所述时钟监控电路还包括时钟监控使能模块,该时钟监控使能模块的使能信号输出端连接时钟监控模块的使能控制端。

本实用新型通过设置两个低频时钟源模块(一个是芯片内部的低频时钟模块,另外一个是外挂的低频时钟源模块),利用双时钟源模块提供系统的时钟可靠性,同时系统本身具备由低频时钟源升频的高频时钟模块,高频时钟模块的输入时钟源可以是外部低频时钟或者内部低频时钟,此高频模块在输入的低频时钟源停止工作以后还可以通过模块本身的自激振荡维持比低频高两倍以上的时钟频率。当时钟监控模块监测到外部时钟模块出现异常或者是内部时钟低频模块出现异常时,时钟监控模块就会输出相应的标志位跟中断给时钟异常处理模块,时钟异常处理模块就会相应把高频输入模块的时钟源切换成另外一个低频时钟模块。

附图说明

图1为本实用新型实施例提供的时钟监控电路的构成图。

图2为本实用新型实施例提供的时钟监控电路中高频时钟模块的构成图。

具体实施方式

如图1所示,本实施例提供的时钟监控电路包括外部低频时钟模块1、内部低频时钟模块2、高频时钟模块3、时钟监控模块4、时钟异常处理模块5、电子工作系统6、时钟监控使能模块7及时钟源选择模块8。其中,时钟监控模块4包括二选一选择器、低频时钟信号检测单元9和时钟异常分析单元10。

外部低频时钟模块1和内部低频时钟模块2的输出分别接时钟源选择模块8的两个输入端,时钟源选择模块8的选择控制端连接时钟异常处理模块5的输出。外部低频时钟模块1和内部低频时钟模块2的输出还分别接时钟监控模块4的二选一选择器的两个输入,二选一选择器的选择控制端连接时钟源选择模块8的选择控制端,二选一选择器的输出连接低频时钟信号检测单元9,低频时钟信号检测单元9的输出连接时钟异常分析单元10的输入,时钟异常分析单元10的输出连接时钟异常处理模块5的信号接收端。时钟源选择模块8的输出连接高频时钟模块3,高频时钟模块3的输出分别连接时钟异常处理模块5和电子工作系统6。时钟监控使能模块7的输出连接时钟监控模块4的使能控制端。

外部低频时钟模块1和内部低频时钟模块2为系统的高频时钟模块3提供所用的时钟源,通过时钟源选择模块8设置同一时刻只能选择两者之一作为高频时钟模块3的时钟源。选择的时钟源做为高频时钟模块3的输入时钟源,高频时钟模块3产生大于输入时钟源频率两倍以上的时钟频率,作为整个电子工作系统6、时钟监控模块4及异常处理模块5的输入时钟。时钟监控模块4采用高频时钟模块3提供的时钟监控外部低频时钟模块1或者内部低频时钟模块2产生的低频时钟。时钟监控模块4内部的低频时钟信号检测单元9负责监控输入时钟的上升沿跟下降沿,时钟异常分析单元10根据低频时钟信号检测单元9的监控结果分析输入时钟监控模块4的低频时钟信号是否存在异常,低频时钟信号检测单元9监控到上升沿时开始计时,监控到下降沿停止计时,当监控到上升沿到下降沿的时间间隔超过输入低频时钟的正常时钟周期范围或者低频时钟信号检测9一直检测到输入的时钟一直停留在固定的电平超过正常时钟周期范围,则代表低频时钟异常(低频时钟异常时,高频时钟模块3还是能保持有高于2倍的低频时钟信号,以便保证时钟监控模块4工作正常),则异常分析模块10就输出时钟异常指示和时钟异常中断。

如果时钟源选择模块8选择外部低频时钟模块1的低频时钟做为系统时钟,时钟监控使能模块7使能时钟监控模块4,时钟监控模块4就开始监控外部时钟模块1的时钟信号,如果检测到外部低频时钟模块1的低频时钟的周期一直保持在正常时钟周期范围以内,则时钟监控模块4就不发出钟异常指示和时钟异常中断,然而如果检测到外部低频时钟模块1的低频时钟的周期一直超过正常时钟周期范围或者时钟频率一直停留在某一个固定的电平超过一段时间,时钟监控模块4就会发出时钟异常指示和时钟异常中断给时钟异常处理模块5,时钟异常处理模块5通过查询时钟异常指示或者通过中断处理服务程序检测到外部低频时钟模块1异常,那么时钟异常处理模块5就可以立即启动内部时钟模块2,等待内部低频时钟模块2工作正常后立即通知时钟源选择模块8将高频时钟模块4的时钟源切换到内部低频时钟模块2。相反如果系统起初选用的时钟源为内部低频时钟模块2,使能时钟监控模块4就可以监控内部低频时钟模块2,如果内部低频时钟模块2出现异常,相应地时钟异常处理模块5就可以立即通知时钟源选择模块8将高频时钟模块3的时钟源切换到外部低频时钟模块1。

如图2所示,高频时钟模块3包括鉴频鉴相器12、电荷泵13、压控振荡器14、分频器15。鉴频鉴相器12的第一输入端接入时钟源选择模块8选择的低频时钟信号,鉴频鉴相器12的输出连接电荷泵13的输入,电荷泵13的输出连接压控振荡器14的输入,压控振荡器14的输出作为高频时钟模块3的输出,压控振荡器14的输出同时通过分频器15接入鉴频鉴相器12的第二输入端。

在本实用新型中,无论低频时钟模块是否出现异常都要保证高频时钟模块3输出的时钟是低频时钟的两倍以上。其中,压控振荡器14的振荡频率受到电荷泵13输出的电压控制,而振荡频率与控制电压之间成线性关系。鉴频鉴相器12的作用是检测输入的低频信号跟通过分频器15反馈回来的输出信号的频率跟相位差,并将检测出的相位差信号通过电荷泵13转换成电压信号输出,从而控制压控振荡器14的输出频率稳定在用户想要设定的频率值。本实用新型中,如果输入的低频时钟信号出现异常或者停振后固定在一个固定的电平,压控振荡器14也能保持输出2倍于正常的低频信号。

本实施例的有益效果在于:

1、使用两个低频时钟源,一个内部的,一个外部的,保证时钟源的可靠性。

2、可以同时监控内部和外部低频时钟源,当监控到当前使用的时钟源出现问题,时钟异常处理模块就把时钟源切换到另外一个时钟源。

3、高频时钟信号从低频时钟源模块升频而来,不需要芯片内部或者外部重新产生一个高频时钟。

4、高频时钟模块在低频时钟源出现异常以后,会维持自激震荡,维持给时钟异常处理模块跟时钟监控模块提供时钟。

上述实施例仅表达了本实用新型的一种典型实施方式,其描述较为具体和详细,但并不能因此而理解为对本实用新型专利范围的限制。对本领域的技术人员来说,在不脱离本实用新型的构思前提下,所做出的若干变形或改进,都属于本实用新型的揭露范围。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1