移位寄存器与液晶显示装置制造方法

文档序号:6764901阅读:163来源:国知局
移位寄存器与液晶显示装置制造方法
【专利摘要】本发明涉及一种移位寄存器,其包括多级移位寄存单元,该所述多级移位寄存单元的一第N级移位寄存单元利用第N+1级移位寄存单元输出的移位信号与该第N级移位寄存单元输出的移位信号之间的重叠时间对该N级移位寄存单元输出的移位信号进行切角操作。本发明还涉及一种使用该移位寄存器的液晶显示装置。
【专利说明】
【技术领域】
[0001] 本发明涉及一种移位寄存器与采用该移位寄存器的液晶显示装置。 移位寄存器与液晶显示装置

【背景技术】
[0002] 液晶显示器(Liquid Crystal Display; LCD)是目前广泛使用的一种平面显示 器,其具有外形轻薄、省电以及无辐射等优点。液晶显示器的工作原理是利用改变液晶层两 端的电压差来改变液晶层内的液晶分子的排列状态,用以改变液晶层的透光性,再配合背 光模块所提供的光源以显示图像。一般而言,液晶显示器包括多个像素单元,源极驱动器以 及移位寄存器电路。源极驱动器用来提供多个数据信号至多个像素单元。移位寄存器电路 包含多级移位寄存器以产生多个栅极信号输入多个像素单元,据以控制多个数据信号的写 入操作。在移位寄存器电路中,多级移位寄存器提供具有周期性脉冲的多个栅极信号至多 个像素单元,用来将多个数据信号写入多个像素单元,然而,多个栅极信号的每一脉冲实质 上为理想方波,所以每一脉波的下降沿可经由像素单元的寄生电容的耦合操作而下拉写入 的的像素电压,而易导致图像闪烁的现象,而降低显示品质。


【发明内容】

[0003] 鉴于以上内容,有必要提供一种具有波形切角功能的移位寄存器及使用该移位寄 存器的液晶显示装置。
[0004] 一种移位寄存器,其包括多级移位寄存单元,该所述多级移位寄存单元的一第N 级移位寄存单元包括: 启动单元,电连接于该多级移位寄存单元的第N-1级移位寄存单元的输出端,用于根 据该第N-1级移位寄存单元输出的移位信号输出第一驱动控制信号; 上拉单元,电连接于该启动单元与该第N移位寄存单元的输出端,用于根据该第一驱 动控制信号及一第一时钟信号上拉该N级移位寄存单元的输出的移位信号; 下拉单元,电连接于该启动单元与该第N级移位寄存单元的输出端之间,用于下拉该 第一驱动控制信号及该移位信号; 控制单元,电连接于该启动单元与该下拉单元之间,用于根据第N+2级移位寄存单元 输出的移位信号、第一控制信号及第二控制信号该下拉单元的工作时间; 波形切角单元,电连接于该第N级移位寄存单元的输出端,用于利用第N+1级移位寄存 单元输出的移位信号与该第N级移位寄存单元输出的移位信号之间的重叠时间对该N级移 位寄存单元输出的移位信号进行切角操作。
[0005] -种液晶显示装置,其包括一液晶面板与至少一扫描驱动电路,该扫描驱动电路 包括前述的移位寄存器。
[0006] 相较于现有技术,该移位寄存器可利用第N+1级移位寄存单元输出的移位信号与 该第N级移位寄存单元输出的移位信号之间的重叠时间对该N级移位寄存单元输出的移位 信号进行切角操作,从而可减少馈通电压,改善画面闪烁,提高显示品质。

【专利附图】

【附图说明】
[0007] 图1是本发明移位寄存器一较佳实施方式的电路结构模块示意图。
[0008] 图2是本发明移位寄存器所接收的时钟信号示意图。
[0009] 图3是图1所示的移位寄存器中第N级移位寄存器的具体电路示意图。
[0010] 图4是图3所示的第N级移位寄存器的工作时序图。
[0011] 图5是应用图1所不移位寄存器的液晶显不装置的结构不意图。
[0012] 主要元件符号说明

【权利要求】
1. 一种移位寄存器,其包括多级移位寄存单元,该所述多级移位寄存单元的一第N级 移位寄存单元包括: 启动单元,电连接于该多级移位寄存单元的第N-1级移位寄存单元的输出端,用于根 据该第N-1级移位寄存单元输出的移位信号输出第一驱动控制信号; 上拉单元,电连接于该启动单元与该第N移位寄存单元的输出端,用于根据该第一驱 动控制信号及一第一时钟信号上拉该N级移位寄存单元的输出的移位信号; 下拉单元,电连接于该启动单元与该第N级移位寄存单元的输出端之间,用于下拉该 第一驱动控制信号及该移位信号; 控制单元,电连接于该启动单元与该下拉单元之间,用于根据第N+2级移位寄存单元 输出的移位信号、第一控制信号及第二控制信号该下拉单元的工作时间; 波形切角单元,电连接于该第N级移位寄存单元的输出端,用于利用第N+1级移位寄存 单元输出的移位信号与该第N级移位寄存单元输出的移位信号之间的重叠时间对该N级移 位寄存单元输出的移位信号进行切角操作。
2. 如权利要求1所述的移位寄存器,其特征在于,该每一级移位寄存单元还包括第一 级联信号输入端、第一级联信号输出端、第二级联信号输入端、第二级联信号输出端、第一 反馈输入端及第二反馈输入端;该第N级移位寄存单元的第一级联信号输入端与该第N+1 级移位寄存单元的第一级联信号输出端电连接,该第N级移位寄存单元的第一级联信号输 出端与该第N-1级移位寄存单元的第一级联信号输入端电连接,该第N级移位寄存单元的 第二级联信号输出端与该第N+1级移位寄存单元的第二级联信号输入端电连接,该第N级 移位寄存单元的第二级联信号输入端与该第N-1级移位寄存单元的第二级联信号输入端 电连接,该第N级移位寄存单元的第一反馈输入端接收该第N+1级移位寄存单元输出的移 位信号,第二反馈输入端接收该第N+2级移位寄存单元输出的移位信号。
3. 如权利要求2所述的移位寄存器,其特征在于,该启动单元包括第一晶体管,该第一 晶体管的栅极作为该启动信号输入端,该第一晶体管的栅极与源极电性连接。
4. 如权利要求3所述的移位寄存器,其特征在于,该上拉单元包括第二晶体管及第一 电容,该第二晶体管的栅极与该第一晶体管的漏极电连接,该第一电容连接于该第二晶体 管的栅极与漏极之间,该第二晶体管的源极作为该时钟信号输入端接收第一时钟信号。
5. 如权利要求4所述的移位寄存器,其特征在于,该第二晶体管的栅极为该第N级移位 寄存单元的第一级联信号输出端。
6. 如权利要求4所述的移位寄存器,其特征在于,该下拉单元包括第一下拉晶体管、第 二下拉晶体管、第三下拉晶体管及第四下拉晶体管,该第一下拉晶体管的栅极与该第二下 拉晶体管的栅极电连接,该第一下拉晶体管及该第三下拉晶体管的源极与该第二晶体管的 栅极电连接,该第二下拉晶体管及该第四下拉晶体管的源极与该移位信号输出端电连接, 该第一、第二、第三及第四下拉晶体管的漏极接受外部电路提供的低电位信号。
7. 如权利要求6所述的移位寄存器,其特征在于,该第三下拉晶体管的栅极与该第四 下拉晶体管的栅极之间的节点为该第N级移位寄存单元的第二级联信号的输入端。
8. 如权利要求6所述的移位寄存器,其特征在于,该控制单元包括第三~第八晶体管, 该第三晶体管的栅极接收该第N+2级移位寄存单元输出的移位信号,该第三晶体管的源极 与该第一晶体管的漏极电连接,该第三晶体管的的漏极接收该低电位信号,该第四晶体管 的栅极与该第一晶体管的漏极电连接,该第四晶体管的漏极接收该低电位信号,该第四晶 体管的源极依次是连接该第五~第八晶体管的漏极,该第四、第五、第七及第八晶体管的源 极接收该低电位信号,该第六晶体管的栅极与源极电连接,该第六晶体管接收第一控制信 号,该第八晶体管接收第二控制信号,该第五晶体管的栅极作为该第N级移位寄存单元的 第一级联信号输入端,接收该第N+1级移位寄存单元的第一级联信号输出端电连接,该第 七晶体管的栅极与该第二反馈输入端连接,该第六晶体管的漏极与该第八晶体管的漏极之 间的节点作为该第N级移位寄存单元的第二级联信号输出端。
9. 如权利要求8所述的移位寄存器,其特征在于,该波形切角单元包括第九晶体管,该 第九晶体管的栅极作为该第N级移位单元的第一反馈输入端,接收该第N+1级移位寄存单 元输出的移位信号Vout (N+1),该第九晶体管的源极与该移位信号输出端电连接,该第九晶 体管的漏极接收该低电位信号。
10. -种液晶显示装置,其包括一液晶面板与至少一扫描驱动电路,该扫描驱动电路包 括一移位寄存器,其特征在于:该移位寄存器是权利要求1至9中任意一项所述的移位寄存 器。
【文档编号】G11C19/28GK104123918SQ201310230274
【公开日】2014年10月29日 申请日期:2013年6月11日 优先权日:2013年6月11日
【发明者】王明宗, 梅文淋, 王慧, 黄嘉桦 申请人:深超光电(深圳)有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1