具有掺杂导电金属氧化物作为栅电极的cmos器件结构和方法

文档序号:6936356阅读:98来源:国知局

专利名称::具有掺杂导电金属氧化物作为栅电极的cmos器件结构和方法
技术领域
:本发明一般地涉及半导体器件领域,更具体地,涉及具有改进的功函数值和热稳定性的半导体器件。
背景技术
:半导体集成电路(IC)工业经历了快速的发展。IC材料和设计的技术进步产生了IC的代,其中每一代比前一代具有更小和更复杂的电路。然而,这些进步增加了加工和制造IC的复杂度,对于这些实现的进步,需要IC加工和制造的类似的发展。在集成电路的演进过程中,功能密度(即每芯片区域的互连器件的数目)普遍增加了,同时几何尺寸(即,能够使用制造工艺产生的最小元件(或线路))减小了。规模缩小的工艺通过增加生产效率和降低相关成本而普遍提供了益处。这样的规模缩小也产生了相对较高的功耗值,这可以通过使用低功耗器件如互补金属氧化物半导体(CMOS)器件而解决。在规模缩小的发展中,对于CMOS器件的栅电极和栅电介质采用了不同的材料。CMOS器件一般具有栅氧化物和多晶硅栅电极。需要用高k值栅电介质和金属栅电极代替栅氧化物和多晶硅栅电极,以改进器件性能如继续减小特征尺寸。目前的工艺对于栅电极使用金属、金属碳化物和/或金属氮化物。然而,这些材料具有不充足的功函数值并出现热稳定性问题,特别是当用于n型MOS器件(NMOS)和p型MOS器件(PMOS)时,对于它们各自的栅电极需要不同的功函数。因此,需要一种半导体器件解决上述问题,以及一种用于制造这种半导体的方法。
发明内容本发明的实施例涉及具有掺杂导电金属氧化物的半导体器件以及用于形成这样的半导体器件的方法。掺杂导电金属氧化物能够提供所需要的功函数值和热稳定性。在一个实施例中,具有改进的功函数值的半导体器件包括半导体衬底;位于半导体衬底之上的界面电介质层;位于界面电介质层之上的高k值栅电介质层;以及位于高k值栅电介质层之上的掺杂导电金属氧化物层。在一个实施例中,一种半导体器件包括具有第一有源区和第二有源区的半导体衬底;形成在第一有源区中的第一晶体管,第一晶体管具有高k值栅电介质和具有第一功函数的第一金属栅;形成在第二有源区中的第二晶体管,第二晶体管具有高k值栅电介质和具有第二功函数的第二金属栅;其中第一金属栅和第二金属栅包括掺杂导电金属氧化物。在一个实施例中,用于制造半导体器件的方法包括提供具有第一有源区和第二有源区的半导体衬底;在半导体衬底之上形成高k值电介质层;在第一有源区的高k值电介质层之上形成第一金属层,第一金属层具有第一功函数,其中第一金属层包括第一掺杂导电金属氧化物;在第二有源区的高k值电介质层之上形成第二金属层,第二金属层具有第二功函数,其中第二金属层包括第二掺杂导电金属氧化物;以及在第一有源区中形成第一栅堆叠,在第二有源区中形成第二栅堆叠。在一个实施例中,一种制造半导体器件的方法包括提供具有第一有源区和第二有源区的半导体村底;在半导体衬底之上形成高k值电介质层;在高k值电介质层之上形成帽层;在第一有源区中形成第一栅结构,在第二有源区中形成第二栅结构;从第一栅结构上移除帽层;在第一栅结构中形成第一金属层,第一金属层具有第一功函数,其中第一金属层包括掺杂导电金属氧化物;从第二栅结构上移除帽层;在第二栅结构中形成第二金属层,第二金属层具有第二功函数,其中第二金属层包括掺杂导电金属氧化物;以及在第一金属层之上的第一栅结构中形成块体金属区,在第二金属层之上的第二栅结构中形成块体金属区。本发明的方面从以下的详细描述中结合附图可以得到更好的理解。需要强调的是,根据行业内的标准实践,各种特征没有按比例绘制,仅仅用于示意的目的。实际上,各种特征的尺寸可以为了清楚描述而任意的增加或减小。图1为根据本发明的方面的形成半导体器件的方法的流程图。图2A-2E为根据图1的方法制造半导体器件的各个阶段的一个实施例.的剖面图。图3为根据本发明的方面的形成半导体器件的方法的流程图。图4A-4E为根据图3的方法制造半导体器件的各个阶段的一个实施例的剖面图。图5为根据本发明的方面的形成半导体器件的方法的流程图。图6A-6G为根据图5的方法制造半导体器件的各个阶段的一个实施例的剖面图。图7为根据本发明的方面的形成半导体器件的方法的流程图。图8A-8D为根据图7的方法制造半导体器件的各个阶段的一个实施例的剖面图。具体实施例方式本发明一般地涉及半导体器件领域,更具体地,涉及具有改进的功函数值和热稳定性的半导体器件。可以理解的是,下面的说明书提供了4艮多不同的实施例,例如,用于实现本发明的不同特征。以下描述了元件和排列的具体例子以简化本说明书。当然,这些仅仅是例子,并不是用于限制。例如,以下的描述中第一特征在第二特征之上或上面的结构可以包括第一和第二特征直接接触的实施例,也可以包括附加的特征形成在第一和第二特征之间的实施例,这样第一和第二特征可能不是直接接触。另外,本说明书在不同的例子中可能重复参考数字和/或符号。该重复是为了简单和清楚的目的,其本身并不指示所讨论的不同实施例和/或配置之间的关系。本发明的实施例涉及具有掺杂导电金属氧化物的半导体器件以及用于形成这样的半导体器件的方法。掺杂导电金属氧化物能够提供所需要的功函数值和热稳定性。在一个实施例中,具有所需要的功函数值的半导体器件包括半导体衬底;位于半导体衬底之上的界面电介质层;位于界面电介质层之上的高k值栅电介质层;以及位于高k值栅电介质层之上的掺杂导电金属氧化物层。参考图1到8D,以下总共描述了方法100、300、500和700,以及半导体器件200、400、600和800。可以理解的是,用于该方法的另外的实施例,方法100、300、500和700之前、期间以及之后可以具有附加的步骤,以下描述的一些步骤可以被替代或删除。还可以理解的是,用于半导体器件200、400、600和800的另外的实施例,半导体器件200、400、600和800中可以添加附加的特征,以下描述的一些特征可以^皮替代或删除。方法100、300、500和700以及半导体器件200、400、600和800的当前实施例提供了具有改进的功函数和更好的热稳定性的半导体器件。另外,半导体器件可以在包括先栅工艺和后栅工艺的复合工艺中制造。在先栅工艺中,可以首先形成金属^f册结构,然后通过CMOS工艺流程来制造最终的器件。在后栅工艺中,可以首先形成虚拟多晶硅栅结构,之后可以进行标准CMOS工艺流程直到沉积层间电介质(ILD),然后可以移除虚拟多晶硅栅结构,使用金属栅结构代替。在复合栅工艺中,一种类型的器件的金属栅结构可以首先形成,另一种类型的器件的金属栅结构可以最后形成,如下所述。图1是用于制造半导体器件200的方法100的一个实施例的流程图。图2A-2E为根据一个实施例的在方法100的不同制造阶段的半导体器件200的部分或全部的各个剖面图。方法100用于在先栅工艺中制造半导体器件200。参考图1和2A,方法100开始于步骤102,其中提供了包括有源区211A、211B和至少一个隔离区212的半导体衬底210,在半导体衬底210之上形成界面电介质层214。半导体村底210可以包括基本的半导体,包括晶体、多晶或非晶结构的硅或锗;化合物半导体,包括碳化硅、砷化镓、磷化镓、磷化铟、砷化铟和锑化铟;合金半导体,包括SiGe、GaAsP、AlInAs、AlGaAs、GalnAs、GalnP和GalnAsP;任何其他适合的材料;和/或其组合。在一个实施例中,合金半导体衬底可以具有梯度SiGe特征,其中Si和Ge的组分从梯度SiGe特征的一个位置的比率变化到另一个位置的另一个比率。在另外的实施例中,在硅衬底之上形成SiGe合金。在另外的实施例中,SiGe村底是应变8的。另外,半导体衬底可以是绝缘体上的半导体,如绝缘体上硅(SOI),或薄膜晶体管(TFT)。在一些例子中,半导体衬底可以包括掺杂外延层或埋层。在另外的例子中,化合物半导体衬底可以具有多层结构,或硅衬底可以包括多层化合物半导体结构。在当前的实施例中,半导体衬底210包括硅、锗、III-V族材料,或II-VI族材料。半导体衬底210可以根据本领域内所知的设计需求包括不同的摻杂配置。在一些实施例中,半导体衬底210可以包括掺杂区。掺杂区可以用p型或n型掺杂剂掺杂。例如,掺杂区可以掺杂p型掺杂剂,如硼或BF2;n型掺杂剂,如磷或砷;和/或其组合。掺杂区可以直接在半导体衬底上以P阱结构、N阱结构、双阱结构或使用抬高结构形成。半导体衬底210包括有源区211A、211B。在当前实施例中,有源区211A可以配置为N型金属氧化物半导体晶体管器件(称为NMOS),有源区211B可以配置为P型金属氧化物半导体晶体管器件(称为PMOS)。可以理解的是,半导体器件200可以通过互补金属氧化物半导体(CMOS)技术过程形成,所以此处对一些过程没有详细描述。可以在半导体衬底上形成至少一个隔离区212,以隔离半导体衬底210的有源区211A、211B,在当前实施例中,隔离NMOS和PMOS晶体管器件区。隔离区212可以使用隔离技术,如硅的局部氧化(LOCOS)或浅沟槽隔离(STI),以限定和电隔离不同的有源区211A、211B。在当前实施例中,隔离区212包括STI。隔离区212可以包括氧化硅、氮化硅、氮氧化硅、氟硅酸玻璃(FSG)、低k值电介质材料、其他适合的材料和/或其组合。隔离区212,在当前实施例中为STI,可以通过任何适合的工艺形成。作为一个例子,STI的形成可以包括通过传统的光刻工艺构图半导体衬底,在衬底中刻蚀沟槽(例如,通过使用干法刻蚀、湿法刻蚀和/或等离子刻蚀工艺),用电介质材料填充沟槽(例如,通过使用化学汽相沉积工艺)。在一些实施例中,填充的沟槽可以具有多层结构,如填充氮化硅或氧化硅的热氧化物衬里层。半导体器件200还包括形成在衬底210之上的界面电介质层214。界面电介质层214可以通过任何适合的工艺和任何适合的厚度形成。例如,在当前实施例中,界面层214可以包括生长的氧化硅层,其厚度接近4埃(A)。在一些实施例中,在衬底210之上生长界面电介质层214之前,可以进行HF后栅前(HFlastpre-gate)清除(例如,使用HF溶液)和UV工艺。在步骤104中,在界面电介质层214之上形成高k值电介质层216。高k值电介质层216可以包括二氧化铪(Hf02)。在当前实施例中,高k值电介质层216包括具有接近20A的厚度的二氧化铪。可选择地,高k值电介质层216可以任选地包括其他高k值电介质材料如硅氧化铪(HfSiO)、氮氧硅铪(HfSiON)、铪钽氧化物(HfTaO)、铪钛氧化物(HfTiO)、铪锆氧化物(HfZrO),其他适合的高k值电介质材料,和/或其组合。高k值电介质还可以选自金属氧化物、金属氮化物、金属硅化物、过渡金属氧化物、过渡金属氮化物、过渡金属硅化物、金属的氮氧化物、金属铝酸盐、硅酸锆、铝酸锆、氧化硅、氮化硅、氮氧化硅、氧化锆、氧化钬、氧化铝、二氧化铪-铝(hafniumdioxide-alumina)(HfG2-A1203)合金,其他适合的材料,和/或其组合。高k值电介质层216可以通过使用任何适合的工艺形成,如原子层沉积(ALD)、化学汽相沉积(CVD)、物理汽相沉积(PVD)、远程等离子体CVD(RPCVD)、等离子体增强CVD(PECVD)、金属有机CVD(MOCVD)、溅射、电镀,其他适合的工艺,和/或其组合。在一些实施例中,在高k值电介质层216之上形成扩散阻挡/保护层218。扩散阻挡/保护层218可以包括钛、氮化钛(TiN)、钽、氮化钽,其他适合的材料,和/或其组合。在当前实施例中,扩散阻挡/保护层218包括TiN,其通过PVD沉积到接近20A的厚度。在可选择的实施例中,扩散阻挡/保护层可以通过任何适合的工艺形成,如CVD、PVD、ALD、热氧化、电镀和/或其组合。另外,在可选择的实施例中,扩散阻挡层218包括任何适合的厚度。可以理解的是,在可选择的实施例中,扩散阻挡层218可以省略。参考图1和2B,方法100进行到步骤106,通过在高k值电介质层216之上或者,在当前实施例中,在扩散阻挡/保护层218之上,形成第一金属层220,其中第一金属层220包括具有第一功函数的材料。第一金属层220形成在有源区211A,NMOS区之内。参考图1和2C,方法IOO进行到步骤108,通过在高k值电介质层216之上或者,在当前实施例中,在扩散阻挡/保护层218之上,形成第二金属层222,其中第二金属层222包括具有第二功函数的材料。第二金属层222形成在有源区211B,PMOS区之内。第一金属层220和第二金属层222可以通过适合的工艺形成。例如,金属层220、222可以通过传统的沉积工艺、光刻构图工艺、刻蚀工艺和/或其组合而形成。沉积工艺可以包括PVD、CVD、ALD、溅射、电镀,其他适合的方法和/或其组合。光刻构图工艺可以包括光致抗蚀剂涂覆(如旋涂)、软烘焙、掩膜对准、曝光、曝光后烘焙、显影光致抗蚀剂、清洗、干燥(如硬烘焙),其他适合的工艺和/或其组合。光刻曝光工艺也可以通过其他适合的方法来实现或替代,如无掩膜光刻、电子束写入、离子束写入和分子印迹。刻蚀工艺可以包括干法刻蚀、湿法刻蚀和/或其他刻蚀方法(如反应离子刻蚀)。刻蚀工艺也可以为纯化学的(等离子体刻蚀)或纯物理的(离子刻蚀)和/或其组合。可以理解的是,金属层220、222可以通过上述工艺的任何组合形成。金属栅结构中使用的传统的金属层包括金属、金属碳化物和/或金属氮化物。例如,传统的金属层220会包括有源/NMOS区211A中的金属碳化物(如TaC),传统的金属层222会包括有源/PMOS区211B中的金属氮化物(如M02N)。然而,这些传统的金属层具有不充足的功函数值和不充足的热稳定性。当前实施例提供了具有准确功函数值(如用于掺杂沟道器件的更多带边功函数,用于耗尽沟道器件的中间带功函数,等等)和更好的热稳定性的金属层220、222。可以通过包括掺杂导体金属氧化物(DCO)的金属层220、222来实现这种改进的功函数值和热稳定性。DCO可以包括Sn02、ln203、ZnO、CdO和/或其组合;Sn02掺杂有Sb、F、As、Nb、Ta和/或其组合;111203掺杂有Zn、Ge、Mo、F、Ti、Zr、Hf、Nb、Ta、W、Te、Ga、Mg、Sn和/或其组合;ZnO掺杂有Al、Ga、B、In、Y、Sc、F、V、Si、Ge、Ti、Zr、Hf和/或其组合;CdO掺杂有In、Sn和/或其组合;以及掺杂Y的CdSb206;其他适合的材料;和/或其组合(如,掺杂Sn02的ZnO;掺杂ln203的ZnO;摻杂了掺杂Sn02的ln203的ZnO)。DCO可以包括透明导电氧化物(TCO),其可以包括Sn02、ln203、ZnO、CdO和/或其组合。TCO广泛用于半导体技术中,如LED的p极,OLED阳极,UV传感器,太阳电池,激光二极管,薄膜晶体管(TFT)和闪存。因此,使用用于金属层220、222的DCO材料提供了金属层的变化组分的功函数的优化调节。以下的表1提供了适合用于获取所需要的p型功函数、n型功函数和中间带功函数的DCO。表l掺杂导电金属氧化物(DCO)<table>tableseeoriginaldocumentpage12</column></row><table>例如,在有源/NMOS区211A中,第一金属层220可以包括DCO,称为AZO,其包括掺杂Al的ZnO。AZO产生用于有源/NMOS区211A的所需要的n型功函数,如表1明显所示,AZO的功函数的范围约为3.7eV到4.4eV。在有源/PMOS区211B中,第二金属层222可以包括DCO,称为ITO,其包括掺杂Sn的Iri203;GZO,其包括掺杂Ga的ZnO;ZZO,其包括掺杂Zr的ZnO;IZO,其包括掺杂In的ZnO;IZTO,其包括掺杂ZnO和Sn02的ln203;TZO,其包括掺杂Sn02或Sn的ZnO;或GIO,其包括掺杂Ga的ln203。ITO、GZO、ZZO、IZO、IZTO、TZO和GIO产生有源/PMOS区211B所需要的p型功函数,如表1所示,功函数的范围约为4.7eV到6.1eV。在一些实施例中,可能需要中间带功函数金属,因此,金属层220、222可以包括DCO,称为IMO,其包括掺杂Mo的ln203,提供了大约4.6eV的功函数值。在当前实施例中,第一金属层220包括n型功函数材料,AZO,其包括掺杂Al的ZnO,第二金属层222包括p型功函数材料,ZZO,其包括掺杂Zr的ZnO。在一些实施例中,第一金属层220和第二金属层222每个可以具有介于大约20A到大约1000A之间的厚度。在可选择的实施例中,金属层220、222可以包括任何适合的厚度。在一些实施例中,金属层220、222都可以包括p型功函数材料,其中每个金属层包括相似的或不同的功函数值。在可选择的实施例中,金属层220、222都可以包括n型功函数材料或中间带功函数材料,其中每个金属层包括具有相似或不同功函数值的材料。可以在半导体器件200之上,具体地在金属层220、222之上,形成扩散阻挡层224,如图2D所示。扩散阻挡/保护层可以包括钬、氮化钛、钽、氮化钽,其他适合的材料,和/或其组合。在当前实施例中,扩散阻挡层224包括TiN,其通过PVD沉积到接近50A的厚度。在可选择的实施例中,扩散阻挡层可以通过任何适合的工艺形成,如CVD、PVD、ALD、热氧化、电镀和/或其组合。另外,在可选择的实施例中,扩散阻挡层224包括任何适合的厚度。可以理解的是,对于可选择的实施例,扩散阻挡层224可以省略。在步骤110中,参考图1和2D,在金属层220、222之上,在当前实施例中,在扩散阻挡层224之上,形成帽层(cappinglayer)226。帽层226可以包括多晶硅;含硅材料;含锗材料;金属,如铝、铜、钨、钛、钽、氮化钛、氮化钽、镍硅化物、钴硅化物;其他适合的导电材料;及其组合。在当前实施例中,帽层226包括厚度介于大约200A到大约IOOOA,优选为大约600A的多晶硅。在一些实施例中,帽层226可以包括金属(如铝基、钨或铜材料),其可以用于后栅工艺,且包括介于大约50A到大约IOOOA之间,优选为大约200A的厚度。在可选择的实施例中,帽层226可以包括任何适合的厚度。帽层226可以通过CVD、PVD、ALD、热氧化、电镀、其他适合的工艺和/或其组合而形成。在一些实施例中,帽层226包括铝和/或鵠。例如,在一些实施例中,帽层226包括通过CVD形成的铝。可以理解的是,在可选择的实施例中,帽层226可以包括多层结构。参考图1和2E,在步骤112,在有源/NMOS区211A中形成具有第一功.函数的第一金属栅堆叠230,在有源/PMOS区211B中形成具有第二功函数的第二金属栅堆叠231。在当前实施例中,第一金属栅堆叠230包括金属层220,金属层220包括n型功函数材料,AZO,其包括掺杂Al的ZnO(即第一功函数),第二金属栅堆叠231包括金属层222,金属层222包括p型功函数材料,ZZO,其包括掺杂Zr的ZnO(即第二功函数)。第一金属栅堆叠230和第二金属栅堆叠231可以通过任何适合的工艺形成。例如,金属栅堆叠230、231可以通过传统的沉积、光刻构图、刻蚀工艺和/或其组合而形成。沉积工艺可以包括PVD、CVD、ALD、賊射、电镀,其他适合的方法和/或其组合。光刻构图工艺可以包括光致抗蚀剂涂覆(如旋涂)、软烘焙、掩膜对准、曝光、曝光后烘焙、显影光致抗蚀剂、清洗、干燥(如硬烘焙),其他适合的工艺和/或其组合。光刻曝光工艺也可以通过其他适合的方法来实现或替代,如无掩膜光刻、电子束写入、离子束写入和分子印迹。刻蚀工艺可以包括干法刻蚀、湿法刻蚀和/或其他刻蚀方法(如反应离子刻蚀)。刻蚀工艺也可以为纯化学的(等离子体刻蚀)或纯物理的(离子刻蚀)和/或其组合。可以理解的是,金属栅堆叠230、231可以通过上述工艺的任何组合形成。在一个例子中,为了构图金属栅堆叠230、231,通过适合的工艺如旋涂在帽层226之上形成光致抗蚀剂层,然后通过适合的光刻构图方法构图以形成构图的光致抗蚀剂特征。然后光致抗蚀剂的构图能够通过干法刻蚀工艺传递到之下的层(即,界面电介质层214、高k值电介质层216、扩散阻挡/保护层218、第一金属层220、第二金属层222、扩散阻挡层224和帽层226)以形成金属栅堆叠230、231,如图2E所示。之后光致抗蚀剂层可以被去膜。在另一个例子中,在帽层226之上形成硬掩膜层;在硬掩膜层上形成构图的光致抗蚀剂层;光致抗蚀剂层的构图传递到硬掩膜层,然后传递到电极层,以形成栅结构的电极层和电介质层。可以理解的是,以上的例子不限制用于形成金属栅堆叠230、231的工艺步骤。可以理解的是,半导体器件200也可以经过进一步的CMOS或MOS技术处理以形成本领域所知的不同特征。例如,可以通过沉积和刻蚀工艺在金属栅堆叠230、231的两侧形成栅侧壁衬垫。在一些实施例中,可以使用任何适合的工艺,如离子注入和任何适合的掺杂剂,在村底210中形成轻掺杂区(称为LDD区)。在另一个例子中,可以使用适合的掺杂剂(根据器件的配置如NMOS和PMOS)进行离子注入或扩散,在衬底210中分别接近于金属栅堆叠230、231的每一端(高k值电介质和金属栅电极)形成源和漏区(称为S/D区)。在又一个例子中,可以在衬底210上形成不同的接触孔/通孔和多层互连特征(如金属层和层间电介质),并配置为连接半导体器件200的不同特征或结构。图3是用于制造半导体器件400的方法300的一个实施例的流程图。图分或全部的剖面图。方法300用于在复合先栅/后栅工艺中制造半导体器件400。参考图3和4A,方法300开始于步骤302,其中提供了包括有源区411A、411B和至少一个隔离区412的半导体村底410,在半导体衬底410之上形成界面电介质层414。半导体衬底410可以包括基本的半导体,包括晶体、多晶或非晶结构的硅或锗;化合物半导体,包括碳化硅、砷化镓、磷化镓、磷化铟、砷化铟和锑化铟;合金半导体,包括SiGe、GaAsP、AlInAs、AlGaAs、GalnAs、GalnP和GalnAsP;任何其他适合的材料;和/或其组合。在一个实施例中,合金半导体村底可以具有梯度SiGe特征,其中Si和Ge的组分从梯度SiGe特征的一个位置的比率变化到另一个位置的另一个比率。在另外的实施例中,在硅衬底之上形成合金SiGe。在另外的实施例中,SiGe衬底是应变的。另外,半导体衬底可以是绝缘体上的半导体,如绝缘体上硅(SOI),或薄膜晶体管(TFT)。在一些例子中,半导体衬底可以包括掺杂外延层或埋层。在另外的例子中,化合物半导体衬底可以具有多层结构,或硅衬底可以包括多层化合物半导体结构。在当前的实施例中,半导体衬底410包括硅、锗、m-v族材料,或II-VI族材料。半导体衬底410可以根据本领域内所知的设计需求而包括不同的掺杂配置。在一些实施例中,半导体衬底410可以包括#^杂区。掺杂区可以用p型或n型掺杂剂掺杂。例如,掺杂区可以掺杂p型掺杂剂,如硼或BF2;n型掺杂剂,如磷或砷;和/或其组合。掺杂区可以直接在半导体衬底上以P阱结构、N阱结构、双阱结构或使用抬高结构形成。半导体衬底410包括有源区411A、411B。在当前实施例中,有源区411A可以配置为NMOS,有源区411B可以配置为PMOS。可以理解的是,半导体器件400可以通过CMOS4支术过程形成,所以此处对一些工艺没有详细描述。可以在半导体衬底410上形成至少一个隔离区412,以隔离半导体村底410的有源区411A、411B,并在当前实施例中,隔离NMOS和PMOS晶体管器件区。隔离区412可以使用隔离技术,如LOCOS或STI,限定和电隔离不同的有源区411A、411B。在当前实施例中,隔离区412包括STI。隔离区412可以包括氧化硅、氮化硅、氮氧化硅、氟硅酸玻璃(FSG)、低k值电介质材料、其他适合的材料和/或其组合。隔离区412,在当前实施例中为STI,可以通过任何适合的工艺形成。半导体器件400还包括形成在村底410之上的界面电介质层414。界面电介质层414可以通过任何适合的工艺和任何适合的厚度形成。例如,在当前实.施例中,界面层414可以包括生长的Si02层,其厚度接近4A。界面层414还可以包括SiON。在一些实施例中,在衬底410之上生长界面电介质层414之前,可以进行HF后栅前清除(例如,使用HF溶液)和UV工艺。在一些实施例中,界面层414可以通过快速热氧化形成。另外,在一些实施例中,界面层414可以完全省略。在步骤304中,在界面电介质层414之上形成高k值电介质层416。高k值电介质层416可以包括HfQ2。在当前实施例中,高k值电介质层416包括具有接近20A的厚度的二氧化铪。可选择地,高k值电介质层416可以任选地包括其他高k值电介质材料如HfSiO、HfSiON、HfTaO、HfTiO、HfZrO,其他适合的高k值电介质材料,和/或其组合。高k值材料还可以选自金属氧化物、金属氮化物、金属硅化物、过渡金属氧化物、过渡金属氮化物、过渡金属硅化物、金属氮氧化物、金属铝酸盐、硅酸锆、铝酸锆、氧化硅、氮化硅、氮氧化硅、氧化锆、氧化钛、氧化铝、二氧化铪-铝(Hf02-Al203)合金,其他适合的材料,和/或其组合。高k值电介质层416可以通过任何适合的工艺,如ALD、CVD、PVD、RPCVD、MOCVD、溅射、电镀,其他适合的工艺,和/或其组合形成。在一些实施例中,在高k值电介质层416之上形成扩散阻挡/保护层418。扩散阻挡/保护层418可以包括钛、氮化钛、钽、氮化钽,其他适合的材料,和/或其组合。在当前实施例中,扩散阻挡层418包括TiN,其通过PVD沉积到接近20A的厚度。在可选择的实施例中,扩散阻挡/保护层可以通过任何适合的工艺,如CVD、PVD、ALD、热氧化、电镀和/或其组合形成。另夕卜,在可选择的实施例中,扩散阻挡/保护层418包括任何适合的厚度。可以理解的是,在可选择的实施例中,扩散阻挡/保护层418可以省略。方法300进行到步骤306,其中在高k值电介质层416之上,在当前实施例中,在扩散阻挡/保护层418之上,形成帽层420。帽层420可以包括多晶硅;含硅材料;含锗材料;金属,如铝、铜、鵠、钛、钽、氮化钛、氮化钽、镍硅化物、钴硅化物;其他适合的导电材料;和/或其组合。在当前实施例中,帽层420包括厚度介于大约200A到大约IOOOA之间,优选为大约600A的多晶硅。在一些实施例中,帽层420可以包括金属(如铝基、鴒或铜材料),其可以用于后栅工艺,包括介于大约50A到大约IOOOA之间,优选为大约200A的厚度。在可选择的实施例中,帽层420可以包括任何适合的厚度。帽层420可以通过CVD、PVD、ALD、热氧化、电镀、其他适合的工艺和/或其组合而形成。在一些实施例中,帽层420包括铝和/或钨。例如,在一些实施例中,帽层420包括通过CVD形成的铝。可以理解的是,在可选择的实施例中,帽层420可以包括多层结构。在步骤308中,在帽层420之上形成硬掩膜层422。在当前实施例中,硬掩膜层422包括含氮材料,如氮化硅,氮氧化硅,其他适合的含氮材料,和/或其组合。在可选择的实施例中,硬掩膜层可以包括非晶碳材料,碳化硅,其他适合的电介质材料,和/或其组合。硬掩膜层422可以通过任何适合的工艺,如PVD、CVD、PECVD、RTCVD、ALD、MOCVD,其他适合的工艺,和/或其组合形成。硬掩膜层422可以包括一个层或多个层。另外,硬掩膜层422包括任何适合的厚度。在当前实施例中,硬掩膜层422包括接近200A的厚度。参考图3和4B,在步骤310中,在半导体衬底410之上形成至少一个栅结构。在当前实施例中,第一栅结构430形成在有源/NMOS区411A之内,第二栅结构431形成在有源/PMOS区411B之内。栅结构430、431包括栅堆叠,其具有界面电介质层414、高k值电介质层416、扩散阻挡/保护层418、帽层420以及硬掩膜层422;栅衬垫衬里432;以及栅衬垫434。第一4册结构430和第二4册结构431可以通过适合的工艺形成。例如,栅结构430、431可以通过传统的沉积、光刻构图、刻蚀工艺和/或其组合而形成。沉积工艺可以包括PVD、CVD、ALD、賊射、电镀,其他适合的方法和/或其组合。光刻构图工艺可以包括光致抗蚀剂涂覆(如旋涂)、软烘焙、掩膜对准、曝光、曝光后烘焙、显影光致抗蚀剂、清洗、干燥(如硬烘焙),其他适合的工艺和/或其组合。光刻曝光工艺也可以通过其他适合的方法来实现或替代,如无掩膜光刻、电子束写、离子束写和分子印迹。刻蚀工艺可以包括干法刻蚀、湿法刻蚀和/或其他刻蚀方法(如反应离子刻蚀)。刻蚀工艺也可以为纯化学的(等离子体刻蚀)或纯物理的(离子刻蚀)和/或其组合。可以理解的是,栅结构430、431可以通过上述工艺的任何组合形成。在一个例子中,为了构图具有界面电介质层414、高k值电介质层416、扩散阻挡/保护层418、帽层420和硬掩膜层422的栅结构430、431的栅堆叠,在硬掩膜层422之上通过适合的工艺如旋涂形成光致抗蚀剂层,然后通过适合的光刻构图方法构图以形成构图的光致抗蚀剂特征。然后光致抗蚀剂的构图能够通过干法刻蚀工艺传递到之下的层(即,界面电介质层414、高k值电介质层416、扩散阻挡/保护层418、帽层420和硬掩膜层422)以形成栅堆叠,如图4B所示。之后光致抗蚀剂层可以被去膜。可以理解的是,以上的例子不限制用于形成金属栅堆叠430、431的工艺步骤。栅结构430、431还包括栅衬垫衬里432和栅衬垫434。栅衬垫衬里432可以包括任何适合的材料,可以通过任何适合的工艺形成。在当前实施例中,栅衬垫村里432包括衬垫氧化物。在可选择的实施例中,栅衬垫衬里432可以完全省略。仍然,在其他的实施例中,栅衬垫衬里432可以包括多个层。栅衬垫434,其位于栅结构430、431的栅堆叠的每一侧,可以包括电介质材料如氮化硅、氧化硅、碳化硅、氮氧化硅、其他适合的材料,或其组合。在一些实施例中,栅衬垫434可以包括多层结构。衬垫434可以通过CVD、ALD、PVD和/或其他适合的工艺沉积电介质材料,然后刻蚀。在当前实施例中,衬垫434包括氮化硅。半导体器件400还可以包括掺杂区436。掺杂区436可以在衬底410中形成,分別接近于栅结构430、431的每一端(高k值栅电介质和金属栅电极),并可以包括不同的掺杂型材。掺杂区436可以为重掺杂或轻掺杂,n型或p型。在可选择的实施例中,掺杂区可以直接在半导体衬底上以P阱结构、N阱结构、双阱结构或使用抬高结构形成。掺杂区436通过任何适合的工艺,如离子注入和/或快速热工艺(RTP)形成,以激活掺杂区。在一些实施例中,掺杂区436可以通过多个离子注入工艺,如轻掺杂漏(LDD)注入工艺和源/漏(S/D)注入工艺形成。在一些实施例中,可以在掺杂区436中形成硅化物。硅化物也可以形成栅结构430、431中。硅化物可以包括如硅化镍(NiSi)、镍铂硅化物(NiPtSi)、镍铂锗硅化物(NiPtGeSi)、镍锗硅化物(NiGeSi)、硅化镱(YbSi)、硅化铂(PtSi)、硅化铱(IrSi)、硅化铒(ErSi)、硅化钴(CoSi),其他适合的材料和/或其组合的材料。沉积用于产生硅化物的材料可以使用PVD,如賊射或蒸发;电镀;CVD,如等离子体增强CVD(PECVD)、大气压力CVD(APCVD)、低压CVD(LPCVD)、高密度等离子体CVD(HDPCVD)和原子层CVD(ALCVD);其他适合的沉积工艺;和/或其组合。沉积之后,可以继续进行矽化金属沉积(salicidation)工艺,以基于特定材料选择的升高的温度在沉积材料和掺杂区之间反应。这也称为退火,其可以包括RTP。反应的硅化物可能需要一步的RTP或多步RTP。在当前实施例中,掺杂区436包括镍硅化物区。参考图3和4C,去除设置在栅结构430、431的帽层420之上的硬掩膜层422。可以通过任何适合的工艺去除硬掩膜层422。例如,去除硬掩膜422可以包括在半导体器件400之上形成光致抗蚀剂层;通过传统的光刻工艺构图光致抗蚀剂层;刻蚀光致抗蚀剂层以去除硬掩膜层422。随后,去除光致抗蚀剂层。在当前实施例中,在半导体器件400之上通过任何适合的工艺,如CVD、HDPCVD、旋涂、溅射或其他适合的方法和/或其组合,形成层间电介质层(ILD)438。ILD层438可以包括任何适合的材料,如氧化硅、氮氧化硅、低k值材料和/或其他适合的材料。如图4C所示,进行ILD438的化学机械抛光(CMP),直到暴露出硬掩膜层422,然后进行刻蚀工艺,如干法和/或湿法刻蚀,以去除硬掩膜层422。在去除硬掩膜层422之后,可以通过任何适合的工艺如刻蚀工艺,从栅结构430、431上去除帽层420。可以从^f册结构430、431上同时或独立地去除帽层420。参考图3和4D,在步骤312中,去除第一栅结构430的一部分以在第一栅结构430中形成具有第一功函数的第一金属栅。参考图3和4E,在步骤314中,去除第二栅结构431的一部分以在第二栅结构431中形成具有第二功函数的第二金属栅。在当前实施例中,从栅结构430、431去除的部分为帽层420。第一金属栅可以形成在栅结构430中的帽层被去除的地方,第二金属栅可以形成在栅结构431中的帽层420被去除的地方。第一金属栅包括具有第一功函数的第一金属区440和形成在第一栅结构430中的块体金属区441。第二金属栅包括具有第二功函数的第二金属区442和形成在第二栅结构431中的块体金属区443。可以理解的是,可以以任何顺序从4册结构430、431去除帽层420,此处的例子并不限制帽层420的去除工艺。还可以理解的是,金属栅可以使用任何适合的工艺形成。如上所提到的,用于金属栅结构的传统的金属层包括金属、金属碳化物和/或金属氮化物,所述材料提供不充足的功函数值和不充足的热稳定性。当前实施例提供了具有准确的功函数值和更好的热稳定性的第一金属区440和第二金属区442。可以通过包括DCO的金属区440、442来达到这种改进的功函数值和热稳定性。DCO可以包括Sn02、ln203、ZnO、CdO和/或其组合;Sn02掺杂有Sb、F、As、Nb、Ta和/或其组合;In203掺杂有Zn、Ge、Mo、F、Ti、Zr、Hf、Nb、Ta、W、Te、Ga、Mg、Sn和/或其组合;ZnO掺杂有Al、Ga、B、In、Y、Sc、F、V、Si、Ge、Ti、Zr、Hf和/或其组合;CdO掺杂有In、Sn和/或其组合;以及掺杂Y的CdSb206;其他适合的材料;和/或其组合(如,掺杂Sn02的ZnO;掺杂ln203的ZnO;掺杂了掺杂Sn02的ln203的ZnO)。DCO可以包括TCO,其可以包括Sn02、ln203、ZnO、CdO和/或其组合。另外,上面的表l提供了适合用于获取所需要的p型功函数、n型功函数和中间带功函数的DCO。因此,使用用于金属层440、442的DCO材料提供了金属层的变化组分的功函数的优化调节。在当前实施例中,有源/NMOS区411A中具有第一功函数的第一金属区440包括n型功函数材料,AZO,其包括掺杂Al的ZnO;以及有源/PMOS区411B中具有第二功函数的第二金属区442包括p型功函数材料,ZZO,其包括掺杂Zr的ZnO。在一些实施例中,第一金属区440和第二金属区442每个可以具有介于大约20A到大约1000A之间的厚度。在一些实施例中,第一金属区440和第二金属区442每个可以包括大约200A的厚度。在一些实施例中,金属区440、442都可以包括p型功函数材料,其中每个金属层包括相似的或不同的功函数值。在可选择的实施例中,金属区440、442都可以包括n型功函数材料或中间带功函数材料,其中每个金属层包括具有相似或不同功函数值的材料。金属区440、442可以通过任何适合的工艺形成。例如,金属层440、442可以通过传统的沉积、光刻构图、刻蚀工艺和/或其组合而形成。沉积工艺可以包括PVD、CVD、ALD、賊射、电镀,其他适合的方法和/或其组合。光刻构图工艺可以包括光致抗蚀剂涂覆(如旋涂)、软烘焙、掩膜对准、曝光、曝光后烘焙、显影光致抗蚀剂、清洗、干燥(如硬烘焙),其他适合的工艺和/或其组合。光刻曝光工艺也可以通过其他适合的方法来实现或替代,如无掩膜光刻、电子束写、离子束写和分子印迹。刻蚀工艺可以包括干法刻蚀、湿法刻独和/或其他刻蚀方法(如反应离子刻蚀)。刻蚀工艺也可以为纯化学的(等离子体刻蚀)或纯物理的(离子刻蚀)和/或其组合。可以理解的是,金属层440、442可以通过上述工艺的任何组合形成。在金属区440、442之上形成块体金属区441、443。块体金属区441、443可以通过任何适合的工艺形成,如沉积、光刻和刻蚀工艺,和/或其组合。在当前实施例中,块体金属区441、443包括通过CVD,然后通过CMP沉积的铝。在可选择的实施例中,块体金属区441、443可以包括任何适合的材料,如铜、鵠、钛、钽、氮化钛、氮化钽、硅化镍、硅化钴;其他适合的导电材料;及其组合。另外,在一些实施例中,块体金属区441、443可以不包括相同的材料。可以理解的是,半导体器件400也可以经过进一步的CMOS或MOS技术处理以形成本领域所知的不同特征。在又一个例子中,可以在衬底410上形成不同的接触孔/通孔和多层互连特征(如金属层和层间电介质),并配置为连接半导体器件400的不同特征或结构。图5是用于制造半导体器件600的方法500的一个实施例的流程图。图6A-6G是根据一个实施例的在方法500的不同制造阶段的半导体器件600的部分或全部的剖面图。方法500用于在后栅工艺中制造半导体器件600。参考图5和6A,方法500开始于步骤502,其中提供了包括有源区611A、611B和至少一个隔离区610的半导体衬底612,在半导体衬底610之上形成界面电介质层614。半导体衬底610可以包括基本的半导体,包括晶体、多晶或非晶结构的硅或锗;化合物半导体,包括碳化硅、砷化镓、磷化镓、磷化铟、砷化铟和锑化铟;合金半导体,包括SiGe、GaAsP、AlInAs、AlGaAs、GalnAs、GalnP和GalnAsP;任何其他适合的材料;和/或其组合。在一个实施例中,合金半导体衬底可以具有梯度SiGe特征,其中Si和Ge的组分从梯度SiGe特征的一个位置的比率变化到另一个位置的另一个比率。在另外的实施例中,在硅衬底之上形成合金SiGe。在另外的实施例中,SiGe衬底是应变的。另外,半导体衬底可以是绝缘体上的半导体,如绝缘体上硅(SOI),或薄膜晶体管(TFT)。在一些例子中,半导体衬底可以包括掺杂外延层或埋层。在另外的例子中,化合物半导体衬底可以具有多层结构,或硅衬底可以包括多层化合物半导体结构。在当前的实施例中,半导体衬底610包括硅、锗、III-V族材料,或II-VI族材料。半导体村底610可以根据本领域内所知的设计需求包括不同的掺杂配置。在一些实施例中,半导体衬底610可以包括掺杂区。掺杂区可以用p型或n型掺杂剂掺杂。例如,掺杂区可以掺杂p型掺杂剂,如硼或BF2;n型掺杂剂,如磷或砷;和/或其组合。掺杂区可以直接在半导体衬底上以P阱结构、N阱结构、双阱结构或使用抬高结构形成。半导体衬底610包括有源区611A、611B。在当前实施例中,有源区611A可以配置为NMOS,有源区611B可以配置为PMOS。可以理解的是,半导体器件600可以通过CMOS技术过程形成,所以此处对一些工艺没有详细描述。可以在半导体衬底610上形成至少一个隔离区612,以隔离半导体衬底610的有源区611A、611B,在当前实施例中,隔离NMOS和PMOS晶体管器件区。隔离区612可以使用隔离技术,如LOCOS或STI,限定和电隔离不同的有源区611A、611B。在当前实施例中,隔离区612包括STI。隔离区612可以包括氧化硅、氮化硅、氮氧化硅、氟硅酸玻璃、低k值电介质材料、其他适合的材料和/或其组合。隔离区612,在当前实施例中为STI,可以通过任何适合的工艺形成。面电介质层614可以通过任何适合的工艺和任何适合的厚度形成。例如,在当前实施例中,界面电介质层614可以包括生长的Si02层,其厚度接近4A。界面层614还可以包括SiON。在一些实施例中,在衬底610之上生长界面电介质层614之前,可以进行HF后栅前清除(例如,使用HF溶液)和UV工艺。在一些实施例中,界面层614可以通过快速热氧化形成。另外,在一些实施例中,界面层614可以完全省略。方法500继续到步骤504,其中在界面电介质层614之上形成帽层616。帽层616可以包括多晶硅;含硅材料;含锗材料;金属,如铝、铜、钨、钛、钽、氮化钛、氮化钽、镍硅化物、钴硅化物;其他适合的导电材料;和/或其组合。在当前实施例中,帽层616包括厚度介于大约200A到大约1000A之间,优选为大约600A的多晶硅。在一些实施例中,帽层616可以包括金属(如铝基、鴒或铜材料),其可以用于后栅工艺,包括介于大约50A到大约1000A之间,优选为大约200A的厚度。在可选择的实施例中,帽层616可以包括任何适合的厚度。帽层616可以通过CVD、PVD、ALD、热氧化、电镀、其他适合的工艺和/或其组合而形成。在一些实施例中,帽层616包括铝和/或鴒。在可选择的实施例中,帽层616可以包括多层结构。在步骤506中,在帽层616之上形成硬掩膜层618。在当前实施例中,硬掩膜层618包括含氮材料,如氮化硅,氮氧化硅,其他适合的含氮材料,和/或其组合。在可选择的实施例中,硬掩膜层可以包括非晶碳材料,碳化硅,其他适合的电介质材料,和/或其组合。硬掩膜层618可以通过任何适合的工艺,如PVD、CVD、PECVD、RTCVD、ALD、MOCVD,其他适合的工艺,和/或其组合形成。硬掩膜层618可以包括一个层或多个层。另外,硬掩膜层618包括任何适合的厚度。在当前实施例中,硬掩膜层618包括接近200A的厚度。参考图5和6B,在步骤508中,在半导体衬底610之上形成至少一个栅结构。在当前实施例中,第一栅结构620形成在有源/NMOS区611A之内,第二栅结构621形成在有源/PMOS区611B之内。栅结构620、621包括栅堆叠,栅堆叠具有界面电介质层614、帽层616和硬掩膜层618;栅衬垫衬里624;以及栅衬垫626。第一栅结构620和第二栅结构621可以通过任何适合的工艺形成。例如,栅结构620、621可以通过传统的沉积、光刻构图、刻蚀工艺和/或其组合而形成。沉积工艺可以包括PVD、CVD、ALD、溅射、电镀,其他适合的方法和/或其组合。光刻构图工艺可以包括光致抗蚀剂涂覆(如旋涂)、软烘焙、掩膜对准、曝光、曝光后烘焙、显影光致抗蚀剂、清洗、干燥(如硬烘焙),其他适合的工艺和/或其组合。光刻曝光工艺也可以通过其他适合的方法来实现或替代,如无掩膜光刻、电子束写、离子束写和分子印迹。刻蚀工艺可以包括干法刻蚀、湿法刻蚀和/或其他刻蚀方法(如反应离子刻蚀)。刻蚀工艺也可以为纯化学的(等离子体刻蚀)或纯物理的(离子刻蚀)和/或其组合。可以理解的是,栅结构620、621可以通过上述工艺的任何组合形成。在一个例子中,为了构图具有界面电介质层614、帽层616和硬掩膜层618的栅结构620、621的栅堆叠,在硬掩膜层618之上通过适合的工艺如旋涂形成光致抗蚀剂层,然后通过适合的光刻构图方法构图以形成构图的光致抗蚀剂特征。然后光致抗蚀剂的构图能够通过干法刻蚀工艺传递到之下的层(即,界面电介质层614、帽层616和硬掩膜层618)以形成栅堆叠,如图6B所示。之后光致抗蚀剂层可以被去膜。可以理解的是,以上的例子不限制用于形成金属^f册堆叠620、621的工艺步骤。栅结构620、621还包括栅衬垫衬里624和栅衬垫626。栅衬垫坤于里624可以包括任何适合的材料,可以通过任何适合的工艺形成。在当前实施例中,栅衬垫衬里624包括衬垫氧化物。在可选择的实施例中,栅衬垫衬里624可以完全省略。仍然,在其他的实施例中,栅衬垫衬里624可以包括多个层。栅衬垫626,其位于栅结构620、621的栅堆叠的每一侧,可以包括电介质材料如氮化硅、氧化硅、碳化硅、氮氧化硅、其他适合的材料,或其组合。在一些实施例中,栅村垫626可以包括多层结构。衬垫626可以通过CVD、ALD、PVD和/或其他适合的工艺沉积电介质材料,然后刻蚀。在当前实施例中,衬垫626包括氮化硅。半导体器件600还可以包括掺杂区628。掺杂区628可以在衬底610中形成,分别接近于栅结构620、621的每一端(高k值栅电介质和金属栅电极),并可以包括不同的掺杂型材。掺杂区628可以为重掺杂或轻掺杂,n型或p型。在可选择的实施例中,掺杂区可以直接在半导体衬底上以P阱结构、N阱结构、双阱结构或使用抬高结构形成。掺杂区628通过任何适合的工艺,如离子注入和/或快速热工艺(RTP)形成,以激活掺杂区。在一些实施例中,掺杂区628可以通过多个离子注入工艺,如LDD注入工艺和S/D注入工艺形成。在一些实施例中,可以在掺杂区628中形成硅化物。硅化物也可以形成在栅结构620、621中。硅化物可以包括如NiSi、NiPtSi、NiPtGeSi、NiGeSi、YbSi、PtSi、IrSi、ErSi、CoSi,其他适合的材料,和/或其组合的材^"。沉积用于产生硅化物的材料可以使用PVD,如溅射和蒸发;电镀;CVD,如PECVD、APCVD、LPCVD、HDPCVD和ALCVD;其他适合的沉积工艺;和/或其组合。沉积之后,可以继续进行矽化金属沉积工艺,以基于特定材料选择的升高的温度在沉积材料和掺杂区之间反应。这也称为退火,其可以包括RTP。反应的硅化物可能需要一步的RTP或多步RTP。在当前实施例中,掺杂区628包括镍硅化物区。在当前实施例中,在半导体器件600之上通过任何适合的工艺,如CVD、HDPCVD、旋涂、溅射或其他适合的方法和/或其组合,形成层间电介质层(ILD)630。ILD层630可以包括任何适合的材料,如氧化硅、氮氧化硅、<氐k值材料和/或其他适合的材料。在一个例子中,可以进行ILD630的CMP,直到暴露出图6B所示的硬掩膜层618。参考图5和6C,在步骤510,去除第一对册结构620和第二栅结构621的部分。所述部分可以通过任何适合的工艺去除。在当前实施例中,栅结构620、621的硬掩膜层618和帽层616被去除,如图6C所示。可以通过任何适合的工艺去除硬掩膜层618和帽层616。例如,去除硬掩膜层618和帽层616可以包括在半导体器件600之上形成光致抗蚀剂层;通过传统的光刻工艺构图光致抗蚀剂层;刻蚀光致抗蚀剂层以去除硬掩膜层618和帽层616。随后,可以去除光致抗蚀剂层。可以理解是,帽层616和硬掩膜层618可以同时或独立地从栅结构620、621上去除。还可以理解的是,在一些实施例中,界面电介质层614也可以与帽层616和硬掩膜层618—起从片册结构620、621上去除。去除的帽层616和硬掩膜层618(以及在一些实施例中,去除的界面电介质层614)在每个栅结构620、621内产生了开口。参考图5和6D-6G,在步骤512中,在第一栅结构620中形成具有第一功函数的第一金属栅,在第二栅结构621中形成具有第二功函数的第二金属栅。在一些实施例中,可以在衬底610之上和/或^册结构620、621的开口之上形成界面电介质层。例如,如果在步骤510中或在前的工艺中,界面电介质层614从栅结构620、621上去除,那么可以在衬底610和/或栅结构620、621的开口之上沉积第二界面层。界面电介质层(如第二界面层)可以通过任何适合的工艺和任何适合的厚度形成。界面层可以包括生长的氧化硅Si02层,其厚度接近4A。界面层还可以包括SiON。在一些实施例中,在衬底610之上生长界面电介质层之前,可以进行HF后栅前清除(例如,使用HF溶液)和UV工艺。在一些实施例中,界面层可以通过快速热氧化形成。另外,在一些实施例中,界面层可以完全省略。在半导体器件600,特别是图6D所示的栅结构620、621的开口之上形成高k值电介质层632。在当前实施例中,在界面电介质层614之上也形成高k值电介质层632。在一些实施例中,如果界面电介质层614被去除,如上所述,那么可以在第二界面电介质层和/或其他界面电介质层之上形成高k值电介质层632。高k值电介质层632可以包括Hf02。在当前实施例中,高k值电介质层632包括具有接近20A的厚度的二氧化铪。可选择地,高k值电介质层632可以任选地包括其他高k值电介质材料如HfSiO、HfSiON、HfTaO、HfTiO、HfZrO,其他适合的高k值电介质材料,和/或其组合。高k值材料还可以选自金属氧化物、金属氮化物、金属硅化物、过渡金属氧化物、过渡金属氮化物、过渡金属硅化物、金属氮氧化物、金属铝酸盐、硅酸锆、铝酸锆、氧化硅、氮化硅、氮氧化硅、氧化锆、氧化钛、氧化铝、二氧化铪-铝(Hf02-Al203)合金,其他适合的材料,和/或其组合。高k值电介质层632可以通过任何适合的工艺,如ALD、CVD、PVD、RPCVD、MOCVD、溅射、电镀,其他适合的工艺,和/或其组合形成。在一些实施例中,在高k值电介质层632之上形成扩散阻挡/保护层634。扩散阻挡/保护层634可以包括钛、氮化钛、钽、氮化钽,其他适合的材料,和/或其组合。在当前实施例中,扩散阻挡层634包括TiN,其通过PVD沉积到接近20A的厚度。在可选择的实施例中,扩散阻挡/保护层可以通过任何适合的工艺,如CVD、PVD、ALD、热氧化、电镀和/或其组合形成。另外,在可选择的实施例中,扩散阻挡/保护层634包括任何适合的厚度。可以理解的是,对于可选择的实施例,扩散阻挡/保护层634可以省略。参考图6E,通过在有源/NMOS区611A中半导体器件600之上形成第一金属层636,在第一栅结构620中形成具有第一功函数的第一金属栅。在当前实施例中,在扩散阻挡/保护层634之上形成第一金属层636。参考图6F,通过在有源/PMOS区611B中半导体器件600之上形成第二金属层638,在第二栅结构621中形成具有第二功函数的第二金属栅。在当前实施例中,在扩散阻挡/保护层634之上形成第二金属层638。当前实施例提供了具有准确的功函数值和更好的热稳定性的第一金属层636和第二金属层638。可以通过包括DCO的金属层636、638来达到这种改进的功函数值和热稳定性。DCO可以包括Sn02、ln203、ZnO、CdO和/或其组合;Sn02掺杂有Sb、F、As、Nb、Ta和/或其组合;In203掺杂有Zn、Ge、Mo、F、Ti、Zr、Hf、Nb、Ta、W、Te、Ga、Mg、Sn和/或其纟且合;ZnO掺杂有A1、Ga、B、In、Y、Sc、F、V、Si、Ge、Ti、Zr、Hf和/或其组合;CdO掺杂有In、Sn和/或其组合;以及掺杂Y的CdSb206;其他适合的材料;和/或其组合(如,掺杂Sn02的ZnO;掺杂ln203的ZnO;掺杂了掺杂Sn02的ln20326的ZnO)。DCO可以包括TCO,其可以包括Sn02、ln203、ZnO、CdO和/或其组合另外,上面的表l提供了适合用于获取所需要的p型功函数、n型功函数和中间带功函数的DCO。因此,使用用于金属层636、638的DCO材料提供了金属层的变化组分的功函数的优化调节。在当前实施例中,有源/NMOS区611A中具有第一功函数的第一金属区636包括n型功函数材料,AZO,其包括掺杂Al的ZnO;有源/PMOS区611B中具有第二功函数的第二金属区638包括p型功函数材料,ZZO,其包括掺杂Zr的ZnO。在一些实施例中,第一金属层636和第二金属层638每个可以具有介于大约20A到大约1000A之间的厚度。在一些实施例中,第一金属层636和第二金属层638每个可以包括大约200A的厚度。在一些实施例中,金属层636、638都可以包括p型功函数材料,其中每个金属层包括相似的或不同的功函数值。在可选择的实施例中,金属层636、638都可以包括n型功函数材料或中间带功函数材料,其中每个金属层包括具有相似或不同功函数值的材料。金属层636、638可以通过任何适合的工艺形成。例如,金属层636、638可以通过传统的沉积、光刻构图、刻蚀工艺和/或其组合而形成。沉积工艺可以包括PVD、CVD、ALD、溅射、电镀,其他适合的方法和/或其组合。光刻构图工艺可以包括光致抗蚀剂涂覆(如旋涂)、软烘焙、掩膜对准、曝光、曝光后烘焙、显影光致抗蚀剂、清洗、干燥(如硬烘焙),其他适合的工艺和/或其组合。光刻曝光工艺也可以通过其他适合的方法来实现或替代,如无掩膜光刻、电子束写、离子束写和分子印迹。刻蚀工艺可以包括干法刻蚀、湿法刻蚀和/或其他刻蚀方法(如反应离子刻蚀)。刻蚀工艺也可以为纯化学的(等离子体刻蚀)或纯物理的(离子刻蚀)和/或其组合。可以理解的是,金属层636、638可以通过上述工艺的〗壬何组合形成。在金属层636、638之上形成块体金属区640、642,如图6G所示。块体金属区640、642可以通过任何适合的工艺形成,如沉积、光刻和刻蚀工艺,和/或其组合。在当前实施例中,块体金属区640、642包括通过CVD,然后通过CMP沉积的铝。在可选择的实施例中,块体金属区640、642可以包括任何适合的材料,如铜、鴒、钛、钽、氮化钛、氮化钽、硅化镍、硅化钴;其他适合的导电材料;及其组合。另外,在一些实施例中,块体金属区640、642可以包括不同的材料。可以理解的是,半导体器件600也可以经过进一步的CMOS或MOS技术处理以形成本领域所知的不同特征。在又一个例子中,可以在衬底610上形成不同的接触孔/通孔和多层互连特征(如金属层和层间电介质),并配置为连接半导体器件600的不同特征或结构。图7是用于制造半导体器件800的方法700的一个实施例的流程图。图8A-8D为根据一个实施例的在方法700的不同制造阶段的半导体器件800的部分或全部的各个剖面图。方法700用于在后栅工艺中制造半导体器件800。参考图7和8A,方法700开始于步骤702,其中提供了包括有源区811A、811B和至少一个隔离区812的半导体衬底810,在半导体衬底810之上形成界面电介质层814。半导体衬底810可以包括基本的半导体,包括晶体、多晶或非晶结构的硅或锗;化合物半导体,包括碳化硅、砷化镓、磷化镓、磷化铟、砷化铟和锑化铟;合金半导体,包括SiGe、GaAsP、AlInAs、AlGaAs、GalnAs、GalnP和GalnAsP;任何其他适合的材料;和/或其组合。在一个实施例中,合金半导体衬底可以具有梯度SiGe特征,其中Si和Ge的组分从梯度SiGe特征的一个位置的比率变化到另一个位置的另一个比率。在另外的实施例中,在硅村底之上形成合金SiGe。在另外的实施例中,SiGe村底是应变的。另外,半导体衬底可以是绝缘体上的半导体,如绝缘体上硅(SOI),或薄膜晶体管(TFT)。在一些例子中,半导体衬底可以包括掺杂外延层或埋层。在另外的例子中,化合物半导体村底可以具有多层结构,或硅衬底可以包括多层化合物半导体结构。在当前的实施例中,半导体衬底810包括硅、锗、III-V族材料,或II-VI族材料。半导体衬底810可以根据本领域内所知的设计需求包括不同的掺杂配置。在一些实施例中,半导体村底810可以包括掺杂区。掺杂区可以用p型或n型掺杂剂掺杂。例如,掺杂区可以掺杂p型掺杂剂,如硼或BF2;n型掺杂剂,如磷或砷;和/或其组合。掺杂区可以直接在半导体村底上以P阱结构、N阱结构、双阱结构或使用抬高结构形成。半导体衬底810包括有源区811A、811B。在当前实施例中,有源区811A可以配置为NMOS,有源区811B可以配置为PMOS。可以理解的是,半导体器件800可以通过CMOS4支术过程形成,所以此处对一些工艺没有详细描述。可以在半导体衬底810上形成至少一个隔离区812,以隔离半导体衬底810的有源区811A、811B,在当前实施例中,隔离NMOS和PMOS晶体管器件区。隔离区812可以使用隔离技术,如LOCOS或STI,限定和电隔离不同的有源区811A、811B。在当前实施例中,隔离区812包括STI。隔离区812可以包括氧化硅、氮化硅、氮氧化硅、氟硅酸玻璃、低k值电介质材料、其他适合的材料和/或其组合。隔离区812,在当前实施例中为STI,可以通过任何适合的工艺形成。介质层814可以通过任何适合的工艺和任何适合的厚度形成。例如,在当前实施例中,界面电介质层814可以包括生长的Si02层,其厚度接近4A。界面层814还可以包括SiON。在一些实施例中,在衬底810之上生长界面电介质层814之前,可以进行HF后栅前清除(例如,使用HF溶液)和UV工艺。在一些实施例中,界面层814可以通过快速热氧化形成。另外,在一些实施例中,界面层814可以完全省略。方法700继续到步骤704,其中在界面电介质层814之上形成帽层816。帽层816可以包括多晶硅;含硅材料;含锗材料;金属,如铝、铜、钨、钛、钽、氮化钛、氮化钽、硅化镍、硅化钴;其他适合的导电材料;及其组合。在当前实施例中,帽层816包括厚度介于大约200A到大约1000A之间,优选为大约600A的多晶硅。在一些实施例中,帽层816可以包括金属(如铝基、钨或铜材料),其可以用于后栅工艺,包括介于大约50A到大约1000A之间,优选为大约200A的厚度。在可选择的实施例中,帽层816可以包括任何适合的厚度。帽层816可以通过CVD、PVD、ALD、热氧化、电镀、其他适合的工艺和/或其组合而形成。在一些实施例中,帽层816包括铝和/或钨。在可选择的实施例中,帽层816可以包括多层结构。在步骤706中,在帽层816之上形成硬掩膜层818。在当前实施例中,硬掩膜层818包括含氮材料,如氮化硅,氮氧化硅,其他适合的含氮材料,和/或其组合。在可选择的实施例中,硬掩膜层可以包括非晶碳材料,碳化硅,其他适合的电介质材料,和/或其组合。硬掩膜层818可以通过任何适合的工艺,如PVD、CVD、PECVD、RTCVD、ALD、MOCVD,其他适合的工艺,和/或其组合形成。硬掩膜层818可以包括一个层或多个层。另外,硬掩膜层818包括任何适合的厚度。在当前实施例中,硬掩膜层818包括接近200A的厚度。参考图7和8B,在步骤708中,在半导体衬底810之上形成至少一个栅结构。在当前实施例中,第一4册结构820形成在有源/NMOS区811A之内,第二栅结构821形成在有源/PMOS区811B之内。栅结构820、821包括栅堆叠,其具有界面电介质层814、帽层816和硬掩膜层818;栅衬垫衬里824;以及栅衬垫826。第一栅结构820和第二栅结构821可以通过任何适合的工艺形成。例如,栅结构820、821可以通过传统的沉积、光刻构图、刻蚀工艺和/或其组合而形成。沉积工艺可以包括PVD、CVD、ALD、賊射、电镀,其他适合的方法和/或其组合。光刻构图工艺可以包括光致抗蚀剂涂覆(如旋涂)、软烘焙、掩膜对准、曝光、曝光后烘焙、显影光致抗蚀剂、清洗、干燥(如硬烘焙),其他适合的工艺和/或其组合。光刻曝光工艺也可以通过其他适合的方法来实现或替代,如无掩膜光刻、电子束写、离子束写和分子印迹。刻蚀工艺可以包括干法刻蚀、湿法刻蚀和/或其他刻蚀方法(如反应离子刻蚀)。刻蚀工艺也可以为纯化学的(等离子体刻蚀)或纯物理的(离子刻蚀)和/或其组合。可以理解的是,栅结构820、821可以通过上述工艺的任何组合形成。在一个例子中,为了构图具有界面电介质层814、帽层816和硬掩膜层818的栅结构820、821的栅堆叠,在硬掩膜层818之上通过适合的工艺如旋涂形成光致抗蚀剂层,然后通过适合的光刻构图方法构图以形成构图的光致抗蚀剂特征。然后光致抗蚀剂的构图能够通过干法刻蚀工艺传递到之下的层(即,界面电介质层814、帽层816和硬掩膜层818)以形成栅堆叠,如图8B所示。之后光致抗蚀剂层可以被去膜。可以理解的是,以上的例子不限制用于形成金属栅堆叠820、821的工艺步骤。栅结构820、821还包括栅村垫村里824和栅衬垫826。栅衬垫衬里824可以包括任何适合的材料,可以通过任何适合的工艺形成。在当前实施例中,栅衬垫衬里824包括衬垫氧化物。在可选择的实施例中,栅衬垫村里824可以完全省略。仍然,在其他的实施例中,栅衬垫衬里824可以包括多个层。栅衬垫826,其位于栅结构820、821的栅堆叠的每一侧,可以包括电介质材料如氮化硅、氧化硅、碳化硅、氮氧化硅、其他适合的材料,或其组合。在一些实施例中,栅衬垫826可以包括多层结构。衬垫826可以通过CVD、ALD、PVD和/或其他适合的工艺沉积电介质材料,然后刻蚀。在当前实施例中,衬垫826包括氮化硅。半导体器件800还可以包括掺杂区828。掺杂区828可以在村底810中形成,分别接近于栅结构820、821的每一端(高k值栅电介质和金属栅电极),并可以包括不同的掺杂型材。掺杂区828可以为重掺杂或轻掺杂,n型或p型。在可选择的实施例中,掺杂区可以直接在半导体衬底上以P阱结构、N阱结构、双阱结构或使用抬高结构形成。掺杂区828通过任何适合的工艺,如离子注入和/或快速热工艺形成,以激活掺杂区。在一些实施例中,掺杂区828可以通过多种离子注入工艺,如LDD注入工艺和S/D注入工艺形成。在一些实施例中,可以在掺杂区828中形成硅化物。硅化物也可以形成在栅结构820、821中。珪化物可以包括如NiSi、NiPtSi、NiPtGeSi、NiGeSi、YbSi、PtSi、IrSi、ErSi、CoSi,其他适合的材料,和/或其组合的材料。沉积用于产生硅化物的材料可以使用PVD,如溅射和蒸发;电镀;CVD,如PECVD、APCVD、LPCVD、HDPCVD和ALCVD;其他适合的沉积工艺;和/或其组合。沉积之后,可以继续进行矽化金属沉积工艺,以基于特定材料选择的升高的温度在沉积材料和掺杂区之间反应。这也称为退火,其可以包括RTP。反应的硅化物可能需要一步RTP或多步RTP。在当前实施例中,掺杂区828包括镍硅化物区。在当前实施例中,在半导体器件800之上通过任何适合的工艺,如CVD、HDPCVD、旋涂、溅射或其他适合的方法和/或其组合,形成层间电介质层(ILD)830。ILD层830可以包括任何适合的材料,如氧化硅、氮氧化硅、低k值材料和/或其他适合的材料。在一个例子中,可以进行ILD830的CMP,直到暴露出图8B所示的硬掩膜层818。参考图7和8C-8D,在步骤710中,去除了第一栅结构820的部分,在第一栅结构820中形成具有第一功函数的第一金属栅;在步骤714中,去除第二栅结构821的部分;并在第二栅结构821中形成具有第二功函数的第二金属栅。在当前实施例中,第一栅结构820的第一金属栅和第二栅结构821的第二金属栅独立形成和加工。为了简单,用于形成第一金属栅和第二金属栅的工艺一起进行描述。在步骤710和714中去除第一栅结构820的部分和第二栅结构821的部分可以通过任何适合的工艺完成。在当前实施例中,栅结构820、821的石更掩膜层818和帽层816通过任何适合的工艺去除。例如,去除硬掩膜层818和帽层816可以包括在半导体器件800之上形成光致抗蚀剂层;通过传统的光刻工艺构图光致抗蚀剂层;刻蚀光致抗蚀剂层以去除石更掩膜层818和帽层816。随后,去除光致抗蚀剂层。可以理解的是,在一些实施例中,界面电介质层814也可以与帽层816和硬掩膜层818—起从栅结构820、821上去除。去除的帽层816和硬掩膜层818(以及在一些实施例中,去除的界面电介质层814)在每个栅结构820、821内产生了开口。在步骤712和716中,可以通过任何适合的工艺在第一栅结构820中形成具有第一功函数的第一金属栅,在第二栅结构821中形成具有第二功函数的第二金属栅。在一些实施例中,可以在衬底810之上和/或栅结构820、821的开口之上形成界面电介质层。例如,如果在步骤710、714或在前的工艺中,界面电介质层814从栅结构820、821上去除,那么可以在衬底810和/或栅结构820、821的开口之上沉积第二界面层。界面电介质层(如第二界面电介质层)可以通过任何适合的工艺和任何适合的厚度形成。例如,在当前实施例中,界面层可以包括生长的Si02层,其厚度接近4A。界面层还可以包括SiON。在一些实施例中,在衬底810之上生长界面电介质层之前,可以进行HF后栅前清除(例如,使用HF溶液)和UV工艺。在一些实施例中,界面层可以通过快速热氧化形成。另外,在一些实施例中,界面层可以完全省略。在半导体器件800,特别是图8C、8D所示的栅结构820、821的开口之上形成高k值电介质层832。在当前实施例中,在界面电介质层814之上也形成高k值电介质层832。在一些实施例中,如果界面电介质层814被去除,如上所述,那么可以在第二界面电介质层和/或其他界面电介质层之上形成高k值电介质层832。高k值电介质层832可以包括HfQ2。在当前实施例中,高k值电介质层832包括具有接近20A的厚度的二氧化铪。可选择地,高k值电介质层832可以任选地包括其他高k值电介质材料如HfSiO、HfSiON、HfTaO、HfTiO、HfZrO,其他适合的高k值电介质材料,和/或其组合。高k值材料还可以选自金属氧化物、金属氮化物、金属硅化物、过渡金属氧化物、过渡金属氮化物、过渡金属硅化物、金属氮氧化物、金属铝酸盐、硅酸锆、铝酸错、氧化硅、氮化硅、氮氧化硅、氧化锆、氧化钛、氧化铝、二氧化铪-铝(Hf02-Al203)合金,其他适合的材料,和/或其组合。高k值电介质层832可以通过任何适32合的工艺,如ALD、CVD、PVD、RPCVD、MOCVD、溅射、电镀,其他适合的工艺,和/或其组合形成。在一些实施例中,可以在高k值电介质层832之上形成扩散阻挡/保护层,类似于上述的扩散阻挡/保护层。参考图8C,通过在有源/NMOS区811A中半导体器件800之上形成第一金属层836,在第一栅结构820中形成具有第一功函数的第一金属栅。在当前实施例中,在高k值电介质层832之上形成第一金属层836。参考图8D,通过在有源/PMOS区811B中半导体器件800之上形成第二金属层838,在第二栅结构821中形成具有第二功函数的第二金属栅。在当前实施例中,在高k值电介质层832之上形成第二金属层838。当前实施例提供了具有准确的功函数值和更好的热稳定性的第一金属层836和第二金属层838。可以通过包括DCO的金属层836、838来达到这种改进的功函数值和热稳定性。DCO可以包括Sn02、ln203、ZnO、CdO和/或其组合;Sn02掺杂有Sb、F、As、Nb、Ta和/或其组合;Iri203掺杂有Zn、Ge、Mo、F、Ti、Zr、Hf、Nb、Ta、W、Te、Ga、Mg、Sn和/或其组合;ZnO掺杂有A1、Ga、B、In、Y、Sc、F、V、Si、Ge、Ti、Zr、Hf;CdO掺杂有In、Sn和/或其组合;以及掺杂Y的CdSb206;其他适合的材料;和/或其组合(如,掺杂Sn02的ZnO;掺杂111203的ZnO;掺杂了掺杂Sn02的111203的ZnO)。DCO可以包括TCO,其可以包括Sn02、ln203、ZnO、CdO和/或其组合。另外,上面的表l提供了适合用于获取所需要的p型功函数、n型功函数和中间带功函数的DCO。因此,使用用于金属层836、838的DCO材料提供了金属层的变化组分的功函数的优化调节。在当前实施例中,有源/NMOS区811A中具有第一功函数的第一金属区836包括n型功函数材料,AZO,其包括掺杂Al的ZnO;有源/PMOS区811B中具有第二功函数的第二金属区838包括p型功函数材料,ZZO,其包括掺杂Zr的ZnO。在一些实施例中,第一金属层836和第二金属层838每个可以具有介于大约20A到大约1000A之间的厚度。在一些实施例中,第一金属层836和第二金属层838包括大约200A的厚度。在一些实施例中,金属层836、838都可以包括p型功函数材料,其中每个金属层包括相似的或不同的功函数值。在可选择的实施例中,金属层836、838都可以包括n型功函数材料或中间带功函数材料,其中每个金属层包括具有相似或不同功函数值的材料。金属层836、838可以通过任何适合的工艺形成。例如,金属层836、838可以通过传统的沉积、光刻构图、刻蚀工艺和/或其组合而形成。沉积工艺可以包括PVD、CVD、ALD、溅射、电镀,其他适合的方法和/或其组合。光刻构图工艺可以包括光致抗蚀剂涂覆(如旋涂)、软烘焙、掩膜对准、曝光、曝光后烘焙、显影光致抗蚀剂、清洗、干燥(如硬烘焙),其他适合的工艺和/或其组合。光刻曝光工艺也可以通过其他适合的方法来实现或替代,如无掩膜光刻、电子束写、离子束写和分子印迹。刻蚀工艺可以包括干法刻蚀、湿法刻蚀和/或其他刻蚀方法(如反应离子刻蚀)。刻蚀工艺也可以为纯化学的(等离子体刻蚀)或纯物理的(离子刻蚀)和/或其组合。可以理解的是,金属层836、838可以通过上述工艺的任4可组合形成。在金属层836、838之上形成块体金属区840、842。块体金属区840、842可以通过任何适合的工艺形成,如沉积、光刻和刻蚀工艺,和/或其组合。在当前实施例中,块体金属区840、842包括通过CVD,然后通过CMP沉积的铝。在可选择的实施例中,块体金属区840、842可以包括任何适合的材料,如铜、鴒、钛、钽、氮化钛、氮化钽、硅化镍、硅化钴;其他适合的导电材料;及其组合。另外,在一些实施例中,块体金属区840、842可以包括不同的材料。可以理解的是,半导体器件800也可以经过进一步的CMOS或MOS技术处理以形成本领域所知的不同特征。在又一个例子中,可以在衬底810上形成不同的接触孔/通孔和多层互连特征(如金属层和层间电介质),并配置为连接半导体器件800的不同特征或结构。以上描述了几个实施例的主要特征,这样本领域技术人员可以更好地理解本发明的方面。本领域技术人员应当理解,他们可以很容易使用本发明作为基础用于设计或改进用于实现与此处所介绍的实施例具有相同的目的和/或达到相同的有益效果的其他工艺和结构。本领域技术人员也应当意识到,这些等同的结构没有偏离本发明的精神和范围,他们可以在不偏离本发明的精神和范围的条件下于此做出各种变化、替换和改造。权利要求1、一种提供改进的功函数值的半导体器件,所述半导体器件包括半导体衬底;位于所述半导体衬底之上的界面电介质层;位于所述界面电介质层之上的高k值栅电介质层;以及位于所述高k值栅电介质层之上的掺杂导电金属氧化物层。2、根据权利要求1所述的半导体器件,还包括位于所述掺杂导电金属氧化物层之上的帽层。3、根据权利要求2所述的半导体器件,其中所述帽层包括铝、钨和/或其组合。4、根据权利要求1所述的半导体器件,还包括位于所述高k值栅电介质层之上或位于所述掺杂导电金属氧化物层之上的扩散阻挡层。5、根据权利要求1所述的半导体器件,其中所述掺杂导电金属氧化物包括透明导电氧化物,其中所述透明导电氧化物包括Sn02、ln203、ZnO、CdO,和/或其组合。6、根据权利要求1所述的半导体器件,其中所述界面电介质层包括大约4埃的厚度。7、根据权利要求1所述的半导体器件,其中所述掺杂导电金属氧化物曾包括介于大约20埃到大约1000埃之间的厚度。8、根据权利要求2所述的半导体器件,其中所述帽层包括多晶硅,以及介于大约200埃到大约1000埃之间,更优选地为大约600埃的厚度。9、根据权利要求2所述的半导体器件,其中所述帽层包括金属,以及介于大约50埃到大约1000埃之间,更优选地为大约200埃的厚度。10、一种半导体器件,包括具有第一有源区和第二有源区的半导体衬底;形成在所述第一有源区中的第一晶体管,所述第一晶体管具有高k值栅电介质和具有第一功函数的第一金属栅;形成在所述第二有源区中的第二晶体管,所述第二晶体管具有高k值栅电介质和具有第二功函数的第二金属栅;其中所述第一金属栅和第二金属栅包括掺杂导电金属氧化物。11、根据权利要求l或IO所述的半导体器件,其中所述掺杂导电金属氧化物包括Sn02;ln203;ZnO;CdO;Sn02掺杂有Sb、F、As、Nb和/或Ta;In20^参杂有Zn、Ge、Mo、F、Ti、Zr、Hf、Nb、Ta、W、Te、Ga和/或Mg;ZnO掺杂有Al、Ga、B、In、Y、Sc、F、V、Si、Ge、Ti、Zr和/或Hf;CdO掺杂有In和/或Sn的;以及掺杂Y的CdSb206;和/或其组合。12、一种制造半导体器件的方法,所述方法包括提供具有第一有源区和第二有源区的半导体衬底;在所述半导体衬底之上形成高k值电介质层;在所述第一有源区的高k值电介质层之上形成第一金属层,所述第一金属层具有第一功函数,其中所述第一金属层包括第一掺杂导电金属氧化物;在所述第二有源区的高k值电介质层之上形成第二金属层,所述第二金属层具有第二功函数,其中所述第二金属层包括第二掺杂导电金属氧化物;以及在所述第一有源区中形成第一栅堆叠,在所述第二有源区中形成第二栅堆叠。13、根据权利要求12所述的方法,其中所述第一功函数包括n型功函数,所述第二功函数包括p型功函数。14、根据权利要求12所述的方法,还包括在所述半导体衬底和所述高k值电介质层之间形成界面层;以及在所述第一金属层和所述第二金属层之上形成帽层。15、一种制造半导体器件的方法,所述方法包括提供具有第一有源区和第二有源区的半导体衬底;在所述半导体衬底之上形成高k值电介质层;在所述高k值电介质层之上形成帽层;在所述第一有源区中形成第一栅结构,在所述第二有源区中形成第二栅结构;从所述第一栅结构上移除所述帽层;在所述第一栅结构中形成第一金属层,所述第一金属层具有第一功函数,其中所述第一金属层包括掺杂导电金属氧化物;从所述第二栅结构上移除所述帽层;在所述第二栅结构中形成第二金属层,所述第二金属层具有第二功函数,其中所述第二金属层包括掺杂导电金属氧化物;以及在所述第一金属层之上的所述第一栅结构中形成块体金属区,在所述第二金属层之上的所述第二栅结构中形成块体金属区。全文摘要本发明公开了一种用于提供改进的功函数值和热稳定性的半导体器件和用于制造半导体器件的方法。该半导体器件包括半导体衬底;位于半导体衬底之上的界面电介质层;位于界面电介质层之上的高k值栅电介质层;以及位于高k值栅电介质层之上的掺杂导电金属氧化物层。文档编号H01L29/78GK101661957SQ200910166560公开日2010年3月3日申请日期2009年8月26日优先权日2008年8月26日发明者余佳霖,余振华,林正堂,王湘仪,邱永昇申请人:台湾积体电路制造股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1