电阻器结构及其制造方法

文档序号:7002061阅读:97来源:国知局
专利名称:电阻器结构及其制造方法
技术领域
本发明涉及半导体制造领域,更具体地说,本发明涉及一种电阻器结构及其制造方法。
背景技术
在注入存储器之类的半导体器件的制造过程中,很多情况下,会需要制造电阻器结构。通常在制造工艺过程中,硅化物阻止层(salicide block layer, SAB)采用来保护硅片表面,在其保护下,硅片不与其它Ti,Co之类的金属形成不期望的硅化物(salicide)。 然而,硅化物阻止层的引入增大了工艺的复杂性,并且增大了制造成本。因此,希望能够提出一种能够简化电阻器结构制造过程的技术方案。

发明内容
由于上述情况而做出本发明,并且本发明的一个目的是提供一种电阻器结构及相应的电阻器结构制造方法,其能够简化电阻器结构制造过程。根据本发明的第一方面,提供了一种电阻器结构制造方法,所述电阻器结构包括触点电阻和主电阻,所述电阻器结构制造方法包括浅沟槽隔离区形成步骤,用于形成浅沟槽隔离区;第一多晶硅层形成步骤,用于在浅沟槽隔离区上布置第一多晶硅层;介质层形成步骤,用于在第一多晶硅层上布置介质层;第二多晶硅层形成步骤,用于在其上布置了介质层的第一多晶硅层上布置第二多晶硅层;注入步骤,用于以第二多晶硅层为掩膜进行离子注入,以形成第一多晶硅层上的触点电阻,其中第一多晶硅层的中间部分构成了所述主电阻。优选地,在所述电阻器结构制造方法中,所述电阻器结构制造方法还包括在浅沟槽隔离区形成步骤之前执行的阱形成步骤,用于在衬底中形成阱;并且其中所述浅沟槽隔离区形成步骤在阱中形成浅沟槽隔离区。优选地,在所述电阻器结构制造方法中,所述第一多晶硅层的侧壁完全被所述第
二多晶娃层覆盖。优选地,在所述电阻器结构制造方法中,所述阱是高压P阱。优选地,在所述电阻器结构制造方法中,所述电阻器结构制造方法被用于存储器制造,并且所述第一多晶硅层是存储器多晶硅层,所述第二多晶硅层是栅极层。根据本发明的第二方面,提供了一种电阻器结构,其特征在于包括布置在浅沟槽隔离区上的第一多晶硅层、布置在第一多晶硅层上的介质层、以及在其上布置了介质层的第一多晶硅层上布置的第二多晶硅层;其中在所述第一多晶硅层中形成的触点电阻和主电阻构成了电阻器,并且所述触点电阻是通过以第二多晶硅层为掩膜进行离子注入而形成的,从而在触点位置,第二多晶硅层具有打开的窗口以使第一多晶硅层该位置可以被离子注入从而减少接触电阻。
优选地,在所述电阻器结构中,所述第一多晶硅层的侧壁完全被所述第二多晶硅层覆盖以消除电阻器结构中的多晶硅纵梁。优选地,在所述电阻器结构中,所述电阻器结构被用于存储器中。优选地,在所述电阻器结构中,所述第一多晶硅层是存储器多晶硅层,所述第二多晶硅层是栅极层,第一 /第二多晶硅层之间的介质层是栅极高压氧化层。


结合附图,并通过参考下面的详细描述,将会更容易地对本发明有更完整的理解并且更容易地理解其伴随的优点和特征,其中图1是根据本发明实施例的电阻器结构制造方法的流程图。图2是根据本发明实施例的电阻器结构的剖视图。图3是根据本发明实施例的电阻器结构的俯视图。图4是根据本发明实施例的电阻器结构的剖视图。需要说明的是,附图用于说明本发明,而非限制本发明。注意,表示结构的附图可能并非按比例绘制。并且,附图中,相同或者类似的元件标有相同或者类似的标号。
具体实施例方式为了使本发明的内容更加清楚和易懂,下面结合具体实施例和附图对本发明的内容进行详细描述。现在参见图1至图3,其中图1是根据本发明实施例的电阻器结构制造方法的流程图,图2是根据本发明实施例的电阻器结构的剖视图,图3是根据本发明实施例的电阻器结构的俯视图。如图所示,本发明实施例的电阻器结构制造方法包括阱形成步骤Si,用于在衬底中形成阱;在本实施例中,阱具体地是P阱HVPW。图中的参考标号HVPW指的是高压P阱。但是,本领域技术人员可以理解的是,其它类型的阱或者没有阱也是可行的。浅沟槽隔离区形成步骤S2,用于在高压P阱HVPW中形成浅沟槽隔离区STI。第一多晶硅层形成步骤S3,用于在浅沟槽隔离区STI上布置第一多晶硅层;在本实施例中,第一多晶硅层为多晶硅层MP0L。介质层形成步骤S4,用于在第一多晶硅层(多晶硅层MP0L)上布置介质层(附图中未具体标识);具体地说,介质层用于对第一多晶硅层(多晶硅层MP0L)和即将形成的第二多晶硅层(栅极层fete)进行隔离。在本实施例中,该介质层是栅极高压氧化层。第二多晶硅层形成步骤S4,用于在其上布置了介质层的第一多晶硅层(多晶硅层 MP0L)上布置第二多晶硅层;在本实施例中,第二多晶硅层为栅极层fete。并且,在一个优选实施例中,所述第一多晶硅层MPOL的侧壁完全被所述第二多晶硅层栅极层fete所覆盖。 其目的是能够消除电阻器结构中的多晶硅纵梁。注入步骤S6,用于以第二多晶硅层(栅极层fete)为掩膜进行离子注入,以形成第一多晶硅层上的触点电阻CT。图2中的参考标号N+和向下的箭头示意性地表示出为了形成触点电阻CT而进行注入。也就是说,所述触点电阻CT是通过以第二多晶硅层为掩膜进行离子注入而形成的,从而在触点位置,第二多晶硅层需要有打开的窗口以使第一多晶硅层该位置可以被离子注入从而减少接触电阻第一多晶硅层栅极层MPOL的中间部分构成了作为电阻器的一部分的主电阻。其中,浅沟槽隔离区STI的区域需要覆盖电阻器的全部,包括主电阻部分和触点电阻部分。需要说明的是,本领域技术人员可以理解的是,根据本发明实施例的电阻器结构在某些具体示例中可能不是直接布置在高压P阱中,而是布置在其它结构。并且,如图3的俯视图所示,根据本发明实施例的电阻器结构可包括用于对多晶硅层MPOL的触点电阻CT进行定位的多晶硅层开窗口 W。更具体地说,例如,该多晶硅层开窗口 W可以在第二多晶硅层栅极层fete的光刻/刻蚀过程中形成。图4是根据图1所示的电阻器结构制造方法制成的本发明实施例的电阻器结构的剖视图,并且图4是沿着图3的线A-A截取的视图。电阻器实际由多晶硅层MPOL两端的触点CT电阻和多晶硅层MPOL中间部分的主电阻组成。电阻器上面的栅极层fete仅仅起到保护下面的多晶硅层MPOL主电阻部分不形成金属硅化物的作用。在一个具体的存储器结构示例中,附图中的多晶硅层MPOL可以指的是存储器多晶硅。但是,本领域技术人员可以理解的是,只要所涉及的半导体结构或者工艺包括两层多晶硅层以及相关电介质层,则可应用本发明。另外,该电阻结构下面的阱或者p-sub (ρ衬底)也可以通过触点电阻CT引出,从而控制第一多晶硅层/沟槽隔离区STI/阱或者P-SUb之间的寄生电容。本发明至少能够实现下述技术效果及优势首先,通常在制造工艺过程中,硅化物阻止层(salicide block layer, SAB)作为一个额外的掩膜被用于保护硅片表面,在其保护下,硅片不与其它Ti,Co之类的金属形成不期望的硅化物(salicide);因此,在现有技术中需要采用一个额外的掩膜层,即硅化物阻止层。但是,在本发明中,由于本发明实施例的电阻器上面的栅极层fete起到了保护下面的多晶硅层MPOL不形成金属硅化物的作用。在本发明实施例中,制造过程中现有的栅极层已经起到了与硅化物阻止层相同的功能(因为栅极层与SAB都能用来保护其下方的结构使之不形成金属硅化物);所以,本发明实施例有利地通过利用栅极层fete作为非硅化物结构的掩膜,避免了硅化物阻止层的使用。使得工艺变得简单,并且降低了工艺成本,缩短了制造周期。并且因为MPOL的侧壁完全被上面的栅极层Gate (该栅极层Gate包括栅极氧化物,附图中并未具体示出栅极层fete的具体结构)覆盖,所以在栅极多晶硅的刻蚀过程中不会形成多晶硅纵梁(poly stringer)。此外,本领域技术人员来说可以理解的是,虽然以上述流程中的各个步骤说明了本发明,但是本发明并不排除除了上述步骤之外其它步骤的存在。本领域技术人员来说可以理解的是,可在不脱离本发明的范围的情况下,可以在所描述的步骤中加入其它步骤以形成其它结构或者实现其它目的。可以理解的是,虽然本发明已以较佳实施例披露如上,然而上述实施例并非用以限定本发明。对于任何熟悉本领域的技术人员而言,在不脱离本发明技术方案范围情况下, 都可利用上述揭示的技术内容对本发明技术方案作出许多可能的变动和修饰,或修改为等同变化的等效实施例。因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所做的任何简单修改、等同变化及修饰,均仍属于本发明技术方案保护的范围内。
权利要求
1.一种电阻器结构制造方法,所述电阻器结构包括触点电阻和主电阻,其特征在于所述电阻器结构制造方法包括浅沟槽隔离区形成步骤,用于形成浅沟槽隔离区;第一多晶硅层形成步骤,用于在浅沟槽隔离区上布置第一多晶硅层;介质层形成步骤,用于在第一多晶硅层上布置介质层;第二多晶硅层形成步骤,用于在其上布置了介质层的第一多晶硅层上布置第二多晶硅层;注入步骤,用于以第二多晶硅层为掩膜进行离子注入,以形成第一多晶硅层上的触点电阻,其中第一多晶硅层的中间部分构成了所述主电阻。
2.根据权利要求1所述的电阻器结构制造方法,其特征在于,所述第一多晶硅层的侧壁完全被所述第二多晶硅层覆盖。
3.—种电阻器结构,其特征在于包括布置在浅沟槽隔离区上的第一多晶硅层、布置在第一多晶硅层上的介质层、以及在其上布置了介质层的第一多晶硅层上布置的第二多晶硅层;其中在所述第一多晶硅层中形成的触点电阻和主电阻构成了电阻器,并且所述触点电阻是通过以第二多晶硅层为掩膜进行离子注入而形成的,从而在触点位置,第二多晶硅层具有打开的窗口以使第一多晶硅层该位置可以被离子注入从而减少接触电阻。
4.根据权利要求3所述的电阻器结构,其特征在于,所述第一多晶硅层的侧壁完全被所述第二多晶硅层覆盖以消除电阻器结构中的多晶硅纵梁。
全文摘要
本发明提供了一种电阻器结构及其制造方法。根据本发明的电阻器结构制造方法,所述电阻器结构包括触点电阻和主电阻,所述电阻器结构制造方法包括浅沟槽隔离区形成步骤,用于形成浅沟槽隔离区;第一多晶硅层形成步骤,用于在浅沟槽隔离区上布置第一多晶硅层;介质层形成步骤,用于在第一多晶硅层上布置介质层;第二多晶硅层形成步骤,用于在其上布置了介质层的第一多晶硅层上布置第二多晶硅层;注入步骤,用于以第二多晶硅层为掩膜进行离子注入,以形成第一多晶硅层上的触点电阻,其中第一多晶硅层的中间部分构成了所述主电阻。
文档编号H01L29/8605GK102214560SQ20111014206
公开日2011年10月12日 申请日期2011年5月27日 优先权日2011年5月27日
发明者孔蔚然, 李冰寒, 江红 申请人:上海宏力半导体制造有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1