InAlN/AlGaN增强型高电子迁移率晶体管及其制作方法与流程

文档序号:12010175阅读:491来源:国知局
InAlN/AlGaN增强型高电子迁移率晶体管及其制作方法与流程
本发明属于微电子技术领域,涉及半导体器件,具体的说是一种采用In0.17Al0.83N作为势垒层,AlxGa1-xN作为二维电子气沟道层,通过氧等离子体处理工艺对In0.17Al0.83N势垒层表面氧化形成Al2O3绝缘栅介质,和采用金属有机物化学气相淀积技术在源漏欧姆接触区域二次再生长n型重掺杂GaN形成欧姆接触的增强型高电子迁移率晶体管结构及实现方法,主要用于制作高压功率开关和数字电路领域的高性能电子器件。

背景技术:
AlGaN/GaN基高电子迁移率晶体管HEMT以其大的禁带宽度、高的临界击穿场强、高的电子饱和漂移速度、以及强的自发和压电极化效应产生的具有优越输运特性的二维电子气2DEG等出色的材料性能而受到广泛关注,在高温、高压、高频大功率微波电子器件应用方面有得天独厚的优势。自1993年人们制造出第一支HEMT样管至今,国内外相关研究人员对其进行了广泛而深入的研究,并取得了令人瞩目的研究成果。随着高频功率放大器对器件性能需求的不断增长,传统的AlGaN/GaN异质结材料,如图1所示,由于在异质结界面存在无法消除的晶格失配和逆压电效应,使得AlGaN/GaNHEMT无法长时间工作在高温和高压状态。因此,探索怎样从材料外延技术、新材料应用、器件结构设计和器件制备工艺等方面优化来提高器件性能成为现在主要的研究问题。其中,InAlN/GaNHEMT器件成为近年来的研究热点,并极有可能取代传统AlGaN/GaNHEMT。与常规AlGaN/GaN异质结材料相比,InAlN/GaN异质结材料可以实现晶格匹配而消除势垒层应变弛豫和逆压电效应,从而提高HEMT器件在高温和高压下长时间工作时的可靠性。同时,InAlN势垒层有更强的自发极化效应,即使没有压电极化效应,InAlN/GaN异质结也能以较薄的势垒层产生高密度的2DEG,使HEMT获得高的工作频率和输出功率密度。2013年Yue等人制造的SiC衬底InAlN/GaNHEMT获得了400GHz的电流增益截止频率,参见YueY,HuZ,GuoJ,etal.,“UltrascaledInAlN/GaNhighelectronmobilitytransistorwithcutofffrequencyof400GHz”,JapaneseJournalofAppliedPhysics,2013,52(8):08JN14。2010年Sarazin等人制造的SiC衬底InAlN/GaNHEMT获得了10.3W/mm@10GHz和5.8W/mm@35GHz的功率密度。参见文献SarazinN,MorvanE,diFortePoissonM,etal.,“AlInN/AlN/GaNHEMTtechnologyonSiCwith10W/mmand50%PAEat10GHz”,IEEEElectronDeviceLetters,2010,31(1):11和CrespoA,BellotM,ChabakK,etal.,“HighpowerKa-bandperformanceofAlInN/GaNHEMTwith9.8nmthinbarrier”,IEEEElectronDeviceLetters,2010,31(1):2。InAlN/GaNHEMT有非常优异的电特性,在高频大功率微波放大器应用方面有非常明显的优势,但是,InAlN/GaN增强型HEMT难以实现,限制了其在数字电路和功率开关器件中的应用。这种困难主要来自三个方面,即高密度2DEG的有效调控、大的源漏区欧姆接触电阻和栅极泄漏电流。InAlN/GaN异质结有着很强的自发极化效应,能以薄的势垒层产生高面密度的2DEG。可以通过栅极槽栅干法刻蚀工艺移除栅极下方势垒层,从而降低沟道2DEG面密度。参见文献WangR,SaunierP,XingX,etal.,“Gate-recessedenhancement-modeInAlN/AlN/GaNHEMTswith1.9A/mmdraincurrentdensityand800mS/mmtransconductance”,IEEEElectronDeviceLetters,2010,31(12):1383。由于采用反应离子刻蚀工艺,等离子体的轰击对2DEG沟道不可避免造成损伤,增加界面陷阱态密度,影响器件栅极夹断能力和关态功耗。同时刻蚀速率和深度难以精确控制,工艺一致性和重复性难以保证。InAlN势垒层属于高Al组分材料,由于高的表面势垒高度,在器件制造时很难得到低的欧姆接触电阻,而欧姆接触电阻直接影响器件的导通电阻和频率特性。通常采用源漏注入掺杂杂质的方法来实现低的源漏欧姆接触电阻,Faria等人在掺杂浓度为5×1019cm-3的n型重掺杂GaN材料上,用Ti/Al/Ni/Au实现了0.035Ωmm接触电阻。参见文献FariaF,GuoJ,ZhaoP,etal.,“Ultra-lowresistanceohmiccontactstoGaNwithhighSidopingconcentrationsgrownbymolecularbeamepitaxy”,AppliedPhysicsLetters,2012,101(3),032109。但该技术对离子注入能量和剂量及工艺控制精确度有严格的要求,而且离子注入技术会对材料带来损伤,需要高温退火工艺激活掺杂杂质。欧姆接触高温退火会严重影响肖特基特性,甚至会使栅金属最终形成欧姆接触。同时,高温退火对InAlN势垒层质量造成一定的退化,进一步影响异质结2DEG输运特性。此外,可以先刻蚀移除欧姆接触区域InAlN势垒层,再进行二次外延生长n型重掺杂GaN来降低源漏区欧姆接触电阻。参见文献GuoJ,LiG,FariaF,etal.,“MBE-regrownOhmicinInAlNHEMTswitharegrowthinterfaceresistanceof0.05Ωmm”,IEEEElectronDeviceLetters,2012,33(4),525。然而这种n型重掺杂GaN再生长工艺采用分子束外延技术,该技术设备昂贵,不适合市场化大生产和成本控制。InAlN势垒层中有较高密度的线性位错和V型坑缺陷,V型坑附近容易引起In元素的富集而形成漏电通道,易形成大的栅极反向泄漏电流,对HEMT器件击穿电压提高极为不利。InAlN/GaNHEMT的栅极漏电远大于AlGaN/GaNHEMT的,参见文献TuruvekereS,KarumuriN,RahmanA,etal.,“GateleakagemechanismsinAlGaN/GaNandAlInN/GaNHEMTs:comparisonandmodeling”,IEEETransactionsonElectronDevices,2013,60(10),3157。为了降低栅极反向泄漏电流,常在器件栅极下方采用原子层淀积的方法引入高介电系数的绝缘栅介质,形成MOS结构。然而,常规原子层淀积方法生长绝缘栅介质工艺精度控制难度大,生长的材料表面致密性较差,且由于该方法具有保形性的特点,对底层材料表面平整度要求较高。综上所述,目前现有技术无法有效实现2DEG面密度的调制、降低源漏区欧姆接触电阻和栅极反向泄漏电流。此外,器件制备工艺步骤复杂,工艺精度控制难度大,设备昂贵,不能满足市场化商品生产。

技术实现要素:
本发明目的在于针对上述已有技术的缺点,提出一种InAlN/AlGaN增强型高电子迁移率晶体管及其制作方法,以有效降低沟道中二维电子气浓度,显著提高器件阈值电压;减小器件制造难度,提高器件制造工艺的重复性和可控性,使器件能更好地应用在高压功率开关和数字电路中。本发明的技术方案是这样实现的:为实现上述目的,本发明的InAlN/AlGaN增强型高电子迁移率晶体管,自下而上,包括衬底、AlN成核层、沟道层和AlN界面插入层,该插入层上设有势垒层和源漏区欧姆接触,势垒层上设有绝缘栅介质层,绝缘栅介质层上设有栅电极,源漏区欧姆接触上设有源、漏电极,其特征在于:势垒层,采用厚度为4-13nm的In0.17Al0.83N材料;沟道层,采用AlxGa1-xN材料,且其Al组分x在5%-20%之间,材料厚度在400nm-1000nm之间;绝缘栅介质层,是通过氧化势垒层In0.17Al0.83N形成厚度为3-10nm的Al2O3。为实现上述目的,本发明制作InAlN/AlGaN增强型高电子迁移率晶体管的方法,包括如下步骤:(1)在衬底基片上,利用金属有机物化学气相淀积技术生长AlN成核层;(1a)在衬底基片上以610-630℃的低温生长厚度为20-40nm的低温AlN层;(1b)在低温AlN层上以1050-1080℃的高温生长厚度为60-200nm的高温AlN层;(2)用金属有机物化学气相淀积技术,在成核层上生长厚度为400nm-1000nm的AlxGa1-xN沟道层,其中Al组分x在5%-20%之间;(3)用金属有机物化学气相淀积技术,在沟道层上生长厚度为0.8-1.4nm的AlN界面插入层;(4)用金属有机物化学气相淀积技术,在界面插入层上生长厚度为4-13nm的In0.17Al0.83N势垒层;(5)采用氧等离子体处理工艺,对In0.17Al0.83N势垒层表面进行氧化,形成厚度为3-10nm的Al2O3绝缘栅介质层;(6)采用电子束蒸发工艺,在绝缘栅介质层上淀积厚度为0.01~0.05μm/0.1~0.5μm的Ni/Au金属组合,形成栅电极;(7)在栅电极两侧对In0.17Al0.83N势垒层进行干法刻蚀处理,形成源漏欧姆接触区域;(8)用金属有机物化学气相淀积技术在源漏欧姆接触区域生长n型重掺杂的GaN层:(8a)在源漏欧姆接触区域以700-740℃的低温生长厚度为2-5nm的低温GaN层;(8b)在低温GaN层上以940-960℃的高温生长厚度为5-20nm的Si掺杂高温GaN层,其中Si的剂量为0.1-1x1020cm-3;(9)采用电子束蒸发工艺,在源漏电极图形区先淀积厚度为0.01~0.05μm/0.06~0.15μm/0.03~0.08μm/0.03~0.05μm的欧姆接触金属Ti/Al/Ni/Au,再在830℃下退火,形成源漏电极,完成器件制作。本发明与现有技术相比具有如下优点:1.本发明由于采用氧化势垒层形成绝缘栅介质来降低栅极漏电并提高器件击穿电压,避免了器件槽栅干法刻蚀工艺控制的难度和对器件二维电子气沟道的损伤,提高了器件制造工艺的重复性和可控性;同时,In0.17Al0.83N势垒层被氧化形成Al2O3绝缘栅介质,其厚度减薄,可有效降低沟道中二维电子气面密度,使器件阈值电压增大,改善了器件开关特性。2.本发明由于采用金属有机物化学气相淀积技术在源漏欧姆接触区二次再生长n型重掺杂GaN来降低源漏区域串联电阻及欧姆接触电阻,改善了器件电流和功率输出特性。3.本发明的器件由于采用AlxGa1-xN作为沟道层,其禁带宽度和临界击穿场强大于常规的GaN材料,可进一步提高器件的击穿电压,改善器件功率特性;并可通过改变Al组分进一步调控沟道中的二维电子气面密度,使器件阈值电压增大,改善器件开关特性。4.本发明的器件由于采用In0.17Al0.83N作为势垒层,AlxGa1-xN作为沟道层,易于实现增强型高电子迁移率晶体管,简化了制造工艺步骤和控制难度,增加了工艺处理的重复性和一致性。附图说明图1是传统AlGaN/GaN高电子迁移率晶体管的结构图;图2是本发明基于InAlN/AlGaN增强型高电子迁移率晶体管的结构图;图3是本发明基于InAlN/AlGaN增强型高电子迁移率晶体管的制作流程图。具体实施方式参照图2,本发明的InAlN/AlGaN增强型高电子迁移率晶体管,自下而上,包括衬底、成核层、沟道层和AlN界面插入层。其中,插入层上设有势垒层和源漏区欧姆接触,势垒层上设有绝缘栅介质层,绝缘栅介质层上引出栅电极,源漏区欧姆接触上引出源、漏电极。上述器件的衬底可以为蓝宝石或碳化硅或硅;成核层由低温AlN层和高温AlN层组成,其厚度分别为20~40nm和60~200nm;沟道层由AlxGa1-xN材料组成,其厚度为400~1000nm;界面插入层由AlN材料组成,其厚度为0.8~1.4nm;势垒层由In0.17Al0.83N材料组成,其厚度为4~13nm;绝缘栅介质层由氧化势垒层形成的Al2O3组成,其厚度为3~10nm;源漏欧姆接触区由低温和高温GaN组成,其厚度分别为2~5nm和5~20nm。参照图3,本发明制作基于InAlN/AlGaN增强型高电子迁移率晶体管给出如下三种实施例。实施例一,制作衬底为蓝宝石的增强型高电子迁移率晶体管。步骤一,外延AlN成核层。使用金属有机物化学气相淀积技术在蓝宝石衬底上,先外延厚度为20nm的低温AlN成核层;再在低温AlN成核层上淀积厚度为60nm的高温AlN成核层;外延下层低温AlN材料采用的工艺条件为:温度为610℃,压强为40Torr,氨气流量为1500sccm,铝源流量为4sccm,氢气流量为2500sccm;淀积上层高温AlN材料采用的工艺条件为:温度为1050℃,压强为40Torr,氨气流量为1500sccm,铝源流量为13sccm,氢气流量为2500sccm。步骤二,淀积Al0.05Ga0.95N沟道层。使用金属有机物化学气相淀积技术在AlN成核层上淀积厚度为1000nm,且铝组分为0.05的Al0.05Ga0.95N沟道层;淀积沟道层采用的工艺条件为:温度为1040℃,压强为40Torr,氨气流量为1500sccm,镓源流量为90sccm,铝源流量为4sccm,氢气流量为2500sccm。步骤三,淀积AlN界面插入层。使用金属有机物化学气相淀积技术在Al0.05Ga0.95N沟道层上淀积厚度为0.8nm的AlN界面插入层;淀积界面插入层采用的工艺条件为:温度为940℃,压强为40Torr,铝源流量为4sccm,氨气流量为1600sccm,氢气流量为2500sccm。步骤四,淀积In0.17Al0.83N势垒层。使用金属有机物化学气相淀积技术在AlN界面插入层上淀积厚度为4nm的In0.17Al0.83N势垒层。淀积势垒层采用的工艺条件为:温度为720℃,压强为200Torr,铝源流量为4sccm,铟源流量为30sccm,氨气流量为1200sccm,氮气流量为2500sccm。步骤五,氧化In0.17Al0.83N势垒层,形成Al2O3绝缘栅介质层。使用氧等离子体处理工艺氧化In0.17Al0.83N势垒层,形成厚度为3nm的Al2O3绝缘栅介质层。氧化势垒层采用的工艺条件为:氧流量为5sccm,处理时间为10s,功率为300W,反应室压强3Pa。步骤六,制作栅电极。在Al2O3绝缘栅介质层上制作掩膜,使用电子束蒸发技术在栅介质层上淀积金属,制作栅极,其中所淀积的金属为Ni/Au金属组合,金属厚度为0.01μm/0.1μm。淀积金属采用的工艺条件为:真空度小于1.2×10-3Pa,功率范围为200~800W,蒸发速率为步骤七,刻蚀源漏区域的Al2O3和In0.17Al0.83N层。在Al2O3绝缘栅介质层上制作掩膜,使用RIE干法刻蚀技术去除源漏区域的Al2O3和In0.17Al0.83N层。刻蚀Al2O3和In0.17Al0.83N层采用的工艺条件为:Cl2流量为10sccm,反应室压强为10mTorr,电极功率为150W。步骤八,淀积低温GaN层。使用金属有机物化学气相淀积技术在源漏欧姆接触区域淀积厚度为2nm的低温GaN层。其采用的工艺条件为:温度为700℃,压强为40Torr,镓源流量为25sccm,氨气流量为1200sccm,氢气流量为2500sccm。步骤九,淀积n型重掺杂的高温GaN层。使用金属有机物化学气相淀积技术在源漏欧姆接触区域淀积厚度为5nm的高温GaN层,同时向反应室通入硅烷,掺入浓度为0.1×1020cm-3的Si,形成n型重掺杂的GaN。其采用的工艺条件为:温度为940℃,压强为40Torr,镓源流量为25sccm,氨气流量为1200sccm,氢气流量为2500sccm。步骤十,制作源电极和漏电极。在绝缘栅介质层上制作掩膜,用电子束蒸发技术分别在源漏欧姆接触区上淀积金属,再在N2气氛中进行快速热退火,制作源极和漏极,其中所淀积的金属采用Ti/Al/Ni/Au金属组合,金属厚度为0.01μm/0.06μm/0.03μm/0.03μm;淀积金属采用的工艺条件为:真空度小于1.8×10-3Pa,功率范围为200~1000W,蒸发速率为快速热退火采用的工艺条件为:温度为830℃,时间为30s。实施例二,制作衬底为硅的增强型高电子迁移率晶体管。步骤1,使用金属有机物化学气相淀积技术外延AlN成核层。(1a)以温度为630℃,压强为40Torr,氨气流量为1500sccm,铝源流量为4sccm,氢气流量为2500sccm的工艺条件,在硅衬底上外延厚度为40nm的低温AlN成核层;(1b)以温度为1080℃,压强为40Torr,氨气流量为1500sccm,铝源流量为13sccm,氢气流量为2500sccm的工艺条件,在低温AlN成核层上淀积厚度为200nm的高温AlN成核层。步骤2,使用金属有机物化学气相淀积技术淀积Al0.2Ga0.8N沟道层。以温度为1080℃,压强为40Torr,氨气流量为1500sccm,镓源流量为90sccm,铝源流量为18sccm,氢气流量为2500sccm的工艺条件,在AlN成核层上淀积厚度为400nm,且铝组分为0.2的Al0.2Ga0.8N沟道层。步骤3,使用金属有机物化学气相淀积技术淀积AlN界面插入层。以温度为940℃,压强为40Torr,铝源流量为4sccm,氨气流量为1600sccm,氢气流量为2500sccm的工艺条件,在Al0.2Ga0.8N沟道层上淀积厚度为1.4nm的AlN界面插入层。步骤4,使用金属有机物化学气相淀积技术淀积In0.17Al0.83N势垒层。以温度为720℃,压强为200Torr,铝源流量为4sccm,铟源流量为30sccm,氨气流量为1200sccm,氮气流量为2500sccm的工艺条件,在AlN界面插入层上淀积厚度为13nm的In0.17Al0.83N势垒层。步骤5,使用氧等离子体处理工艺氧化In0.17Al0.83N势垒层,形成Al2O3绝缘栅介质层。以氧流量为5sccm,处理时间为30s,功率为300W,反应室压强为4Pa的工艺条件,氧化In0.17Al0.83N势垒层,形成厚度为10nm的Al2O3绝缘栅介质层。步骤6,使用电子束蒸发技术制作栅电极。在Al2O3绝缘栅介质层上制作掩膜,以真空度小于1.5×10-3Pa,功率范围为200~800W,蒸发速率为的工艺条件,在栅介质层上淀积金属,制作栅极,其中所淀积的金属为Ni/Au金属组合,金属厚度为0.05μm/0.5μm。步骤7,使用RIE干法刻蚀技术去除源漏区域的Al2O3和In0.17Al0.83N层。在Al2O3绝缘栅介质层上制作掩膜,以Cl2流量为20sccm,反应室压强为20mTorr,电极功率为200W的工艺条件,去除源漏区域的Al2O3和In0.17Al0.83N层。步骤8,使用金属有机物化学气相淀积技术淀积低温GaN层。以温度为740℃,压强为40Torr,镓源流量为25sccm,氨气流量为1200sccm,氢气流量为2500sccm的工艺条件,在源漏欧姆接触区域淀积厚度为5nm的低温GaN层。步骤9,使用金属有机物化学气相淀积技术淀积n型重掺杂的高温GaN层。以温度为960℃,压强为40Torr,镓源流量为25sccm,氨气流量为1200sccm,氢气流量为2500sccm的工艺条件,在源漏欧姆接触区域淀积厚度为20nm的高温GaN层,同时向反应室通入硅烷,掺入浓度为1×1020cm-3的Si,形成n型重掺杂的GaN。。步骤10,使用电子束蒸发技术制作源电极和漏电极。在绝缘栅介质层上制作掩膜,以真空度小于1.8×10-3Pa,功率范围为200~1000W,蒸发速率为的工艺条件,分别在源漏欧姆接触区上淀积金属,其中所淀积的金属采用Ti/Al/Ni/Au金属组合,金属厚度为0.05μm/0.15μm/0.08μm/0.05μm;再以温度为830℃,时间为30s的工艺条件,在N2气氛中进行快速热退火,制作源极和漏极。实施例三,制作衬底为碳化硅的增强型高电子迁移率晶体管。步骤A,外延AlN成核层。A1)使用金属有机物化学气相淀积技术采用温度为620℃,压强为40Torr,氨气流量为1500sccm,铝源流量为4sccm,氢气流量为2500sccm的条件,在碳化硅衬底上外延厚度为30nm的低温AlN成核层;A2)使用金属有机物化学气相淀积技术采用温度为1070℃,压强为40Torr,氨气流量为1500sccm,铝源流量为13sccm,氢气流量为2500sccm的工艺条件,在低温AlN成核层上淀积厚度为100nm的高温AlN成核层。步骤B,淀积Al0.14Ga0.86N沟道层。使用金属有机物化学气相淀积技术在AlN成核层上淀积厚度为700nm,且铝组分为0.14的Al0.14Ga0.86N沟道层。淀积沟道层采用的工艺条件为:温度为1070℃,压强为40Torr,氨气流量为1500sccm,镓源流量为90sccm,铝源流量为12sccm,氢气流量为2500sccm。步骤C,淀积AlN界面插入层。使用金属有机物化学气相淀积技术在Al0.14Ga0.86N沟道层上淀积厚度为1nm的AlN界面插入层。淀积界面插入层采用的工艺条件为:温度为940℃,压强为40Torr,铝源流量为4sccm,氨气流量为1600sccm,氢气流量为2500sccm。步骤D,淀积In0.17Al0.83N势垒层。使用金属有机物化学气相淀积技术在AlN界面插入层上淀积厚度为10nm的In0.17Al0.83N势垒层。淀积势垒层采用的工艺条件为:温度为720℃,压强为200Torr,铝源流量为4sccm,铟源流量为30sccm,氨气流量为1200sccm,氮气流量为2500sccm。步骤E,氧化In0.17Al0.83N势垒层,形成Al2O3绝缘栅介质层。使用氧等离子体处理工艺氧化In0.17Al0.83N势垒层,形成厚度为8nm的Al2O3绝缘栅介质层。氧化势垒层采用的工艺条件为:氧流量为5sccm,处理时间为20s,功率为300W,反应室压强3Pa。步骤F,制作栅电极。在Al2O3绝缘栅介质层上制作掩膜,使用电子束蒸发技术在栅介质层上淀积金属,制作栅极,其中所淀积的金属为Ni/Au金属组合,金属厚度为0.03μm/0.3μm。淀积金属采用的工艺条件为:真空度小于1.2×10-3Pa,功率范围为200~800W,蒸发速率为步骤G,刻蚀源漏区域的Al2O3和In0.17Al0.83N层。在Al2O3绝缘栅介质层上制作掩膜,使用RIE干法刻蚀技术去除源漏区域的Al2O3和In0.17Al0.83N层。刻蚀Al2O3和In0.17Al0.83N层采用的工艺条件为:Cl2流量为15sccm,反应室压强为15mTorr,电极功率为170W。步骤H,淀积低温GaN层。使用金属有机物化学气相淀积技术在源漏欧姆接触区域淀积厚度为3nm的低温GaN层。其采用的工艺条件为:温度为720℃,压强为40Torr,镓源流量为25sccm,氨气流量为1200sccm,氢气流量为2500sccm。步骤I,淀积n型重掺杂的高温GaN层。使用金属有机物化学气相淀积技术在源漏欧姆接触区域淀积厚度为10nm的高温GaN层,同时向反应室通入硅烷,掺入浓度为0.5×1020cm-3的Si,形成n型重掺杂的GaN层。其采用的工艺条件为:温度为950℃,压强为40Torr,镓源流量为25sccm,氨气流量为1200sccm,氢气流量为2500sccm。步骤J,制作源电极和漏电极。J1)在绝缘栅介质层上制作掩膜,用电子束蒸发技术分别在源漏欧姆接触区上淀积金属,其中所淀积的金属采用Ti/Al/Ni/Au金属组合,金属厚度为0.03μm/0.1μm/0.05μm/0.04μm。淀积金属采用的工艺条件为:真空度小于1.8×10-3Pa,功率范围为200~1000W,蒸发速率为J2)在N2气氛中进行快速热退火,制作源极和漏极,快速热退火采用的工艺条件为:温度为830℃,时间为30s。以上所述仅为本发明的较佳实施例而已,并不构成对本发明的限制,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。但并不限于这些实施例。
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1