一种阵列基板、显示面板和显示装置制造方法

文档序号:7062174阅读:130来源:国知局
一种阵列基板、显示面板和显示装置制造方法
【专利摘要】本发明提供一种阵列基板、显示面板和显示装置,该阵列基板包括:设置于衬底基板上的导电线、中间绝缘层和补偿导电图形,所述中间绝缘层位于所述导电线与所述补偿导电图形之间,所述导电线通过所述中间绝缘层上的过孔与所述补偿导电图形连接。由于在阵列基板上设置了与导电线连接的补偿导电图形,当导电线因其上形成小颗粒异物等原因造成断路时,可以借助与其连接的补偿导电图形传输电信号,从而能够有效提高产品良率。
【专利说明】一种阵列基板、显示面板和显示装置

【技术领域】
[0001]本发明涉及显示【技术领域】,尤其涉及一种阵列基板、显示面板和显示装置。

【背景技术】
[0002]液晶显示面板包括阵列基板、彩膜基板以及填充于阵列基板和彩膜基板之间的液晶层,其中,阵列基板包括多条栅线和多条数据线,栅线和数据线交叉限定出多个像素区域。在形成栅线或数据线时,由于工艺原因,很可能在栅线或数据线上形成小颗粒异物,从而导致栅线或数据线断路,影响产品良率。


【发明内容】

[0003]有鉴于此,本发明提供一种阵列基板、显示面板和显示装置,以解决在形栅线或数据线的形成过程中因小颗粒异物造成的栅线或数据线断路问题。
[0004]为解决上述技术问题,本发明提供一种阵列基板,包括:设置于衬底基板上的导电线、中间绝缘层和补偿导电图形,所述中间绝缘层位于所述导电线与所述补偿导电图形之间,所述导电线通过所述中间绝缘层上的过孔与所述补偿导电图形连接。
[0005]优选地,所述导电线为数据线。
[0006]优选地,所述补偿导电图形与所述阵列基板的栅电极同层同材料设置。
[0007]优选地,所述补偿导电图形与所述阵列基板的像素电极同层同材料设置。
[0008]优选地,所述导电线为栅线。
[0009]优选地,所述补偿导电图形与所述阵列基板的源漏电极同层同材料设置。
[0010]优选地,所述补偿导电图形与所述阵列基板的像素电极同层同材料设置。
[0011 ] 优选地,每一所述导电线对应一补偿导电图形。
[0012]本发明还提供一种显示面板,包括上述阵列基板。
[0013]本发明还提供一种显示装置,包括上述显示面板。
[0014]本发明的上述技术方案的有益效果如下:
[0015]由于在阵列基板上设置了与导电线连接的补偿导电图形,当导电线因其上形成小颗粒异物等原因造成断路时,可以借助与其连接的补偿导电图形传输电信号,从而能够有效提闻广品良率。

【专利附图】

【附图说明】
[0016]图1为现有技术中的阵列基板的结构示意图。
[0017]图2为图1的A-A’剖面示意图。
[0018]图3为本发明实施例一的阵列基板的结构示意图。
[0019]图4为图3的A-A’剖面示意图。
[0020]图5为本发明实施例二的阵列基板的结构示意图。
[0021]I栅线;2数据线;3像素电极;4栅电极;5漏极;6源极;7栅绝缘层;8钝化层;9衬底基板;10过孔;11补偿导电图形

【具体实施方式】
[0022]为使本发明要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。
[0023]本发明实施例提供一种阵列基板,包括:设置于衬底基板上的导电线、中间绝缘层和补偿导电图形,所述中间绝缘层位于所述导电线与所述补偿导电图形之间,所述导电线通过所述中间绝缘层上的过孔与所述补偿导电图形连接。
[0024]优选地,所述导电线为栅线或数据线。
[0025]具体的,所述导电线通过所述中间绝缘层上的至少两个过孔与所述补偿导电图形并联。
[0026]由于在阵列基板上设置了与导电线连接的补偿导电图形,当导电线因其上形成小颗粒异物等原因造成断路时,可以借助与其连接的补偿导电图形传输电信号,从而能够有效提闻广品良率。
[0027]此外,由于导电线与补偿导电图形并联,还可减低导电线的电阻,提高电信号的传输速率,从而提高显示效果。
[0028]当所述导电线为数据线时,所述补偿导电图形可以与所述阵列基板的栅电极同层同材料设置,或者,与所述阵列基板的像素电极同层同材料设置,以节省成本。当然,也可以单独形成补偿导电图形。
[0029]当所述导电线为栅线时,所述补偿导电图形可以与所述阵列基板的源漏电极同层同材料设置,或者,与所述阵列基板的像素电极同层同材料设置,以节省成本。当然,也可以单独形成补偿导电图形。
[0030]优选地,每一所述导电线对应一补偿导电图形。当然,也可以仅为部分导电线设置对应的补偿导电图形,例如,为容易形成断路的某一区域的导电线设置对应的补偿导电图形。
[0031]下面以所述导电线为数据线为例,对本发明实施例的阵列基板的结构进行说明。
[0032]请参考图3和图4,图3为本发明实施例一的阵列基板的结构示意图,图4为图3的A-A’剂面不意图。
[0033]本发明实施例的阵列基板包括:衬底基板9以及设置于衬底基板9上的栅线1、栅电极4、补偿导电图形11、栅绝缘层7、有源层(图未示出)、数据线2、漏极5、源极6、钝化层8以及像素电极3。
[0034]请同时参考图1和图2,图1为现有技术中的阵列基板的结构不意图,图2为图1的A-A’剖面示意图。比较图2和图4,可以看出,本发明实施例的阵列基板与现有技术的阵列基板相比,在数据线2对应位置处增加了补偿导电图形11。
[0035]所述补偿导电图形11与栅电极4同层同材料设置,栅线1、栅电极4和补偿导电图形11可通过一次构图工艺形成,数据线2通过所述栅绝缘层7(即上述实施例中的中间绝缘层)上的至少两个过孔10(请参考图3,本实施例中示出4个过孔)与补偿导电图形11连接,当某一数据线2发生断路时,可借助与其连接的补偿导电图形11传输电信号,从而不影响显示装置的正常显示。
[0036]优选地,补偿导电图形11在行方向上的宽度应小于或等于所述数据线2在行方向上的宽度,从而不影响显示效果。
[0037]此外,由于补偿导电图形11与栅线I和栅电极4位于同一层,因而,补偿导电图形11应在与栅线I或栅电极4相交处断开,从而不影响栅线I和栅电极4的正常工作。
[0038]在本发明的另一实施例中,当导电线为数据线,且补偿导电图形与所述阵列基板的像素电极同层同材料设置时,数据线可通过钝化层(即上述实施例中的中间绝缘层)上的至少两个过孔与补偿导电图形连接。
[0039]下面以所述导电线为栅线为例,对本发明实施例的阵列基板的结构进行说明。
[0040]请参考图5,图5为本发明实施例二的阵列基板的结构示意图。
[0041]本发明实施例的阵列基板包括:衬底基板9以及设置于衬底基板9上的栅线1、栅电极4、栅绝缘层7、有源层(图未示出)、数据线2、补偿导电图形11、漏极5、源极6、钝化层8以及像素电极3。
[0042]所述补偿导电图形11与源极6和漏极5同层同材料设置,数据线2、源极6、漏极5和补偿导电图形11可通过一次构图工艺形成,栅线I通过所述栅绝缘层7上的至少两个过孔10 (请参考图5,本实施例中示出3个过孔)与补偿导电图形11连接,当某一栅线I发生断路时,可借助与其连接的补偿导电图形11传输电信号,从而不影响显示装置的正常显
/Jn ο
[0043]优选地,补偿导电图形11在列方向上的宽度应小于或等于所述栅线I在列方向上的宽度,从而不影响显示效果。
[0044]此外,由于补偿导电图形11与数据线2位于同一层,因而,补偿导电图形11应在与数据线2相交处断开,从而不影响数据线2的正常工作。
[0045]在本发明的另一实施例中,当导电线为栅线,且补偿导电图形与所述阵列基板的像素电极同层同材料设置时,栅线可通过贯通栅绝缘层和钝化层(栅绝缘层和钝化层即上述实施例中的中间绝缘层)的至少两个过孔与补偿导电图形连接。
[0046]本发明实施例还提供一种显示面板,包括上述阵列基板。
[0047]本发明实施例还提供一种显示装置,包括该显示面板。
[0048]以上所述是本发明的优选实施方式,应当指出,对于本【技术领域】的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
【权利要求】
1.一种阵列基板,其特征在于,包括:设置于衬底基板上的导电线、中间绝缘层和补偿导电图形,所述中间绝缘层位于所述导电线与所述补偿导电图形之间,所述导电线通过所述中间绝缘层上的过孔与所述补偿导电图形连接。
2.根据权利要求1所述的阵列基板,其特征在于,所述导电线为数据线。
3.根据权利要求2所述的阵列基板,其特征在于,所述补偿导电图形与所述阵列基板的栅电极同层同材料设置。
4.根据权利要求1所述的阵列基板,其特征在于,所述补偿导电图形与所述阵列基板的像素电极同层同材料设置。
5.根据权利要求1所述的阵列基板,其特征在于,所述导电线为栅线。
6.根据权利要求5所述的阵列基板,其特征在于,所述补偿导电图形与所述阵列基板的源漏电极同层同材料设置。
7.根据权利要求5所述的阵列基板,其特征在于,所述补偿导电图形与所述阵列基板的像素电极同层同材料设置。
8.根据权利要求1-7任一项所述的阵列基板,其特征在于,每一所述导电线对应一补偿导电图形。
9.一种显示面板,其特征在于,包括如权利要求1-8任一项所述的阵列基板。
10.一种显示装置,其特征在于,包括如权利要求9所述的显示面板。
【文档编号】H01L27/12GK104360552SQ201410629314
【公开日】2015年2月18日 申请日期:2014年11月10日 优先权日:2014年11月10日
【发明者】马俊才 申请人:合肥京东方光电科技有限公司, 京东方科技集团股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1