电感器的制作方法

文档序号:14838272发布日期:2018-06-30 13:19阅读:329来源:国知局
电感器的制作方法

本发明涉及一种电感器。



背景技术:

电感器是与电阻以及电容器一起构成电子电路的重要的无源元件中的一种,可被使用于消除噪声或者构成LC谐振电路的部件等。

以往的层叠型电感器是使用激光而在陶瓷片上冲孔而形成过孔,并且为填满过孔而在陶瓷片上由导电性金属印刷导体图案而实现层间连接的结构。

但是,如果在陶瓷片上进行激光冲孔,则在印刷导体图案之后剥离时,由于导电性金属通过过孔掉落而发生线圈的开路(open)不良的可能性变高。

[现有技术文献]

[专利文献]

(专利文献1)韩国国内授权专利第10-1646505号

(专利文献2)日本授权专利第4895193号



技术实现要素:

本发明的目的在于提供一种过孔电极的设计自由,且可以防止开路不良以及Rdc(直流电阻)上升现象的电感器。

本发明的一个方面,提供一种电感器,其包括:主体,包含线圈,并包含介电层或磁性体层,且包括彼此对向的第一面及第二面、连接于第一面及第二面且彼此对向的第三面及第四面、连接于第一面及第二面并连接于第三面及第四面且彼此对向的第五面及第六面,所述线圈的两端分别通过第三面及第四面而露出;以及第一外部电极及第二外部电极,分别配置于所述主体的第三面及第四面,且分别连接于所述线圈的露出的两端,所述线圈包括:多个导体图案,在各个介电层或磁性体层上形成为具有间隙的带形状;以及过孔电极,沿着形成所述导体图案的一方向以预定间距相隔形成,连接上下配置的导体图案,所述过孔电极形成为,在形成所述导体图案的方向上的长度大于在与其交叉的方向上的宽度。

根据本发明的一实施例,具有可以防止因线圈中一部分未形成或者过孔电极没有完全形成而引起的开路不良,且防止因层间导体图案之间的电连接性下降而引起的Rdc上升现象的效果。

附图说明

图1是将根据本发明的一实施例的电感器的一部分切开而示意性地示出的立体图。

图2是示出根据本发明的一实施例的电感器中的介电层与导体图案的层叠结构的分离立体图。

图3是图1的I-I'线剖面图。

图4是示出图2中的形成有导体图案以及过孔电极的介电层的平面图。

图5是示出根据本发明的另一实施例的形成有过孔电极的介电层的平面图。

符号说明

100:电感器 110:主体

111:介电层 120:线圈

121-125:导体图案

121a、122a:第一引线部及第二引线部

131、132:第一外部电极及第二外部电极

161、162、162':过孔电极

具体实施方式

以下,参照附图详细地说明本发明的优选实施例。然而,本发明的实施例可以变形为各种其他方式,本发明的范围并不局限于以下说明的实施形态。另外,提供本发明的实施例的目的是为了给本领域的普通技术人员更加完整地说明本发明。

在附图中,为了更加明确的说明,要素的形状及大小等可能会夸大示出。另外,针对在各个实施例的附图中示出的相同的思想范围内的功能或相同构成要素,使用相同的附图标记进行说明。

另外,只要没有特殊的反对记载,当在整个说明书中记载为“包括”某种构成要素时,其并非意味着排除其他构成要素,而是意味着还可以包括其他构成要素。

另外,在整个说明书中,当记载为形成于“...上”时,其不仅指直接接触而形成,还指在它们之间还可以包括其他构成要素,因此应当根据上下文恰当地解释。

此外,在图中,为了明确地说明本发明,省略与说明无关的部分,为了明确地表示各种层以及区域,放大示出了其厚度,在整个说明书中,关于类似的部分使用了类似的附图标记。

图1是将根据本发明的一实施例的电感器的一部分切开而示意性地示出的立体图,图2是示出在根据本发明的一实施例的电感器中的介电层和导体图案的层叠结构的分离立体图,图3是图1的I-I'线剖面图。

参照图1至图3,根据本发明的一实施例的电感器100包括:主体110、以及第一外部电极131及第二外部电极132。

主体110包括线圈120。另外,在以下说明中,为了便于说明,将主体110说明为由如陶瓷等介电层组成,但本发明的主体110的材料并不局限于陶瓷或电介质,例如,可以变更为磁性体层等。

这种主体110的形状并不受特别限定,实际上也可以是六面体形状。

若为了明确地说明本发明的实施例而定义六面体的方向,则附图上表示的X、Y以及Z分别表示长度方向、宽度方向以及厚度方向。

另外,为了便于说明,将在主体110的Z方向上彼此对向的两个表面设定为第一面1及第二面2,并将在X方向上彼此对向且连接第一面1及第二面2的前端的两面设定为第三面3及第四面4,而且将在Y方向上彼此对向且连接第一面1及第二面2的前端并连接第三面3及第四面4的前端的两面设定为第五面5及第六面6。

另外,本实施例的主体110可以包括上部盖板112及下部盖板113。

上部盖板112及下部盖板113可以由与介电层111相同的材料组成,而且将线圈120的除引出部分以外的所有部分进行包埋,从而发挥防止线圈120的基本电特性由于受到外部冲击或因外部物质而下降的作用。

本实施例的线圈120包括沿Z方向层叠的多个导体图案121-125和将相邻导体图案121-125相互连接的多个过孔电极(via electrode)161、162。

导体图案121-125可以利用如下的方法而形成:用丝网印刷等工艺而在各个介电层111上以预定的厚度印刷包括导电性金属的导电浆料,或者以电镀等工艺镀覆金属。

此时,所述导电性金属可以由银(Ag)、铜(Cu)、镍(Ni)等导电性金属或它们的合金等构成。

另外,导体图案121、122可以形成为具有间隙的带形状。

优选地,这种导体图案大体具有螺旋形的结构,但本发明并不局限于此,必要时,可以是四边形、五边形、六边形等多边形或者是圆形、椭圆形等,或者也可以形成为不规则的形状。

另外,导体图案中配置于沿Z方向上的最上端和最下端的导体图案121、122的一部分分别可以通过主体110的第三面3及第四面4露出。

为此,在导体图案121、122的两端可以分别延伸形成有第一引线部121a及第二引线部122a,所述第一引线部121a及第二引线部122a分别通过主体110的第三面3及第四面4露出。

第一外部电极131及第二外部电极132分别配置于主体110的第三面3及第四面4。

第一外部电极131及第二外部电极132分别连接于通过主体110的第三面3及第四面4露出的第一连接引线部121a及第二连接引线部122a。

另外,第一外部电极131及第二外部电极132必要时可以形成为从主体110的第三面3及第四面4延伸至第一面1、第二面2、第五面5以及第六面6的一部分。

在这种情况下,可以提高第一外部电极131及第二外部电极132的固接强度,主体110的第一面1或者第二面2可以成为贴装面。

这样的第一外部电极131及第二外部电极132可以由导电性良好的导电性金属材料构成。

例如,第一外部电极131及第二外部电极132可以由包括银(Ag)或者铜(Cu)中至少一种的材料或它们的合金组成,本发明并不局限于此。

另外,在第一外部电极131及第二外部电极132的外表面,必要时可以形成电镀层(未图示),在所述电镀层中从内依次可以形成有镍(Ni)层以及锡(Sn)层。

图4是示出在图2中的形成有导体图案以及过孔电极的介电层之一的平面图。

图4示出在Z方向上配置于最上端的导体图案121与形成于其导体图案121上的过孔电极162,除此之外的其他导体图案122-125也仅有间隙与过孔电极的形成位置不同,过孔电极的形状则类似,因此,以下以配置于最上端的导体图案121与形成于其导体图案121上的过孔电极162为基准进行说明,但这视为包括针对其他过孔电极的说明。

本实施例的过孔电极162可以在各个介电层111形成贯穿孔即过孔(未图示)之后,向该过孔填充导电性良好的导电浆料而形成。

所述导电浆料可以由例如银(Ag)、银-钯(Ag-Pd)、镍(Ni)以及铜(Cu)中的至少一种或者它们的合金组成,而且本发明并不局限于此。

另外,对过孔电极162而言,在将导体图案121所形成的方向上的长度设为L,并将与所述L交叉的方向上的宽度设为W时,L形成为比W长,例如,边角部分可形成为呈直角的矩形或呈曲面的椭圆形等。

此时,对本实施例的过孔电极162而言,在将导体图案121所形成的方向上的长度设为L,并将与所述L交叉的方向上的宽度设为W时,W可以是导体图案121的线宽的70%以下,L/W可以是1.5以上。

如果层叠型电感器被高电流化,则过孔部分的电连接性下降,Rdc可能会上升。此时,虽然如果扩大过孔就可以加强电连接性,但如果所述W超过导体图案121的线宽的70%,且所述L/W小于1.5,则在针对陶瓷片进行激光冲孔并印刷导体图案之后进行剥离时,导电性金属会通过过孔而掉落,从而可能会发生线圈的开路不良。

本发明的电感器可以利用积层(Build Up)工艺制作。积层工艺是利用激光钻孔等而按每个层形成过孔与导体图案并沿Z方向层叠的方法。

参照图5,在利用这种积层工艺时,过孔电极162’的宽度可以形成为与导体图案121的宽度相同。

如果如上所述地将过孔电极162’的宽度与导体图案121的宽度形成为相同,则层间导体图案的重叠部分会缩小,从而可能会产生线圈的长度整体变长的效果。

以往的层叠型电感器是使用激光在陶瓷片上冲孔而形成过孔,并且为填满过孔而在陶瓷片上由导电性金属印刷导体图案而实现层间连接的结构。

但是,如果在陶瓷片上进行激光冲孔,则在印刷导体图案之后剥离时,由于导电性金属通过过孔掉落而发生线圈的开路(open)不良的可能性变高。

为了防止这种线圈的开路不良,可以使用缩小过孔的尺寸的方法。

但是,在这种情况下,由于导电性金属未排出到过孔内,过孔电极未能理想地形成,可能会出现发生开路不良或者层间导体图案之间的电连接性下降而使电感器的Rdc(直流电阻)上升的问题。

相反,对根据本实施例的电感器而言,在将形成过孔电极的部分的形成导体图案的方向上的长度设为L,且将与所述L交叉的方向上的宽度设为W时,能够稳健设计为使L比W长,从而可以解决以往的层叠型电感器结构中用于形成导体图案的导电性金属中的一部分掉入过孔而发生的开路不良。

另外,根据本实施例,可以利用积层(Build-Up)工艺自由地设计过孔电极的形状。另外,可以防止在过孔的尺寸较小时发生的过孔电极未形成所引起的开路不良以及层间导体图案之间的电连接性下降所引起的电感器的Rdc上升的现象。

以上对本发明的实施例进行了详细说明,但本发明的权利范围并不局限于此,本领域的普通技术人员应该清楚地理解在不脱离权利要求书中记载的本发明的技术思想的范围内可以进行各种修改及变形。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1