本发明涉及输入管脚保护装置。
背景技术:
在芯片管脚设计时考虑到输入管脚会有过冲电流的冲击而损坏,为此设置了输入管脚保护装置。
技术实现要素:
本发明旨在提供一种输入管脚保护装置。
输入管脚保护装置,包括第一二极管、第一电阻、第一nmos管、第二电阻、第三电阻和第四电阻:
所述第一二极管的n极接输入管脚pa,p极接所述第二电阻的一端和所述第一nmos管的源极;
所述第一电阻的一端接输入管脚pa,另一端接所述第一nmos管的漏极;
所述第一nmos管的栅极接所述第三电阻的一端和所述第四电阻的一端,漏极接所述第一电阻的一端,源极接所述第一二极管的p极和所述第二电阻的一端;
所述第二电阻的一端接所述第一二极管的p极和所述第一nmos管的源极,另一端接地;
所述第三电阻的一端接输入管脚pa,另一端接所述第四电阻的一端和所述第一nmos管的栅极;
所述第四电阻的一端接所述第三电阻的一端和所述第一nmos管的栅极;另一端接地。
正常工作情况下所述第一nmos管是不工作的,当输入管脚pa有上冲电压时,此时所述第三电阻和所述第四电阻的电压都升高,当所述第四电阻上的电压使得所述第一nmos管导通,上冲的电压就会经过所述第一电阻、所述第一nmos管的源漏极和所述第二电阻这一通路进行泄放过冲电压;当输入管脚pa有下冲电压时,此时所述第二电阻和所述第一二极管形成一个通路可以对下冲电压进行补充。
附图说明
图1为本发明的输入管脚保护装置的电路图。
具体实施方式
以下结合附图对本发明内容进一步说明。
输入管脚保护装置,如图1所示,包括第一二极管10、第一电阻20、第一nmos管30、第二电阻40、第三电阻50和第四电阻60:
所述第一二极管10的n极接输入管脚pa,p极接所述第二电阻40的一端和所述第一nmos管30的源极;所述第一电阻10的一端接输入管脚pa,另一端接所述第一nmos管30的漏极;所述第一nmos管30的栅极接所述第三电阻50的一端和所述第四电阻60的一端,漏极接所述第一电阻20的一端,源极接所述第一二极管10的p极和所述第二电阻40的一端;所述第二电阻40的一端接所述第一二极管10的p极和所述第一nmos管30的源极,另一端接地;所述第三电阻50的一端接输入管脚pa,另一端接所述第四电阻60的一端和所述第一nmos管30的栅极;所述第四电阻60的一端接所述第三电阻50的一端和所述第一nmos管30的栅极;另一端接地。
正常工作情况下所述第一nmos管30是不工作的,当输入管脚pa有上冲电压时,此时所述第三电阻50和所述第四电阻60的电压都升高,当所述第四电阻60上的电压使得所述第一nmos管30导通,上冲的电压就会经过所述第一电阻20、所述第一nmos管30的源漏极和所述第二电阻40这一通路进行泄放过冲电压;当输入管脚pa有下冲电压时,此时所述第二电阻40和所述第一二极管10形成一个通路可以对下冲电压进行补充。
对上述所提供的实施方式的说明,仅是本发明的优选实施方式的说明,对本技术领域的技术人员来说能够根据以上说明进行实现或使用本发明。应当指出,对于本技术领域的技术人员来说,在不脱离本发明技术原理的前提下,还可以做出若干改进和变形,任何不超出本发明实质精神范围内的发明创造,应视为本发明的保护范围。