降低时钟信号电磁干扰方法

文档序号:7510730阅读:856来源:国知局
专利名称:降低时钟信号电磁干扰方法
技术领域
本发明涉及一种降低时钟信号电磁干扰方法,改变是涉及IC半导体芯片中降低时钟信号所产生电磁干扰的方法。

背景技术
随着数字科技的发达,数字系统为了能够支持高密度及高速度的信息传输,需要一可靠及精确的时钟产生器以产生高频的时钟信号,作为数据信号传输速率的参考。典型系统计时时钟的产生与分配,是由一系列功能组件所组成,这一系列功能组件可为组件芯片组或独立封装高度整合组件等IC半导体芯片,而所述IC半导体芯片对于电磁干扰(Electrical MagneticInterference,简称EMI)十分敏感。
由于时钟产生器所产生高频时钟信号,经常对时钟产生器或数字系统内的IC半导体芯片,造成电磁干扰,影响数字系统的可靠度及性能。为了降低高频时钟信号所产生能量,以避免电磁干扰,台湾第091120699号「降低电磁干扰的锁相环」专利申请案,利用降低电磁干扰的锁相环控制具有相位差的一些信号,其为n倍于电压控制震荡器的输出信号的基本延迟时间,决定调变率,以降低电磁干扰。另台湾第087117404号「界面电路及液晶驱动电路」专利申请案,则提出利用滤波电路及多个比较电路对数字信号实行电平变换,以减低电磁干扰。
然而,前述先前技术均需增加额外的线路,才能达到降低电磁干扰的效果,不仅降低组件布局空间,且增加组件制造成本与困难度。因此,现有时钟信号在降低电磁干扰上,仍有问题亟待解决。


发明内容
本发明的一目的在提供一种降低时钟信号电磁干扰方法,藉由将时钟信号函数转换为单位函数,降低时钟所产生的能量,以减少电磁干扰。
本发明另一目的在提供一种降低时钟信号电磁干扰方法,利用至少一单位函数的运算产生一个有效的频率,以提供适当的时钟信号。
本发明再一目的在提供一种降低时钟信号电磁干扰方法,利用逻辑运算方式产生低能量的时钟信号,降低电磁干扰及产品成本。
为了达到前述发明的目的,本发明的降低时钟信号电磁干扰方法,首先由一时钟产生器产生一时钟信号,撷取时钟信号,形成一时钟函数,再将时钟函数进行拉氏转换成单位函数,接着以至少一单位函数的运算,形成有效时钟信号,最后输出有效时钟信号,作为数字系统传输数据信号的计时参考。



图1为一时钟产生器所产生脉冲的时钟信号。
图2为本发明将时钟函数转换为单位函数信号。
图3为本发明由二组单位函数的差所形成时钟信号。
图4为本发明降低时钟信号电磁干扰方法的流程图。
附图符号说明 S1产生时钟信号步骤 S2撷取时钟信号步骤 S3拉氏转换运算步骤 S4转换单位函数步骤 S5形成有效时钟信号步骤 S6输出时钟信号步骤
具体实施例方式 有关本发明为达成上述目的,所采用的技术手段及其功效,兹举较佳实施例,并配合附图加以说明如下。
请参考图1,为一时钟产生器所产生脉冲的时钟信号,该时钟信号的能量较大,如未加处理,将对数字系统内的组件产生电磁干扰。为降低时钟信号的能量,处理时钟信号时,首先将时钟信号形成一时钟函数δ(t),并定义该时钟函数δ(t)为 其中,t为时间。
再将前述(1)式的时钟函数δ(t),利用拉氏转换(Laplace Transform)进行转换,转换的运算如下
其中,S为S域(domain)函数; ε为很小的时间; u(t)为单位函数。
由(2)式的转换,将时钟函数δ(t)转换为一单位函数u(t),并定义单位函数u(t)为 其中,t为时间。
如图2所示,时钟函数δ(t)即可转换为单位函数u(t)。使时钟函数δ(t)均有对应的单位函数u(t),让时钟信号脉冲能以相对的单位函数u(t)幅度产生,使时钟信号产生电磁干扰的能量,降至最低,达到减少电磁干扰的目的。
为了满足各式时钟信号所需的形态,可由二或多个的单位函数的运算,产生一合适单位函数作为时钟信号。如图3所示,显示由二个单位函数的差所形成时钟信号,其中,单位函数u(t-1)及单位函数u(t-2)的分别定义为 其中,t为时间。由式(4)单位函数u(t-1)减式(5)单位函数u(t-2),即可经由简单的运算产生式(3)的单位函数u(t),以作为时钟信号。
如图4所示,为本发明降低时钟信号电磁干扰方法的作业流程,该流程具体显示本发明降低时钟信号电磁干扰的步骤,详细步骤说明如下 步骤S1由一时钟产生器产生时钟信号,作为数字系统传输数据信号的计时参考。
步骤S2撷取时钟产生器所产生的时钟信号,形成一时钟函数δ(t)。
步骤S3将时钟函数δ(t)进行拉氏转换运算。
步骤S4时钟函数δ(t)进行拉氏转换后,形成单位函数u(t)。
步骤S5由至少一单位函数,形成有效的单位函数,作为时钟信号。
步骤S6将有效的时钟信号输出,作为数字系统数据信号传输的计时参考。
由前述的步骤,本发明降低时钟信号电磁干扰方法,即可藉由将时钟信号的函数转换为单位函数,同时利用至少一组的单位函数的简单运算产生一个合适的单位函数频率,作为时钟信号频率,使时钟所产生的能量降低,以减少电磁干扰。此外,本发明的降低时钟信号电磁干扰方法,是以函数的转换及逻辑运算方式产生低能量的时钟信号,可以固件方式完成,无需额外增加线路及零件,除可降低电磁干扰,亦可降低产品的制造成本。
以上所述者,仅用以方便说明本发明的较佳实施例,本发明的范围不限于所述较佳实施例,凡依本发明所做的任何变更,在不脱离本发明的精神下,皆属本发明申请专利的范围。
权利要求
1.一种降低时钟信号电磁干扰方法,其步骤包含
(1)产生一时钟信号;
(2)撷取时钟信号,形成一时钟函数;
(3)将时钟函数进行拉氏转换成单位函数;
(4)以至少一单位函数形成有效时钟信号;以及
(5)输出有效时钟信号。
2.根据权利要求1所述的降低时钟信号电磁干扰方法,其中,该步骤(1)的时钟信号由一时钟产生器产生。
3.根据权利要求1所述的降低时钟信号电磁干扰方法,其中,该步骤(2)时钟信号所形成时钟函数为
其中,t为时间。
4.根据权利要求1所述的降低时钟信号电磁干扰方法,其中,该步骤(3)中函数的转换以固件方式完成。
5.根据权利要求4所述的降低时钟信号电磁干扰方法,其中,该步骤(3)转换成单位函数u(t)为
其中,t为时间。
6.根据权利要求1所述的降低时钟信号电磁干扰方法,其中,该步骤(4)以二单位函数的差,形成时钟信号。
7.根据权利要求6所述的降低时钟信号电磁干扰方法,其中,该步骤(4)二单位函数u(t-1)、u(t-2)分别为

其中,t为时间。
8.根据权利要求1所述的降低时钟信号电磁干扰方法,其中,该步骤(4)以二以上单位函数的运算,形成时钟信号。
9.根据权利要求1所述的降低时钟信号电磁干扰方法,其中,该步骤(4)中函数的运算以固件方式完成。
全文摘要
一种降低时钟信号电磁干扰方法,首先由一时钟产生器产生一时钟信号,撷取时钟信号,形成一时钟函数,将时钟函数进行拉氏转换成单位函数,接着以至少一单位函数的运算,形成有效时钟信号,最后输出有效时钟信号,作为数字系统计时参考,以降低时钟信号电磁干扰的能量。
文档编号H03K3/00GK101304245SQ200710102868
公开日2008年11月12日 申请日期2007年5月11日 优先权日2007年5月11日
发明者谢文胜, 胡智伟 申请人:广明光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1