具有FLL控制回路的FLL振荡器/时钟的制作方法

文档序号:11454842阅读:来源:国知局

技术特征:

技术总结
在所述示例中,FLL(锁频回路)振荡器/时钟发生器(100)包括自激振荡器(110),其产生具有FLL控制频fosc的FLL clk。FLL控制回路包括将fosc转换为电阻的开关电容器电阻器分压器(130),从而产生FLL反馈电压(Vfosc)以产生输入到振荡器(110)的回路控制信号(OSC cntrl)。作为响应,振荡器频率锁定FLL clk到fosc。在一个示例实施中,FLL(锁频回路)振荡器/时钟发生器(100)与扩频时钟(SSC)一起操作,扩频时钟(SSC)基于作为RC弛豫振荡器的负反馈而产生的截断RC转换电压提供三角SSC调制,其中截断基于作为RC弛豫振荡器的正反馈而产生的开关跳闸阈值电压。

技术研发人员:D·杰伊;A·S·克马斯
受保护的技术使用者:德克萨斯仪器股份有限公司
技术研发日:2015.10.09
技术公布日:2017.08.29
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1