驱动器及电子光学装置的制作方法

文档序号:2586662阅读:239来源:国知局
专利名称:驱动器及电子光学装置的制作方法
技术领域
本发明涉及一种数据驱动器及电子光学装置。
技术背景一寻以液晶显示(Liquid Crystal Display: LCD)面^反为^表的显 示面板(广义上是指显示装置)安装在便携式电话和便携式信息终 端(Personal Digital Assistants: PDA )上。尤其是LCD面才反和其叶也 显示面板相比较,能实现更加小型轻量化、低功率消耗和低成本, 被应用在各种电子设备上。如果从LCD面板显示图像的清晰角度考虑,则要求LCD面板 的尺寸要大于某一固定尺寸,而另一方面,将其安装在电子设备上 时,又希望LCD面板的安装尺寸尽可能地小。这种能够减小安^A寸的LCD面板f^^:所谓的桥d犬布线LCD面板。减小LCD面板安装尺寸的有效方法是,减少驱动LCD面板扫 描线的扫描驱动器与该LCD面^反互连的布线区i^,或是减少驱动 LCD面板^:据线的^:据驱动器与该LCD面纟反互连的布线区i或。当数据驱动器从梳状布线LCD面板的相对置的边开始驱动该 LCD面板的数据线时,在一般的LCD面板中,则需要改变与数据 线的排列顺序相对应而被供给的灰阶数据的顺序。
因此,现有的数据驱动器不能改变对应于各数据线被供给的灰阶数据的顺序,当使用现有的数据驱动器驱动梳状布线LCD面板 时,需要添加专用凄t悟编码器IC。此外,如果为了采集灰阶数据,而将该灰阶数据输出到布线长 度长的灰阶总线上,则需要设置驱动能力大的緩沖器。而且,也存 在灰阶数据的转换导致贯通电流的增大,从而导致功率消耗增大的问题。发明内容鉴于上述技术问题,本发明的目的在于提供一种能低功耗驱动 将数据线梳状布线的显示面板的数据驱动器及电子光学装置。为了解决上述课题,本发明涉及一种驱动器,该驱动器包括 第一总线;第二总线;第三总线,向所述第一总线以及所述第二总 线供给数据;第一驱动电路,基于输出到所述第一总线的第一数据, 输出多个第一信号;以及;第二驱动电路,基于输出到所述第二总 线的第二数据,输出多个第二信号。此外,本发明还涉及一种驱动器,用于驱动电子光学装置,该 驱动器包括第一总线;第二总线;第三总线,被供给有灰阶数据; 分配电^各,分配所述灰阶数据,并将所述灰阶凄t据作为第一灰阶凄t 据输出给所述第一总线,作为第二灰阶数据输出给所述第二总线; 第一驱动电路,基于所述第一灰阶数据,输出多个第一信号;以及, 第二驱动电路,基于所述第二灰阶数据,输出多个第二信号。在本发明的驱动器中,所述分配电路包括第一总线锁存器, 基于第一时钟信号,将所述灰阶数据作为所述第一灰阶数据保持;
以及第二总线锁存器,基于第二时钟信号,将所述灰阶数据作为所 述第二灰阶数据保持。在本发明的驱动器中,所述分配电路还包括分频电路,对第 三时钟信号进行分频;以及时钟信号生成电路,基于来自所述分频 电路的输出信号,生成所述第 一一时钟信号以及所述第二时钟信号。此外,本发明的驱动器还可以包括第一移位寄存器,基于第 一移位时钟信号,沿第一移位方向移位第一移位启动信号,并输出 多个第一移位输出信号;第二移位寄存器,基于第二移位时钟信号, 在与所述第一移位方向相反的第二移位方向移位第二移位启动信 号,并输出多个第二移位输出信号;第一数据锁存器,基于所述多 个第 一移位输出信号,将所述第一灰阶数据作为第三灰阶数据保 持;以及第二数据锁存器,基于所述多个第二移位输出信号,将所 述第二灰阶数据作为第四灰阶数据保持。此外,本发明还涉及一种电子光学装置,该电子光学装置还包 括多条扫描线;多条数据线;多个像素;上述用于驱动所述多条 数据线的驱动器;以及扫描所述多条扫描线的扫描驱动器。此外,本发明涉及一种驱动电子光学装置的多条凝:据线的凄欠据 驱动器,该电子光学装置包括多条扫描线;以预设条数的数据线 为单位被梳状布线的该多条数据线;以及多个象素,该数据驱动器 包括第一和第二分割灰阶总线;灰阶总线,其对应于该多条数据 线的各数据线的排列顺序供给灰阶数据;灰阶数据分配电路,其将 所述灰阶总线供给的灰阶数据分配并输出给所述第一和第二分割 灰阶总线;第一驱动电路,其根据由该灰阶数据分配电路输出到该 第一分割灰阶总线上的灰阶数据,驱动属于该多条凝:据线中的第一 群的数据线;以及第二驱动电路,其根据由该灰阶数据分配电路输 出到该第二分割灰阶总线上的灰阶数据,驱动属于该多条数据线中
的第二群的数据线,并且,该灰阶数据分配电路,以与预设条数的 数据线对应的灰阶数据为单位,将由所述灰阶总线供给的灰阶数据 交替地分配并输出到所述第 一和第二分割灰阶总线。在本发明中,数据驱动器驱动被梳状布线的数据线。在此,数 据线以诸如一个j象素的数据线为单位^皮冲危状布线。而且,通过灰阶 数据分配电路,将按照各数据线的排列顺序供给到灰阶总线上的灰 阶数据交替地分配并输出到第一和第二分割灰阶总线上。此时,灰 阶数据分配电路以一个像素的灰阶数据为单位交替分配。因此,通过第 一驱动电路#4居输出到第 一分割灰阶总线上的灰阶数据驱动 数据线,第二驱动电路根据输出到第二分割灰阶总线上的灰阶数据 驱动数据线,从而改变灰阶数据的排列顺序,并且能够显示正常的 图像。而且,因为能够依次转换灰阶数据,缩短总线频率高的灰阶 总线的布线长度,并且能够降低驱动灰阶总线的緩冲器的驱动能 力,所以能够实现低功率消耗。此外,在本发明涉及的数据驱动器中,该灰阶数据分配电路可 以包括第一总线锁存器和第二总线锁存器,该第一总线锁存器根据 第一采集用时钟信号保持该灰阶总线上的灰阶数据,并将保持的灰 阶数据输出到该第 一分割灰阶总线上;该第二总线锁存器根据第二 采集用时钟信号保持该灰阶总线上的灰阶数据,并将保持的灰阶数 据输出到该第二分割灰阶总线上。根据本发明,因为可以保持第 一和第二分割灰阶总线上的灰阶 数据,所以能够将第一和第二分割灰阶总线的总线频率大约降为灰 阶总线的总线频率的一半。因此,通过基于总线频率降低的贯通电 流的削减,能够进一步实现〗氐功率消寿毛。此外,在本发明所涉及的数据驱动器中,还可以包括分频电 路,其对用于采集灰阶数据的时钟信号进行分频;以及采集用时钟
信号生成电路,其根据该分频电路的输出,生成该第一和第二采集 用时钟信号。此外,在本发明所涉及的数据驱动器中,该采集用时钟信号生 成电路,在移位方向信号为第一电平时,将该分频电路的输出作为 该第一采集用时钟信号输出,同时将该分频电路的输出的反转信号 作为该第二采集用时钟信号输出,当移位方向信号为第二电平时, 将该分频电路的输出作为该第二釆集用时钟信号输出,同时将该分 频电路的输出的反转信号作为该第一采集用时钟信号输出。根据本发明,能够以简单的构成实现基于灰阶数据分配电路的 灰阶数据的分配。此外,在本发明所涉及的数据驱动器中,还包括第一移位寄 存器,其具有多个触发器,根据第一移位时钟信号,沿第一移位方 向移位第一移位启动信号,并由各触发器输出移位输出;第二移位 寄存器,其具有多个触发器,根据第二移位时钟信号,向与该第一 移位方向相反的第二移位方向移位第二移位启动信号,并由各触发 器输出移位输出;第一数据锁存器,其具有多个触发器,各触发器 根据该第一移位寄存器的移位输出,保持被输出到该第一分割灰阶 总线上与该预设条数的数据线对应的灰阶数据;以及第二数据锁存 器,其具有多个触发器,各触发器根据该第二移位寄存器的移位输 出,保持被输出到该第二分割灰阶总线上与该预设条数的数据线对 应的灰阶数据,并且,该第一驱动电路具有多个数据输出部分,各 数据输出部分根据保持在该第 一数据锁存器的触发器中的该灰阶 数据驱动各数据线,该第二驱动电路,其具有多个数据输出部分, 各数据输出部分根据保持在该第二数据锁存器的触发器中的该灰 阶凄史据驱动各tt据线。 在本发明中,第一移位寄存器的移位方向和第二移位寄存器的 移位方向可以是相互相反的方向。根据本发明,因为能够根据各自 的第 一和第二移位时钟信号,采集交替输出灰阶数据的第 一和第二 分割灰阶总线的灰阶数据,所以能够实现驱动被梳状布线的数据线 的数据驱动器的构成的简单化和低功率消耗。此外,在本发明所涉及的数据驱动器中,该数据线从该电子光 学装置的第一边到第二边延伸的方向可以和该第一或第二移位方 向是坤目同的方向。此外,在本发明所涉及的数据驱动器中,当将该扫描线延伸方 向作为长边一侧,将该^t据线延伸方向作为短边一侧时,沿着该电 子光学装置的该短边一侧配置该lt据驱动器。根据本发明,数据线的条数越多,被梳状布线的电子光学装置 的安装尺寸就越小。此外,本发明涉及一种电子光学装置,其包括多条扫描线; 以预设条数的数据线为单位被梳状布线的多条数据线;多个像素; 驱动该多条数据线的上述任一所述的数据驱动器;以及扫描该多条 扫描线的扫描驱动器。此外,本发明涉及的电子光学装置还包括具有多条扫描线、 以预设条数的数据线为单位被梳状布线的多条数据线、以及多个像 素的显示面板;用于驱动该多条凄t据线的上述4壬一所述的凄t据驱动 器;以及扫描该多条扫描线的扫描驱动器。根据本发明,能够提供一种使安装尺寸更小,容易安装在电子 设备上的电子光学装置。


图1是电子光学装置的构成概要框图。图2是像素的构成模式图。图3示意性地示出了包含非梳状布线LCD面板的电子光学装 置的构成框图。图4是沿着LCD面板短边一侧配置的数据驱动器示例的示意图。图5是对用于驱动梳状布线LCD面板的数据编码器的必要性 进^S兌明的示意图。图6是本实施例中数据驱动器的构成概况的框图。图7是数据驱动器的构成框图。图8是图7所示的数据驱动器中的数据锁存器的构成框图。图9是第一移位寄存器的构成例的电路图。图IO是第二移位寄存器的构成例的电路图。图11是本实施例中灰阶数据分配电路的构成例的电路图。图12是图11所示的灰阶数据分配电路的动作例的时序图。图13是移位时钟信号生成电路的构成例的电路图。图14是一个移位时钟信号生成电路的第一和第二移位时钟信 号的生成计时例子的时序图。图15是移位时钟信号生成电路的构成例的电路图。图16是图15所示的移位时钟信号生成电路的动作示例时序图。图17是本实施例中的一个教:据驱动器的^:据锁存器动作示例 时序图具体实施方式
以下对照附图,对本发明的优选实施例进行详细说明。以下描 述的实施方式并不是对权利要求范围内记载的本发明内容不适当 地限定。而且,以下所描述的构成并不都是本发明所必需的构成要 件。l.电子光学装置图1示出了本实施例中电子光学装置的构成概况。这里,以液 晶装置为例对电子光学装置进行说明。液晶装置可以应用在移动电 话、便携式信息设备(PDA等)、数码相机、投影仪、便携式音频 播放器、大容量存储设备、录像机、电子记事本、或者GPS(全球 定位系统Global Positioning System )等各种电子i殳备上。液晶装置10包括LCD面板(广义上是指显示面板。更广义 上是指电光学装置)20,数据驱动器(源极驱动器)30,以及扫描 驱动器(栅极驱动器)40、 42。此外,液晶装置10不需要包含所有这些电路模块,也可以省略其中的部分电路模块。LCD面板20包括多条扫描线(栅极线),和多条扫描线交叉 的多条数据线(源极线),以及多个像素,各像素由多条扫描线中 的任一条扫描线和多条数据线中的任一条数据线指定。1个像素由 诸如RGB三个颜色成分构成,此时每个像素由RGB各1点总计3 点构成。在此,点可以是指构成各像素的要素点。与1个像素对应 的数据线可以是指构成1个像素的颜色成分数的数据线。下面,为 了简化说明,对1个像素由1个点构成的情况进行说明。各4象素包4舌薄月莫晶体管(Thin Film Transistor:以下简称TFT ) (转换元件)和像素电极。TFT与数据线连接,像素电极与该TFT连接。LCD面板20在由诸如玻璃基板等构成的面板基板上形成。在 面斗反基^反上,配置有沿图1中X方向4非列的、并且分别向Y方向 延伸的多条扫描线,以及沿Y方向排列的、并且分别向X方向延 伸的多条数据线。在LCD面板20中,多条数据线的各数据线梳状 布线。图1中,各数据线梳状布线,以便可以从LCD面板20的第 一边一侧和与该第一边相对的第二边一侧开始驱动凄t据线。所说的 梳状布线可以是指以预定数的数据线(1条或多条数据线)为单位 /人其两侧(LCD面板20的第一边和第二边)向内侧(内部)交替桥u状布线。图2示意性地示出了像素的构成。在此,*支设1个像素由1点 构成。在与扫描线GLm ( 1 < m < M, M、 m是整凄t)和tt据线DLn (1《n《N, N、 n是整H)的交叉点的-t应4立置上i殳置〗象素PEmn。 <象素PEmn包4舌TFTmn和<象素电才及PELmn。TFTmn的棚-极电极与扫描线GLm连接。TFTmn的源极电极与 数据线DLn连接。TFTmn的漏极电极与^f象素电极PELmn连4妻。在 像素电极和对置电极COM (公共电极)之间形成液晶电容CLmn, 该对置电才及COM隔着液晶元件(广义上是指电子光学材#+)与该 像素电极相对。而且,可以形成和液晶电容CLmn并联的保持电容 器。根据像素电极和对置电极COM之间的电压,可以改变像素的 透射率。向对置电极COM施加的电压VCOM由没有图示的电源电 路生成。通过将形成i者如^f象素电才及和TFT的第一基才反和形成对置电4 l 的第二基板相粘贴,两基板间封入作为电子光学材料的液晶而形成 这种LCD面板20。扫描线由扫描驱动器40、 42扫描。图1中,l条扫描线在同一 计时内^皮扫描驱动器40、 42驱动。数据线被数据驱动器30驱动。LCD面板20的数据线包含属于 第一群和第二群的数据线(或者说LCD面板20的数据线属于第一 群和第二群中的任一群)。属于第一群的数据线被数据驱动器30从LCD面板20的第一 边一侧开始驱动。更具体地说,属于第一群的凄t据线在LCD面板 20的第一边一侧,与数据驱动器30的数据输出部分连接。在图1 中,凄t净居线DLl、 DL3、 DL5.....DL ( 2p國l ) ( p是自然凄t )、…属于第一群。属于第二群的数据线与LCD面板20的第一边相对的第二边一 侧开始被驱动。更具体地说,属于第二群的数据线在LCD面板20 的第二边一侧,与数据驱动器30的数据输出部分连接。在图1中, 凄丈才居线DL2、 DL4、 DL6、…、DL2p、…属于第二群。在ot匕,LCD 面板20的第一和第二边可以在数据线延伸的方向上对置。这样,在LCD面板20中,数据线呈冲危状布线,以使这些与被 选择的扫描线连4妄并互相从相反的方向 一皮驱动分别对应于邻接像 素配置的各像素的颜色成分数的数据线。更具体地说,如图2所示,在将数据线梳状布线的LCD面板 20中,与^皮选中的扫描线GLm连4妾并分别^j"应临近4象素配置凝:才居 线DLn、 DL (n+l )时,凄t据驱动器30从LCD面板20的第一边 一侧开始驱动数据线DLn,数据驱动器30从LCD面板20的第二 边一侧驱动数据线DL ( n+l )。此夕卜,将与RGB各颜色成分对应的数据线对应于1个<象素配 置时的情况也是一样。在这种情况下,假设如果配置以连接被选择 的扫描线GLm,并分别对应于邻接像素的3根各颜色成分数据线 (Rn, Gn, Bn )为1组的凄史才居线DLn和以3才艮各颜色成分凄t才居线 (R ( n+l ), G ( n+l ), B ( n+l ))为1组的凄t据线DL ( n+l )的话, 则数据驱动器30从LCD面板20的第一边一侧开始驱动数据线 DLn,数据驱动器30从LCD面板20的第二边一侧开始驱动数据线 DL ( n+l )。数据驱动器30根据每一个水平扫描期间提供的一水平扫描期 间的灰阶数据驱动LCD面板20的翁:据线DL1-DLN。更具体地i兌, 数据驱动器30能够根据灰阶数据驱动数据线DL1-DLN中的至少一条。扫描驱动器40、 42扫描LCD面板20的扫描线GL1-GLM。更 具体地说,扫描驱动器40、 42在一垂直扫描期间内依次选择扫描 线GL1-GLM,并驱动选中的扫描线。
数据驱动器30和扫描驱动器40、42由没有图示的控制器控制。 控制器才艮据中央处理器(Central Processing Unit: CPU)等主机设 定的内容,向数据驱动器30、扫描驱动器40、 42以及电源电^各输 出控制信号。更具体地说,控制器向数据驱动器30以及扫描驱动 器40、 42提供诸如操作模式的设置内容和在内部生成的水平同步 信号或垂直同步信号。水平同步信号决定水平扫描期间。垂直同步 信号决定垂直扫描期间。而且,控制器对电源电路进行对置电拟^ COM上的电压VCOM的极性反转计时控制。
电源电路根据外部供给的基准电压,生成由LCD面板20使用 的各种电压和应用在对置电才及COM上的电压VCOM。另外,在图1中,液晶装置10可以包括控制器,控制器也可 以i殳置在液晶装置10的外部。或者,控制器也可以和主才几(附图 中没有标记) 一起包含在液晶装置10内。
此外,扫描驱动器40、 42,控制器和电源电路中至少有1个可 以内置在凄史据驱动器30内。另外,在LCD面玲反20上可以形成^:据驱动器30,扫描驱动器 40、 42,控制器和电源电路中的一部分或者全部。例如可以在LCD 面板20上形成数据驱动器30,扫描驱动器40、 42。在这种情况下, LCD面板20可以称作电子光学装置,LCD面板20的构成可以包 括多条数据线;多条扫描线;多个像素,各像素由多条数据线中 的任一条和多条扫描线中的任一条指定;用于驱动多条数据线的数 据驱动器;以及扫描多条扫描线的扫描驱动器。在LCD面板20的 像素形成区域上形成多个像素。下面就梳状布线LCD面板的优点进行描述。
图3示意性地示出了包含非梳状布线LCD面板的电子光学装 置的构成图。图3中的电子光学装置80包括非梳状布线LCD面板 90。在LCD面4反90中,从第一边一侧开始由凝:据驱动器92驱动 各数据线。因此,需要用于将数据驱动器92的各数据输出部分和 LCD面板90的各数据线连接的布线区域。如果数据线的数量变多, LCD面板卯的第一边和第二边的长度变长,则需要折弯各布线, 同时也需要布线区i或的宽度为WO。反之,在图1所示的电子光学装置10中,在LCD面板20的 第一和第二边一侧仅需要比宽度WO窄的宽度Wl、 W2。如果考虑在电子i殳备上安装的话,让LCD面纟反的短边方向的 长度变长不如让LCD面板(电子光学装置)的长边方向的长度稍 微变长一些更好,其理由之一是从设计的角度讲电子设备的显示部 分的额缘变宽等并不理想。在图3中,LCD面才反的长度沿短边方向增长。而在图1中, LCD面^反的长度沿长边方向增长,因此,第一边和第二边一侧的布 线区域的宽度也能够几乎同等的变窄。此外,在图1中,图3中的 非布线区域的面积能够变小,因此安装尺寸也能够变小。当数据驱动器30的各数据输出部分的排列顺序对应于LCD面 板20的数据线排列顺序的时候(即数据驱动器30的各数据输出部 分的排列顺序与LCD面板20的数据线的排列顺序相同),如图4 所示,通过沿着LCD面板20的短边一侧配置数据驱动器30,就能 够从第一边和第二边一侧开始配置将各数据输出部分和各数据线 相连4妄的布线,乂人而能够l吏布线简单化,布线区i或面积缩小。 候,在接收由通用控制器对应 于数据线的排列顺序输出的灰阶数据的数据驱动器30中,需要改 变接收的灰阶数据的顺序。数据驱动器30具有数据输出部分OUTl-OUT320,各数据输出 部分沿从第一边到第二边的方向排列。各数据输出部分对应于LCD 面板20的各数据线。如图5所示,通用控制器与基准时钟信号CPH同步,向数据 驱动器30提供分别对应于凄t据线DL1-DL320的灰阶凄t据 DATA1-DATA320。当凄丈据驱动器30驱动图3所示的非冲危状布线 LCD面板的时候,由于数据输出部分OUTl连接数据线DL1,数据 输出部分OUT2连接数据线DL2,…,数据输出部分OUT320连接 数据线DL320,所以能够毫无问题地显示图〗象。不过,如图l或图 4所示,当数据驱动器30驱动梳状布线LCD面板的时候,由于数 据输出部分OUT1连接数据线DL1 、数据输出部分OUT2连接数据 线DL3,…,且数据输出部分OUT320连接数据线DL2,所以不能 显示需要的图像。因此,需要通过执4亍一个改变灰阶数据顺序的编码处理过程, 从而改变图5所示的灰阶数据的排列;'l页序。因此,当通过由通用控 制器进行显示控制的数据驱动器驱动梳状布线LCt)面板时,添加 一个进行上述编码处理的专用数据编码器IC,会使安装尺寸不可避 免地增大。本实施例中的数据驱动器30,通过以下所述的构成,4艮据由通 用的控制器供给的灰阶数据,能够驱动梳状布线LCD面板。此外,在本实施例中,为了改变其排列顺序,可以缩短输出灰 阶数据的灰阶总线的布线长度,而且,也可以使灰阶数据的变化周
期是原来的2倍(将频率降低一半),所以能够减小灰阶总线的电 荷的充放电的频率,实现低功率消耗。2.数据驱动器图6示出了数据驱动器30的构成概况。数据驱动器30包括灰 阶总线100、第一和第二分割灰阶总线110和120、灰阶数据分配 电路130、灰阶数据锁存电路140和数据线驱动电路150。数据线驱动电路150具有多个数据输出部分,各数据输出部分 以与LCD面板20的数据线的排列顺序对应的顺序配置。也就是说, 数据线驱动电路150具有多个数据输出部分,各数据输出部分按照 LCD面板20的数据线排列顺序配置。此夕卜,数据线驱动电路150包括第一和第二驱动电路152和 154。第一驱动电3各152包4舌在上述多个凝:据丰lr出部分中驱动属于 第一群的数据线的数据输出部分。第一驱动电路154包括在上述多 个数据输出部分中驱动属于第二群的数据线的数据输出部分。在图 6中,第一驱动电路152包括各数据输出部分按照LCD面板20的数据线DL1、 DL3.....DL319的顺序与各数据线连接的多个数据输出部分。而且,第二驱动电路154包括各数据输出部分按照LCD 面板20的数据线DL320、 DL318、…、DL4、 DL2的顺序与各tt据 线连接的多个数据输出部分。按照数据线的排列顺序向灰阶总线IOO供给灰阶数据,如图5 所示(在图1中的LCD面板20的Y方向上)。灰阶数据分配电路 130将灰阶总线100供给的灰阶数据分配并输出到第一和第二分割 灰阶总线110和120上。更具体地说,当以预设数的数据线为单位 梳状布线时,灰阶数据分配电路130将灰阶总线100供给的灰阶数 据与该预i殳ft的数据线对应的灰阶H据为单位向第 一和第二分割
灰阶总线110和120交替地分配并输出。例如当一个像素由1点构 成时,LCD面板20的数据线一条一条地被梳状布线,灰阶数据分 配电路130以对应于一条数据线的灰阶数据(1个像素的灰阶数据) 为单位交^^分配给第一和第二分割灰阶总线110和120。此外,例 如一个像素由3点构成时,LCD面板20的数据线每三条为单位祐: 才危状布线,灰阶数据分配电路130以对应于三条凄t据线的灰阶凄丈据 (1个像素的灰阶数据)为单位交替分配给第一和第二分割灰阶总 线110和120。因此,灰阶数据分配电路130将灰阶总线100供给的灰阶数据作为一个像素的数据的灰阶数据DATA1、 DATA2.....DATA320中的与数据线DL1、 DL3.....DL319对应的灰阶数据DATA1、DATA3、…、DATA319向第一分割灰阶总线IIO输出。而且,灰阶 数据分配电路130将灰阶总线100供给的灰阶数据作为一个像素的数据的灰阶数据DATA1、DATA2.....DATA320中的与数据线DL2、DL4、…、DL320只于应的灰阶H才居DATA2、 DATA4、…、DATA320 向第二分割灰阶总线120输出。第一驱动电路152根据输出到第一分割灰阶总线110上的灰阶 数据,驱动LCD面板20的多条数据线中的属于第一群的数据线DL1、 DL3.....DL319。 at匕夕卜,第二马区动电路154马区动LCD面才反20的多条数据线中的属于第二群的4^据线DL2、 DL4.....DL320。在此,数据驱动器30的灰阶数据锁存电路140能够包括第一 和第二数据锁存器142和144。第一数据锁存器142锁存输出到第 一分割灰阶总线110上的灰阶数据。第二数据锁存器144锁存输出 到第二分割灰阶总线120上的灰阶tt据。而且,第一驱动电路152 根据俘获到第一数据锁存器142中的灰阶数据,驱动属于第一群的 数据线。此外,第二驱动电路154才艮据俘获到第二数据锁存器144 中的灰阶数据,驱动属于第二群的凝:据线。 此外,灰阶数据分配电路130优选包4舌分别锁存第一和第二分 割灰阶总线110和120上的灰阶数据的总线锁存器。通过这种构成,在数据驱动器30中,能够缩短灰阶总线100 的布线长度。而且,重新设置的第一和第二分割灰阶总线110和120 的布线长度缩短,緩沖器的驱动能力也能够变小,而且,输出到第 一和第二分割灰阶总线110和120上的灰阶数据发生变化的频率是 输出到灰阶总线IOO上的灰阶凄丈据发生变化的频率的一半。因此, 能够减少功率消耗。下面,对凄t据驱动器30的详细的构成例进^S兌明。图7示出了数据驱动器30的构成框图。数据驱动器30包括数 据锁存器200、线锁存器300、 DAC(数模转换器Digital-to-Analog Converter )(广义上是指电压选择电路)400和数据线驱动电路500。 这里,图6中的数据线驱动电路150相当于图7中的数据线驱动电 路500。图6中的灰阶数据锁存电路140相当于图7中的数据锁存 器200。此外,图6中的灰阶数据分配电路130能够包含在图7中 的凄t据锁存器200内。在图7中,数据锁存器200在一水平扫描周期内俘获灰阶数据。线锁存器300才艮据水平同步信号HSYNC锁存被数据锁存器 200俘获的灰阶数据。DAC 400从各基准电压与灰阶数据对应的多个基准电压中,以 凄t据线为单位,输出与线锁存器300输出的灰阶数据对应的驱动电 压(灰阶电压)。更具体地说,DAC 400解码来自线锁存器300的 灰阶教:据,并才艮据解码结果选择多个基准电压中的一个。由DAC 400选择的基准电压作为驱动电压输出到数据线驱动电路500。
数据线驱动电路500具有320个数据输出部分OUT1-OUT320。 数据线驱动电路500通过数据输出部分OUT1-OUT320,根据由 DAC 400l!r出的驱动电压,驱动凝:据线DL1-DLN。在凄t据线驱动 电路500中,多个凄t才居!lT出部分(OUT1-OUT320)对应于多条凄丈 据线的各数据线的排列顺序配置,各数据输出部分OUT根据线锁 存器300中保持的灰阶数据(锁存数据)驱动各数据线。上面描述 了当数据线驱动电路500具有320个数据输出部分OUT1-OUT320 的情况,但并不局限于此数目。在数据驱动器30中,被凄t据锁存器200俘获的锁存数据LAT1 被输出到线锁存器300。由线锁存器300锁存的锁存数据LLAT1被 输出到DAC 400。 DAC 400产生与由线锁存器300锁存的锁存数据 LLAT1对应的驱动电压GV1。数据线驱动电路500的数据输出部分 OUT1 #4居由DAC 400输出的驱动电压GVl,驱动与该^t据输出部 分OUT1连接的数据线。这样,数据驱动器30以数据线驱动电路500的数据输出部分 为单位,采集进入到数据锁存器200的灰阶数据。此外,数据锁存 器200以^t据输出部分为单位锁存的锁存凄t据可以以1个^f象素为单 位,多个像素为单位,1点为单位或者多点为单位。图8示出了图7中凄t据锁存器200的构成相克况。与图6所示框 图相同的部分用同一附图标记表示,在此省略对其的i兌明。数据锁存器200包括灰阶总线IOO,第一和第二分割灰阶总 线110、 120,第一和第二时钟信号线210、 212,第一和第二移位 寄存器220、 230,第一和第二数据锁存器142、 144,以及灰阶数 据分配电路130。 向第一时钟信号线210供给第一移位时钟信号CLK1。向第二 时钟信号线212供给第二移位时钟信号CLK2。第一移位寄存器220具有多个触发器,其4艮据第一移位时钟信 号CLKl,向第一移位方向移位第一移位启动信号ST1,并由各触 发器输出移位输出。第一移位方向可以是指从LCD面板20的第一 边到第二边的方向。第一移位寄存器220的移位输出SFO1-SFO160 被输出到第一数据锁存器142。图9示出了第一移位寄存器220的构成例。在第一移位寄存器 220中,D触发器(以下简称DFF) 1-DFF160串联连接,以便第一 移位启动信号ST1向第一移位方向移位。DFFk ( 1《k《159, k是 自然数)的Q端子与下一段的DFF ( k+l )的D端子连接。各DFF 在C端子的输入信号的上升沿俘获并保持输入到D端子的输入信 号,而且从Q端子输出其保持的信号,并作为移位输出SFO。在图8中,第二移位寄存器230具有多个触发器,其才艮据第二 移位时钟信号CLK2,将第二移位启动信号ST2向与第一移位方向 相反的第二移位方向移位,并由各触发器输出移位输出。第二移位 方向可以是指从LCD面板20的第二边到第一边的方向。第二移位 寄存器230的移位输出SFO161-SFO320净皮输出到第二凄t据锁存器 144。图10示出了第二移位寄存器230的构成例。在第二移位寄存 器230中,DFF320-DFF161串联连接,以便第二移位启动信号ST2 向第二移位方向移位。DFFj ( 162《j<320, j是自然数)的Q端子 与下一段的DFF (j-l )的D端子连接。各DFF在C端子的输入信 号的上升沿〗孚获并保持输入到D端子的输入信号,而且从Q端子 输出其保持的信号,并作为移位输出SFO。
在图8中,第一数据锁存器142具有多个触发器(FF) 1-160 (没有图示),各触发器对应于数据输出部分OUT1-OUT160的各 凄t据输出部分。FFi ( 1 <i< 160)才艮据第一移位寄存器220的移位 输出SFOi,保持第一分割灰阶总线IIO上的灰阶数据。第一数据锁 存器142的触发器中保持的灰阶数据作为锁存数据LAT1-LAT160 输出到线锁存器300。第二数据锁存器144具有多个触发器(FF) 161-320 (没有图 示),各触发器对应于数据输出部分OUT161-OUT320的各数据输 出部分。FFi ( 161《i<320)才艮据第二移位寄存器230的移位丰俞出 SFOi,保持第二分割灰阶总线120上的灰阶数据。第二数据锁存器 144的触发器中保持的灰阶数据作为锁存数据LAT161-LAT320输出 到线锁存器300。这样,第一和第二数据锁存器142、 144根据可各自生成的移 位输出,可以采集相互共通连接的第一和第二分割灰阶总线110、 120上的灰阶数据。这样一来,在数据锁存器200中,输出灰阶凄t 据的总线上的数据发生变化的频率变为原来的一半,而且改变灰阶 数据的排列顺序后,可以提取与各数据输出部分对应的锁存数据。 因此,根据第一数据锁存器142的多个触发器中保持的数据 (LAT1-LAT160),从LCD面板20 (电子光学装置)的第一边一侧 开始驱动数据线,根据第二数据锁存器144的多个触发器中保持的 tt据(LAT161-LAT320),从LCD面板20 (电子光学装置)的第二 边一侧开始驱动数据线,从而不必使用数据编码器IC,就能够驱动 才危状布线LCD面4反20。此外,ft据驱动器30还可以通过移位方向信号SHL转换移位 方向。这种情况下,在图8至图10中,在通过4吏移位方向信号SHL 设定为"H"高电平而规定的移位方向采集灰阶数据。也就是i兌, 按照灰阶数据DATA1、 DATA2、…、DATA320的顺序向灰阶总线100供给与数据输出部分OUT1-OUT320对应的灰阶数据 DATA1-DATA320。灰阶数据分配电路130向第一分割灰阶总线110 输出奇数(l、 3、 5、…)号码的灰阶数据,向第二分割灰阶总线 120丰命出偶数(2、 4、 6、…)号码的灰阶数据。而且,才艮据图8所 示的第一移位寄存器220的第一移位方向的移位输出,第一数据据锁 存器142俘获灰阶数据。此外,根据图8所示的第二移位寄存器230 的第二移位方向的移位输出,第二数据锁存器144俘获灰阶数据。当移位方向信号SHL为"L"时,向灰阶总线IOO依次供给灰 阶数据DATA320、 319、…、DATA2、 DATA1 ,并分配到第一和第 二分割灰阶总线110和120。灰阶数据分配电路130向第一分割灰 阶总线110输出偶数号码的灰阶数据,向第二分割灰阶总线120输 出奇数号码的灰阶数据。而且,根据第一移位寄存器220的图8中 的第二移位方向的移位输出,第一数据锁存器142俘获灰阶数据。 此外,才艮据第二移位寄存器230的图8中的第一移位方向的移位输 出,第二数据锁存器144俘获灰阶数据。也就是说,第一和第二移 位寄存器220和230的移位方向互为相反方向。这样,通过将灰阶 总线IOO上的灰阶数据的供给顺序设为反方向的顺序,转换第一和 第二移位寄存器220和230的移位方向,改变灰阶数据分配电路130 的分配顺序,A人而能够对应于移位方向的转换。接着对将灰阶^t据分配到这种第一和第二分割灰阶总线110和 120上的灰阶数据分配电路130的构成例进行说明。图11示出了灰阶数据分配电路130的构成例。在图11中,为 了说明上的方便,将灰阶总线100 (D)、第一分割灰阶总线110 (LDATA)和第二分割灰阶总线120 (RDATA)的总线宽度设为4 位进行说明,但并不限于该位宽。例如当一个像素由3点构成,各 点由6位构成时,灰阶总线、第一和第二分割灰阶总线110和120 的总线宽度分为18位。
灰阶数据分配电路130包括序列检测电路132、分频电路134、 俘获用时钟信号生成电路136、以及第一和第二总线锁存器138和 139。序列检测电路132是检测输入负逻辑的水平同步信号HSYNC 后的预定的时序的电路。以通过序列检测电路132检测预定的时序 为条件,灰阶数据分配电路130向第一分割灰阶总线110或第二割 灰阶总线120输出灰阶总线100的数据。更具体i也"i兌,序列才企测电路132包4舌带复4立的DFF的 DFR1-DFR3。当R端子的输入信号为"L"电平时各DFR被复位。 DFR1的D端子与系统电源电压vdd连接。向DFR1的C端子输入 7jc平同步4言号HSYNC的反4争4言号。DFR1的Q端子与DFR2的D端子连才妄。在DFR2的C端子输入正逻辑的数据开始信号ENAB。在此, 作为数据开始信号ENAB可以是第一移位启动信号ST1或第二移位 启动信号ST2。 DFR2的Q端子与DFR3的D端子连才妄。向DFR3的C端子输入基准时钟信号CPH的反转信号。将来 自DFR3的Q端子的输出和基准时钟信号CPH的反转信号的逻辑 积运算的结果向分频电路134输出。向DFR1-DFR3的各R端子共通输入ENABLE—OUT信号的反 转信号。ENABLE—OUT信号例如是表示向数据驱动器被级联时的 下一个数据驱动器输入因数据开始信号(ENAB)或俘获的灰阶数 据已满的信号。这种构成的序列检测电路132在水平同步信号HSYNC的上升 后向分频电路134输出检测信号,该检测信号是表示数据开始信号ENAB上升,基准时钟信号CPH下降的信号。也就是i兌,序列检 测电路132在该7jC平扫描期间的水平扫描开始后,向灰阶总线100 供给最初的灰阶数据时,将与灰阶数据的供给计时同步的基准时钟 信号的下降沿作为检测信号输出。分频电路134 二次分频来自序列冲企测电路132的^r测信号。分 频电路134的输出被供给到俘获用时钟信号生成电路136。这种分 频电路134由向C端子输入冲企测电路的T触发器(TFF )构成。俘获用时钟信号生成电路136根据分频电路134的输出生成第 一和第二俘获用时钟信号CPH1、CPH2。第一俘获用时钟信号CPH1 被供给到第一总线锁存器138。第二俘获用时钟信号CPH2被供给 到第二总线锁存器139。更具体地说,俘获用时钟信号生成电路136才艮据移位方向信号 SHL将分频电路134的输出作为第 一和第二俘获用时钟信号CPH1 、 CPH2中的一个输出,同时将分频电路134的输出的反转信号作为 第一和第二俘获用时钟信号CPH1、 CPH2中的另一个输出。更具体 地说,俘获用时钟信号生成电路136包括第一选择器和第二选择器, 该第 一选择器根据移位方向信号SHL将分频电路134的输出作为第 一或第二俘获用时钟信号CPH1、 CPH2选择输出,该第二选择器根 据移位方向信号SHL将分频电路134的输出的反转信号作为第 一或 第二俘获用时钟信号CPH1、 CPH2选择输出。而且,俘获用时钟信 号生成电路136当移位方向信号SHL为"H"电平(第一电平)时, 将分频电路134的输出作为第一俘获用时钟信号CPH1输出,将分 频电路134的输出的反转信号作为第二俘获用时钟信号CPH2输 出。此夕卜,俘获用时钟信号生成电路136当移位方向信号SHL为"L" 电平(第二电平)时,将分频电路134的输出作为第二俘获用时钟 信号CPH2输出,将分频电路134的输出的反转信号作为第一俘获 用时钟信号CPH1输出。
第一和第二总线锁存器138、 139包括与总线的各位对应的 DFF。向第一数据锁存器138的各DFF的C端子输入第一俘获用时 钟信号CPH1。向第二数据锁存器139的各DFF的C端子输入第二 俘获用时钟信号CPH2。对应的灰阶总线100的各位线与第一和第 二总线锁存器138、 139连接。第一数据锁存器138的各DFF的Q 端子与第一分割灰阶总线iio的各位线连接。第二数据锁存器139 的各DFF的Q端子与第二分割灰阶总线120的各位线连4妾。图12示出了图11所示的灰阶数据分配电路130的动作例的时 序图。在图12中,当移位方向信号SHL为"H"电平时的情况进 行说明。此外,对应于LCD面板20的数据线DL1-DLN的各数据线的 排列顺序向灰阶总线100供给灰阶数据。在此,对应于数据线DU , 灰阶数据DATA1 (在图12中仅为"1")被描述,同时对应于数据 线DL2,灰阶数据DATA2 (在图12中仅为"2")被描述,…。向 灰阶总线100 (D)与基准时钟信号CPH同步供给灰阶数据。如果水平同步信号HSYNC为"L"电平,水平扫描开始的话, 由序列才企测电路132进行上述时序的检测。也就是说,7K平同步信 号HSYNC上升后,向分频电路134供给表示数椐开始信号ENAB 上升,而基准时钟CPH下降的检测信号。分频电路134进行该检 测信号的二次分频。这里,因为移位方向信号SHL为"H"电平,俘获用时钟信号 生成电路136将分频电路134的输出作为第一俘获用时钟信号 CPH1输出,将分频电路134的输出的反转信号作为第二俘获用时 钟信号CPH2输出。当第一俘获用时钟信号CPH1为"H"电平时, 第一总线锁存器138锁存灰阶总线100的灰阶数据。当第二俘获用 时钟信号CPH2为"H"电平时,第二总线锁存器139锁存灰阶总
线100的灰阶数据。其结果,如图12所示,第一总线锁存器138 提取奇数号码的灰阶数据,作为LDATA输出。第二总线锁存器139 提取偶数号码的灰阶数据,作为RDATA输出。这样,灰阶数据分配电路130能够将灰阶总线100的灰阶数据 交替输出到第一和第二分割灰阶总线110、 120上。下面对数据驱动器30的数据锁存器200的动作例进行说明。在图8中的数据锁存器200中,优选将第一和第二移位启动信 号ST1、 ST2作为同相位的信号。其理由是因为需要分别生成第一 和第二移4立启动4言号ST1、 ST2。当第一和第二移位启动信号ST1、 ST2为同相位的信号时,在 第一和第二移位寄存器220、 230的初^敬,需要生成用于分别采集 第一和第二移位启动信号ST1、 ST2的第一和第二移位时钟信号 CLK1、 CLK2。因此数据驱动器30优选具有如下所述的移位时钟 信号生成电路。图13示出了移位时钟信号生成电路的构成概况。移位时钟信号生成电路600根据与灰阶数据同步供给的基准时 钟信号CPH,生成第一和第二移位时钟信号CLK1、 CLK2。移位 时钟信号生成电^各600生成第一和第二移位时钟信号CLK1、CLK2, 以《更包含第一和第二移位时钟信号CLK1、 CLK2的相位互相倒置 的期间。这样一来,通过生成第一和第二移位时钟信号CLK1、 CLK2, 能够将第一和第二移位启动信号ST1、 ST2作为同相位的信号,从 而实现构成和控制的简单化。 图14示出了基于移位时钟信号生成电路600的第一和第二移 位时钟信号CLK1、 CLK2生成计时的一个例子。移位时钟信号生成电路600生成时钟选择信号CLK—SELECT, 该信号决定初段采集期间和数据采集期间(移位操作期间)。初段 采集期间可以是指将第一移位启动信号ST1俘获到第一移位寄存 器220内的期间,或者是指将第二移位启动信号ST2俘获到第二移 位寄存器230内的期间。数据采集时间可以是指经过初段采集期间 后,在该初段采集期间俘获的各移位启动信号^皮移位的期间。而且,利用时钟选择信号CLK—SELECT,第一和第二移位时 钟信号CLK1、 CLK2具有用于分别俘获第一和第二移位启动信号 ST1、 ST2的边缘。因此,在初,殳采集期间,生成基准时钟信号CPH的月永沖Pl。 此外,通过对基准时钟信号CPH分频,生成分频时钟信号CPHD。 分频时钟信号CPHD能够成为第二基准移位时钟信号CLK2。进而 通过倒置分频时钟信号CPHD的相位,生成反转分频时钟信号 XCPHD。而且,通过时钟选择信号CLK—SELECT,在初^殳采集期间选 择性地输出基准时钟信号CPH的脉沖Pl和在数据采集期间选择性 地输出反转分频时钟信号XCPHD, 乂人而生成第一移位时钟信号 CLK1。图15示出了移位时钟信号生成电路600的具体构成例的电路图。图16示出了图15中的移位时钟信号生成电路600的动作计时 的一个例子。
在图15和图16中,时钟信号CLK—A、 CLK—B利用基准时钟 信号CPH而生成,并被时钟选择信号CLK—SELECT选择性地输出。 第二移位时钟信号CLK2是反转时钟信号CLK—B的信号。第一移 位时钟信号CLK1是在时钟选择信号CLK一SELECT为"L"电平时 的初段采集期间,选择性地输出时钟信号CLK—A的信号,在时钟 选择信号CLK—SELECT为"H"电平时的数据采集期间,选择性地 输出时钟信号CLK—B的信号。而且通过上面所述的第一和第二移位启动信号ST1、 ST2,第 一和第二移位时钟信号CLK1、 CLK2,在数据驱动器30的数据锁 存器200中进4亍如下动作。图17示出了数据驱动器30的数据锁存器200的动作计时的一 个例子。这里々i设移位方向信号SHL^皮i殳定为"H"电平,如图12所 示,向第一和第二分割灰阶总线110、 120进行灰阶数据的分配。第一移位寄存器220,与第一移位时钟信号CLK1的上升沿同 步,移位第一移位启动信号ST1。其结果是,第一移位寄存器220 按照移位输出SFO1-SFO160的顺序输出各移位输出。此外,在第一移位寄存器220的移位动作过程中,第二移位寄 存器230与第二移位时钟信号CLK2的上升沿同步,移位第二移位 启动信号ST2。其结果是,第二移位寄存器230按照移位输出 SFO320-SFO161的顺序输出各移位输出。第一数据锁存器142,在由第一移位寄存器220输出的各移位 输出的下降沿,俘获第一分割灰阶总线110上的灰阶数据。其结果 是,第一数据锁存器142在移位输出SFOl的下降沿俘获灰阶数据
DATAl ,在移位输出SF02的下降沿俘获灰阶数据DATA3,在移位 输出SF03的下降沿俘获灰阶凄t据DATA5,...。另一方面,第二数据锁存器144,在由第二移位寄存器230输 出的各移位输出的下降沿,俘获第二分割泉阶总线120上的灰阶数 据。其结果是,第二数据锁存器144在移位输出SFO320的下降沿 俘获灰阶数据DATA2,在移位输出SFQ319的下降沿俘获灰阶数据 DATA4,在移位输出SF0318的下降沿俘获灰阶数据DATA6,…。因此,能够釆集与梳状布线LCD面板20的各数据线对应的、 经过数据编码处理后的灰阶数据(参照图5),因此,能够供给与图 1或图4所示的LCD面板20的数据线DL1-DL320分别对应的灰阶 数据DATA1-DATA320, /人而能显示正确的图〗象。而且,也能够降 低第一和第二分割灰阶总线110、 120的总线频率,削减功率消耗。本发明并不局限于上述实施方式,对于本领域的^t术人员来 说,在本发明的发明构思范围内可以有各种更改和变化。在上述实 施例中,是以显示面板的各像素具有TFT的有源矩阵方式的液晶面 4反为例进4亍i兌明的,〗旦并不局限于此。也可以应用于无源矩阵方式 的液晶面外反。而且,也不局限于液晶面才反,例如也可以应用于等离 子体显示器。此外,当1个像素由3点构成的时,通过以3根颜色成分数据 线为1组替换上述各数据线,也同样能够实现。此夕卜,在本发明的从属权利要求涉及的发明中,可以省略一部 分/人属权利要求的构成要件。而且,本发明的独立4又利要求1所涉 及的发明的要求也可从属于其它独立权利要求。
尽管本发明已经参照附图和优选实施例进4亍了说明,〗旦是,对 于本领域的技术人员来说,本发明可以有各种更改和变化。本发明 的各种更改、变化和等同替换均由所附的权利要求书的内容涵盖。
权利要求
1. 一种驱动器,其特征在于包括第一总线; 第二总线;第三总线,向所述第 一总线以及所述第二总线供给数据;第 一驱动电路,基于输出到所述第 一总线的第 一数据, 输出多个第一信号;以及第二驱动电路,基于输出到所述第二总线的第二数据, 输出多个第二信号。
2. —种驱动器,用于驱动电子光学装置,其特征在于包括第一总线; 第二总线;第三总线,被供给有灰阶数据;分配电i 各,分配所述灰阶凄t据,并将所述灰阶凄t据作为 第 一灰阶数据输出给所述第 一总线,作为第二灰阶数据输出给 所述第二总线;第一驱动电路,基于所述第一灰阶数据,输出多个第一 信号;以及,第二驱动电路,基于所述第二灰阶数据,输出多个第二 信号。
3. 根据权利要求2所述的驱动器,其特征在于所述分配电路包括第一总线锁存器,基于第一时钟信号,将所述灰阶数据 作为所述第一灰阶数据保持;以及第二总线锁存器,基于第二时钟信号,将所述灰阶数据 作为所述第二灰阶数据保持。
4. 根据权利要求3所述的驱动器,其特征在于所述分配电路还包括分频电路,对第三时钟信号进行分频;以及时钟信号生成电路,基于来自所述分频电路的输出信号, 生成所述第一时钟信号以及所述第二时钟信号。
5. 根据权利要求2所述的驱动器,其特征在于,所述驱动器还包 括第一移位寄存器,基于第一移位时钟信号,沿第一移位 方向移位第 一移位启动信号,并输出多个第 一移位输出信号;第二移位寄存器,基于第二移位时钟信号,在与所述第 一移位方向相反的第二移位方向移位第二移^立启动^f言号,并丰ir 出多个第二移位输出信号;第一数据锁存器,基于所述多个第一移位输出信号,将 所述第一灰阶数据作为第三灰阶数据保持;以及第二数据锁存器,基于所述多个第二移位输出信号,将 所述第二灰阶数据作为第四灰阶数据保持。
6. —种电子光学装置,其特征在于包括 多条扫描线; 多条数据线; 多个^f象素;权利要求2至5中任一所述的用于驱动所述多条数据线 的驱动器;以及扫描所述多条扫描线的扫描驱动器。
全文摘要
本发明公开了一种驱动器,其包括第一总线;第二总线;第三总线,向所述第一总线以及所述第二总线供给数据;第一驱动电路,基于输出到所述第一总线的第一数据,输出多个第一信号;以及;第二驱动电路,基于输出到所述第二总线的第二数据,输出多个第二信号。
文档编号G09G3/36GK101145328SQ200710165429
公开日2008年3月19日 申请日期2004年5月12日 优先权日2003年5月12日
发明者森田晶, 鸟海裕一 申请人:精工爱普生株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1