驱动器及电子光学装置的制作方法

文档序号:2733147阅读:262来源:国知局
专利名称:驱动器及电子光学装置的制作方法
技术领域
本发明涉及数据驱动器及电子光学装置。
技术背景以LCD (液晶显示)面^反为代表的显示面^反(广义是指电子光 学装置或显示装置),被应用于移动电话及便携式信息设备 (Personal Digital Assistants: PDA )。尤其是LCD面4反,与其4也显 示面板相比,实现了更加小型化、低功耗以及低成本化,被装配在 各种电子机器中。在LCD面^反中,如果/人显示图4象的清晰角度考虑,需要LCD 面板的尺寸要大于某一固定尺寸。相反,将其安装在电子设备上时, 又希望LCD面板的安装尺寸尽可能地小。作为可以减小安装尺寸 的LCD面板,有一种叫做梳状布线的LCD面板。为减小LCD面板的安装尺寸,最有效的方法是缩小驱动LCD 面才反的扫描线的扫描驱动器与该LCD面^反之间的布线区i或,或者 缩小驱动LCD面板的数据线的数据驱动器与该LCD面板之间的布 线区域。
但是,当数据驱动器从梳状布线LCD面板的相对的边开始驱 动该LCD面板的数据线时,若使用 一般的LCD面板则需要改变与 数据线的排列顺序相对应而被供给的灰阶数据的顺序。现有的数据驱动器不能改变对应于各数据线供给的灰阶数据 的顺序,当使用现有的数据驱动器驱动梳状布线LCD面板时,需 要添加专用数据编码器IC。此外,指示向数据驱动器的供给灰阶数据开始计时的信号发生 变化后,到向该灰阶驱动器实际供给灰阶数据的计时为止的期间, 依控制器种类的不同而不同。因此,在驱动梳状布线的LCD面板 时,就会发生灰阶数据的采集顺序混乱的问题。发明内容鉴于以上技术问题,本发明的目的在于提供一种不受灰阶数据 的供给时间影响,驱动被梳状布线的数据线的数据驱动器,以及包 含该数据驱动器的电子光学装置。为实现上述目的,本发明涉及一种驱动器,包括采集开始计 时设定寄存器,设定有第一数据;采集指示信号生成电路,用于生 成4吏第 一信号延迟与所述第一ft据对应的期间的第二信号和第三 信号;第一数据锁存器,基于所述第二信号,将灰阶数据作为第二 数据进行采集;第二数据锁存器,基于所述第三信号,将所述灰阶 数据作为第三数据进行采集;第一驱动电路,基于所述第二数据输 出第四数据;以及第二驱动电路,基于所述第三数据输出第五数据。为实现上述目的,本发明涉及一种数据驱动器,其用于驱动电 子光学装置的多条数据线,所述电子光学装置包括多条扫描线; 以预设条数的数据线为单位梳状布线的所述多条数据线;以及多个 像素。所述数据驱动器包括灰阶总线,其对应所述多条数据线的
各数据线的排列顺序供给灰阶数据;采集开始计时设定寄存器,其 以指示所述灰阶数据的供给开始计时的信号为基准,设定用于设定 所述灰阶数据的采集开始计时的数据;采集指示信号生成电路,用 于生成仅在与所述采集开始计时设定寄存器所设定的数据对应的 期间,使指示所述灰阶教:据的供给开始计时的信号延迟的第一及第 二采集指示信号;第一数据锁存器,其在基于所述第一采集指示信 号的采集计时内,采集所述灰阶总线的灰阶数据;第二数据锁存器, 其在基于所述第二采集指示信号的采集计时内,锁存所述灰阶总线 的灰阶数据;第一驱动电路,其基于所述第一数据锁存器锁存的灰 阶数据,驱动所述多条数据线中的属于第一群的数据线;以及第二 驱动电路,其基于被所述第二数据锁存器锁存的灰阶数据,驱动所 述多条数据线中的属于第二群的彩:据线。指示灰阶凄史据的供给开始计时的信号,由诸如连4妄在凄t据驱动 器上的控制器供给。在采集开始计时设定寄存器中,可以设定指示灰阶数据的供给 开始计时的信号与作为采集对象的灰阶凄t据间的时间差。而且,第一移位寄存器的移位方向和第二移位寄存器的移位方 向可以是相互相反的方向。在本发明中,根据采集开始计时设定寄存器所设定的数据,在 釆集指示信号生成电路中,能够生成使指示灰阶数据的供给开始计时的信号延迟的第一及第二采集指示信号。这样,不使用数据编码 器(data scrambler) IC,就可驱动桥d犬布线凄t才居线,就可以显示正 常的图像。并且,即使受控制器的种类影响,从以指示灰阶数据的 供给开始计时的信号为基准指示供给的计时开始到实际上供给灰 阶数据计时为止的时间^歐不同,也能以符合控制器种类的时间开始 采集灰阶数据。因此,即使在为了驱动梳状布线数据线,改变提供 给灰阶总线的灰阶数据排列顺序的情况下,也可获取正确的灰阶数 据,并显示正常的图像。此外,在本发明所涉及的数据驱动器中,所述采集指示信号生 成电3各还可以包括计数器,该计lt器用于统计与供给所述灰阶数据 的计时同步的基准时钟信号,所述采集指示信号生成电路以指示所 述灰阶数据的供给开始计时的信号为基准,开始所述计数器的计 数,并可以生成以其计数值达到与所述采集开始计时设定寄存器所 设定的凄t据对应的第 一计数值为条件,其电平发生变化的所述第一 及第二采集指示信号。此外,在本发明所涉及的数据驱动器中,所述采集指示信号生 成电if各在所述计^t器的计凄t值达到所述第一计数值的期间内,还可 以通过屏蔽指示所述灰阶数据的供给开始计时的信号,生成所述第 一及第二采集指示信号。根据本发明,由于使用计数器并生成第一及第二采集指示信 号,因此,可以实3^见简^f匕结构的目的。此外,在本发明所涉及的数据驱动器中,在所述计数器的计数 值达到所述第一计数值后,可令所述计数器停止计数动作。才艮据本发明,不 <又通过将凄t据线冲危状布线可以实现小型轻量 化,还可以使无用的计数动作停止从而达到低功耗的目的。此外,在本发明所涉及的数据驱动器中包括第一移位寄存器, 其具有多个触发器,基于第一移位时钟信号,在第一移位方向移位 第一采集指示信号,并从各触发器输出移位输出;第二移位寄存器, 其具有多个触发器,基于第二移位时钟信号,在与所述第一移位方 向相反的第二移位方向移位第二采集指示信号,并从各触发器输出 移位输出;第一数据锁存器,其具有多个触发器,各触发器基于所
述第一移位寄存器的移位输出,保持对所述灰阶总线输出并与所述预设条数的数据线对应的灰阶数据;以及第二数据锁存器,其具有 多个触发器,各触发器基于所述第二移位寄存器的移位输出,保持 对所述灰阶总线输出并与所述预设条数的数据线对应的灰阶数据, 其中,所述第一驱动电路具有多个数据输出部分,各数据输出部分 基于保持在所述第 一数据锁存器的触发器中的所述灰阶数据,驱动 各数据线;所述第二驱动电路具有多个数据输出部分,各数据输出 部分基于保持在所述第二数据锁存器的触发器中的所述灰阶数据, 驱动各数据线。通过本发明,可以才艮据个别的第一和第二的移位时钟信号,釆 集灰阶总线的灰阶数据,因此,可以简化驱动梳状布线的数据线的 数据驱动器结构。此外,在本发明所涉及的数据驱动器中,从所述电子光学装置 的第 一边向第二边延伸的所述数据线延伸方向,可以与所述第 一或 第二移卩立方向相同。此外,在本发明所涉及的数据驱动器中,在以所述扫描线的延 伸方向作为长边一侧、以所述#:纟居线的延伸方向作为4豆边一侧时, 可沿所述电子光学装置的所述短边 一 侧配置所述#t据驱动器。根据本发明,数据线的数量越多,越能缩小梳状布线的电子光 学装置的安装尺寸。此外,本发明涉及一种电子光学装置,其包括多条扫描线; 以预设条数的数据线为单位梳状布线的多条数据线;多个像素;驱 动所述多条数据线的以上任一所述的数据驱动器;以及扫描所述多 条扫描线的扫描驱动器。
此外,本发明涉及的电子光学装置包括具有多条扫描线、以 预设条数的数据线为单位梳状布线的多条数据线、及多个像素的显 示面板;驱动所述多条数据线的权利要求项1至7中任一所述的数 据驱动器;以及扫描所述多条扫描线的扫描驱动器。根据本发明,提供一种可以不受灰阶数据的供给计时影响驱动 梳状布线的数据线,显示正确图像的电子光学装置。


图1是电子光学装置的构成概要框图。 图2是像素的构成模式图。图3示意性地示出了包含非梳状布线LCD面板的电子光学装 置的构成框图。图4是沿LCD面板的短边一侧进行配置的数据驱动器的示例 示意图。图5是为了驱动冲危状布线LCD面^反而配置lt据编码器的必要 性进^S兌明的示意图。图6是本实施方式中的数据驱动器构成概要的构成图。图7是一个输出单位的数据驱动器的构成概要的构成图。图8是对比例中的数据驱动器的构成的框图。图9是表示第一移位寄存器的构成例的电路图。图IO是表示第二移位寄存器的构成例的电路图。
图IIA、图IIB是表示对比例中的数据驱动器的动作例的时序图。图12是本实施方式中的数据驱动器的构成框图。图13是表示本实施方式中的数据驱动器的动作例的时序图。图14是表示采集指示信号生成电路构成例的电路图。图15是表示上升沿检测电路的构成例的电路图。图16A、图16B是采集指示信号生成电路的第一及第二动作例 的时序图。图17A、图17B是采集指示信号生成电路的第三及第四动作例 的时序图。图18是移位时钟信号生成电路的构成图。图19是表示由移位时钟信号生成电路生成第一及第二移位时 钟信号的移位计时的示例时序图。图20是表示移位时钟信号生成电路的构成例的电路图。图21是图20所示的移位时钟信号生成电路动作例的时序图。图22是表示本实施例中的数据驱动器的数据锁存器的一个动 作例的时序图。
具体实施方式
以下,对照附图,对本发明的优选实施例进4亍详细描述。此夕卜, 以下所描述的实施例不能限定本发明的^f呆护范围,而且,以下所描 述的构成也不都是本发明所必需的构成要件。l.电子光学装置图1示出了本实施例中的电子光学装置的构成概要。这里,列 举了作为电子光学装置之一的液晶装置。液晶装置可以应用在移动电话、便携式信息设备(PDA等)、数码相机、投影仪、便携式音 频播放器、大容量存储设备、录像机、电子记事本、以及GPS(全 5求定^f立系统Global Positioning System )等各种电子"i殳备上。液晶装置10包括LCD面板(广义是指显示面板。更加广义 是指电子光学装置)20、数据驱动器(源极驱动器)30、扫描驱动 器(棚4及驱动器)40、 42。此外,液晶装置10不需要包含全部这些电路模块,也可以省 略其中的部分电路才莫块。LCD面板20包括多条扫描线(栅极线);与多条扫描线交叉 的多条数据线(源极线);以及其各像素由多条扫描线中的任一条 扫描线和多条数据线中的任一条数据线所指定的多个像素。当1个 4象素例如由R、 G、 B3个颜色成分构成时,由R、 G、 B各1点计3 点构成1个〗象素。在此,可称点为构成各个^象素的要素点。对应一 个4象素的凄t据线,也可叫估文构成一个^f象素的颜色成分凄t的^:据线。 下面,为简化描述,主要对一个〗象素由1点构成的情况进4亍描述。
各像素包括薄膜晶体管(Thin Film Transistor:以下简称TFT ) (转换元件)和像素电极。TFT与数据线连接,像素电极与该TFT连接。LCD面才反20在由T者如玻璃基^反等构成的面^反基一反上形成。在 面板基^反上,i殳置有沿图1中的X方向排列且分别向Y方向延伸 的多条扫描线,以及沿Y方向排列且分别向X方向延伸的多条数 据线。在LCD面板20中,将多条凌丈据线的各凌史据线梳状布线。在 图1中,为了可以乂人LCD面^反20的第一边一侧和与该第一边一侧 相对的第二边一侧开始驱动,各lt据线^皮才危状布线。所i兌的冲危状布 线可以是指对每组预i殳凌t的lt据线(1条或多条凄t据线),人其两侧 (LCD面板20的第一边和第二边)向内侧(内部)交互进行桥b状 布线。图2给出了像素的构成示意图。在此,假设1个像素由1点构 成。在与扫描线GLm ( 1 <m《M, M、 m为整凄t)和lt据线DLn (1 < n《N, N、 n为整数)交叉点对应的位置上,设置有像素PEmn。 4象素PEmn包括TFTmn和4象素电才及PELmn。TFTmn的栅电极与扫描线GLm连4妄。TFTmn的源电4及与数据 线DLn连接。TFTmn的漏极电极与像素电极PELmn连接。在像素 电才及和对置电才及COM ( 7>共电才及)之间形成液晶电容CLmn,该对 置电极隔着液晶元件(广义上是指电子光学材料)与该像素电极对 置。而且,也可以与液晶电容CLmn并联形成保持电容器。根据像 素电极和对置电极COM之间的电压,改变像素的透射率。向对置 电才及COM施加的电压VCOM由无图示的电源电^各生成。这种LCD面板20可通过将形成诸如像素电极和TFT的第 一基 板和形成对置电极的第二基板相粘贴,在两衬底之间封入作为电子 光学材料的液晶来形成。
由扫描驱动器40、 42扫描扫描线。在图1中,l条扫描线^皮扫 描驱动器40、 42在同一时间驱动。数据线由^t据驱动器30驱动。LCD面板20的数据线包括属于 第一及第二群的数据线(或者说,LCD面板20的数据线属于第一 及第二群中的任一群)。由数据驱动器30从LCD面板20的第一边一侧开始驱动属于 第一群的tt据线。更具体地i兌,属于第一群的凝:据线,在LCD面 板20的第一边一侧与数据驱动器30的数据输出部分连接。在图1 中,凄t才居线DLl、 DL3、 DL5.....DL ( 2p-l ) ( p为自然凄t )、…属于第一群。属于第二群的数据线,被从与LCD面板20的第一边相向的第 二边一侧开始驱动。更具体地-说,属于第二群的lt据线,在LCD 面板20的第二边一侧与数据驱动器的数据输出部分连接。在图1中,凄t才居线DL2、 DL4、 DL6.....DL2p ( p为自然凄史)、…属于第二群。在此,LCD面板20的第一及第二边,可以在数据线的延伸 方向上对置。这样,在LCD面板20中进行梳状布线,以使与被选中的扫描 线连4妄并乂人相互相反的方向马区动分别与临近的{象素只寸应配置的各 个像素的颜色成分数的数据线。更具体地i兌,如图2所示,在将凄t据线冲危状布线的LCD面板 20中,与被选中的扫描线GLm连接并分别对应临近像素配置数据 线DLn、 DL ( n+l )时,数据驱动器30从LCD面板20的第一边 一侧开始驱动数据线DLn,数据驱动器30从LCD面板20的第二 边一侧驱动lt据线DL ( n+l )。
此外,将与RGB各颜色成分对应的数据线对应于1个像素配 置时的情况也是一样。在这种情况下,假设如果配置以连接被选择 的扫描线GLm,并分别对应于邻接像素的3才艮各颜色成分数据线 (Rn, Gn, Bn )为1组的H悟线DLn和以3 4艮各颜色成分凄丈l居线 (R ( n+l ), G ( n+l ), B ( n+l ))为1组的凄丈据线DL ( n+l )的话, 则数据驱动器30从LCD面板20的第一边一侧开始驱动数据线 DLn,数据驱动器30从LCD面板20的第二边一侧开始驱动数据线 DL ( n+l )。数据驱动器30根据每一个水平扫描期间提供的一水平扫描时 ,殳的灰阶数据,驱动LCD面板20的数据线DL1 DLN。更具体地 说,数据驱动器30能够根据灰阶数据驱动数据线DL1 DLN中的 至少一条。扫描驱动器40、 42扫描LCD面板20的扫描线GL1 GLM。更 具体地说,扫描驱动器40、 42在一垂直扫描期间内,依次选中扫 4苗线GL1 GLM,并马区动所选中的扫描线。数据驱动器30以及扫描驱动器40、 42被无图示的控制器控制。 控制器根据中央处理器(Central Processing Unit: CPU)等主机设 定的内容,向数据驱动器30、扫描驱动器40、 42以及电源电鴻^输 出控制信号。更具体地说,控制器向数据驱动器30以及扫描驱动 器40、 42提供诸如工作模式的设置内容和在内部生成的行同步信 号或垂直同步信号。水平同步信号决定水平扫描期间,垂直同步信 号决定垂直扫描期间。此外,控制器对数据驱动器30提供由主机生成的灰阶数据。 这时,控制器向数据驱动器30输出指示灰阶数据的供给开始计时 的允许输入输出信号EIO,并在该供给开始计时后的经过少见定期间 后依次输出灰阶数据。控制器所输出的灰阶数据分别对应各数据 线,并按照LCD面板20的数据线的排列顺序提供给数据驱动器30。 此外,控制器对电源电路进行对置电极COM的电压VCOM的 极性反转计时控制。电源电路基于外部提供的基准电压,生成LCD 面板20的各种电压和对置电极COM的电压VCOM。另外,在图1中,液晶装置10可以包括控制器,控制器也可 以-没置在液晶装置10的外部。或者,控制器可以和主才几(无图示) 一起包含在液晶装置10内。同时,扫描驱动器40、 42、控制器和电源电路中至少有一个可 以内置在凄丈据驱动器30内。另外,可以在LCD面4反20上形成ti:据驱动器30、扫描驱动器 40、 42、控制器以及电源电3各中的部分或全部。例如,可以在LCD 面才反20上形成显示驱动器30和扫描驱动器40、 42。这时,LCD 面板20可以称为电子光学装置,LCD面板20可包括多条数据线、 多条扫描线、各像素由多条数据线中的任一条和多条扫描线中的任 一条所规定的多个像素、驱动多条数据线的数据驱动器、以及扫描 多条扫描线的扫描驱动器。在LCD面板20的^象素形成区域形成多 个像素。下面就梳状布线LCD面板的优点加以描述。图3示意性地示出了包含非才危状布线LCD面板的电子光学装 置的构成图。图3中的电子光学装置80包括非梳状布线LCD面板 90。在LCD面板90中,从第一边一侧开始由数据驱动器92驱动 各数据线。因此,需要布线区域,用于将数据驱动器92的各数据 输出部分和LCD面板90的各数据线进行连接。如果数据线的数量 变多,LCD面板90的第一边和第二边的长度变长,则需要折弯各 布线,同时也需要布线区^^的宽度为W0。
反之,在图1所示的电子光学装置10中,在LCD面才反20的 第一和第二边一侧^又需要比宽度W0窄的宽度Wl、 W2。考虑到向电子才几器中装配,让LCD面^反的短边方向的长度增 长不如让LCD面板(电子光学装置)的长边方向上的长度增长更 好,其理由之一可列举电子机器的显示部分的额缘变宽等在设计方 面上的不i"更。在图3中LCD面才反的短边方向的长度增加的方法相比,在图1 所示LCD面^反的长边方向上的增加长度有第一及第二边一侧的布 线区域的宽度可以几乎同等地变窄的优点。同时,在图l中,可以 缩小图3中的非布线区域的面积,缩小安装尺寸。在数据驱动器30的各个数据输出部分的排列顺序对应LCD面 板20的数据线的排列顺序时(即,数据驱动器30的各个数据输出 部分的排列顺序与LCD面板20的数据线的排列顺序相同时),如 图4所示,通过沿着LCD面板20的短边一侧配置数据驱动器30, 可以从第 一 及笫二边 一 侧配置连接各数据输出部分与各数据线的 布线,/人而达到简^f匕布线、缩小布线区i或的目的。但是,当驱动LCD面板20时,在接收由通用控制器对应数据 线的排列顺序输出的灰阶数据的数据驱动器30中,需要改变被接 收到的灰阶凄t据的顺序。数据驱动器30具有数据输出部分OUT1 OUT 320,各个数据 输出部分按照从第 一边到第二边的方向排列。各个数据输出部分与 LCD面板20的各数据线相对应。通用的控制器如图5所示,与基准时钟信号CPH同步向数据 驱动器30提供分别对应数据线DL1 DL320的灰阶数据 DATA1 DATA 320。凄t据驱动器30在驱动如图3所示的非梳状布 线的LCD面板时,数据输出部分OUTl与数据线DLl连接,数据 输出部分OUT2与数据线DL2连接,...,数据输出部分OUT 320 与数据线DL 320连接,因此,可以正确进行显示。但是,如图1 或图4所示,lt据驱动器在驱动冲虎状布线的LCD面板时,数据输 出部分OUTl与数据线DLl连接,数据输出部分OUT2与数据线 DL3连接,…,数据输出部分OUT320与数据线DL2连接,因此, 不能显示想要的图像。因此,需要通过4丸行一个改变灰阶凄t据顺序的编码处理过程, 从而改变如图5所示的灰阶数据的排列顺序。因此,当通过由通用 控制器进行显示控制的数据驱动器驱动梳状布线LCD面板时,添 加一个进^亍上述编码处理的专用数据编码器IC,并4吏安装尺寸不可 避免地增大。通过本实施例中的数据驱动器30,根据由通用的控制器提供的 灰阶数据,可以驱动梳状布线LCD面板。此外,从输出指示灰阶数据的供给开始计时信号(允许输入输 出信号EIO)后,到对应该信号,向数据驱动器30输出灰阶数据 为止的期间,会因控制器的种类的不同而不同。因此,采集灰阶总 线上的灰阶数据的时间受提供数据的控制器的种类影响,这样,在 为驱动上述梳状布线的数据线而改变其排列顺序并采集灰阶数据 时,所采集到的灰阶数据的顺序有时会不同。这样,在本实施例中的数据驱动器30,就可以不需依赖灰阶数据的 供全合计时而驱动 一危状布线的凄t据线。2.数据驱动器图6示出的是本实施例中的数据驱动器30的构成概要。数据 驱动器30包括数据锁存器100 ,线锁存器200 , DAC (Digital-to-Analog Coverter )(广义是指电压选择电3各)300,以及 凄t才居马区动电^各400。数据锁存器100在一个水平扫描周期获取灰阶数据。线锁存器200将数据锁存器100才艮据水平同步信号HSYNC锁 存所获取的灰阶数据。DAC 300从各基准电压对应灰阶数据的多个基准电压中,作为 与来自线锁存器200的灰阶数据对应的驱动电压(灰阶电压)分别 输出到各数据线。更具体地说,DAC300将灰阶数据译码,根据译 码结果选择多个基准电压中的任意一个。将在DAC 300中被选中的 基准电压作为驱动电压输出到数据线驱动电路400中。数据线驱动电路400,有320个数据输出部分OUTl OUT 320。 数据线驱动电路400通过数据输出部分OUTl OUT 320,基于从 DAC 300输出的驱动电压驱动数据线DL1 DLN。在数据线驱动电 路400中,各数据输出部分OUT根据灰阶数据(锁存数据)驱动 各数据线的多个数据输出部分(OUTl OUT 320 )对应多个数据线 的各数据线的排列顺序配置。在此,数据线驱动电路400,被当作 具有320个数据输出部分OUT 1 OUT 320,4旦其数量并不限定于此。图7示出的是数据驱动器30的一个输出单位的构成概要。数据锁存器100-1锁存对应LCD面板的数据线的排列顺序,供 给灰阶数据的灰阶总线的例如一个像素的灰阶数据。若一个像素由 RGB的各种颜色成分像素构成时,锁存3点灰阶数据。锁存到数据 锁存器100-1的灰阶数据作为锁存数据LAT1 ^是供主会线锁存器 200-1。
线锁存器200-1基于水平同步信号HSYNC,将俘获到数据锁 存器100-1的锁存数据LAT1锁存。锁存在线锁存器200-1中的灰 阶数据作为锁存数据LLAT1提供给DAC 300-1。DAC 300-1生成对应锁存数据LLAT1的驱动电压GV1。更具 体地讲,DAC 300-1生成锁存数据LLAT1中对应各点的灰阶数据的 驱动电压GV1。数据线驱动电路400-1 (数据输出部分OUTl)基于来自DAC 300-1的驱动电压GV1,向连接到该数据输出部分OUTl的数据线 DL1输出数据信号。下面,在与比较例中的数据驱动器的对比中,对本实施例中的 凌l据驱动器30的详细构成进行描述。图8示出的是比较例中数据驱动器的详细的构成举例。比專交例中的凄U居驱动器700可以代卢齐图1或图4中的凝:才居驱动 器30,驱动LCD面板20的桥L状布线数据线。凄t据驱动器700包括灰阶总线110、第一及第二时钟信号线 120和130、第一及第二移位寄存器140和150、第一及第二凝:据锁 存器160和170、第一及第二线锁存器210和220,以及lt据线驱 动部分600。数据线驱动部分600包括第一及第二驱动电路410、 420。对应数据线DL1 DLN的各数据线的排列顺序,向灰阶总线110 提供灰阶数据。向第一时钟信号线120提供第一移位时钟信号 CLK1。向第二时钟信号线130中提供第二移位时钟信号CLK2。第一移位寄存器140有多个触发器,基于第一移位时钟信号 CLK1,将第一移位启动信号ST1 (第一采集指示信号)在第一移
位方向移位,并从各触发器输出移位输出。第一移位方向可以是从LCD面板20的第一边到第二边的方向。第一移位寄存器140的移 位输出SF01 SFO 160被输出到第一数据锁存器160。在图9中示出了第一移位寄存器140的构成例。在第一移位寄 存器140中,D触发器(以下简称DFF) 1 DFF160被串联,使得 在第一移位方向第一移位启动信号ST1移位。DFFk ( 1《k< 159, k为自然数)的Q端子与下一段的DFF (k+l )的D端子连接。各 DFF在输入C端子的输入信号的上升沿俘获输入D端子的输入信 号,并由Q端子输出保持的信号作为移位输出SFO。在图8中,第二移位寄存器150有多个触发器,基于第二移位 时钟信号CLK2,将第二移位启动信号ST2 (第二采集指示信号) 在与第一移位方向相反的第二移位方向移位,并从各触发器输出移 <立丰命出。第二移4立方向可以为乂人LCD面斧反20的第二边到第一边的 方向。第二移4立寄存器150的移^f立丰lT出SFO 161 DFF 320 4皮丰lr出到 第二数据锁存器170中。在图10中示出了第二移位寄存器150的构成例。在第二移位 寄存器150中,DFF 320 DFF 161 ^皮串联,使得在第二移位方向第 二移^立启动4言号ST2移^f立。DFFj (162《j<320, j为自然H)的Q 端子与下一段的DFF (j-l)的D端子连4妄。各DFF在输入C端子 的输入信号的上升沿俘获输入D端子的输入信号,并将保持的信号 作为移位输出SFO由Q端子输出。在图8中,第一数据锁存器160有各触发器对应数据输出部分 OUTl OUT 160的各数据输出部分的多个触发器(FF) 1 160 (无 图示)。FFi( 1 <i《160)基于第一移位寄存器140的移位输出SFOi, 保持灰阶总线110的灰阶数据。保持在第一数据锁存器160的触发 器中的灰阶凄t据作为锁存凄t据LAT1 LAT 160 4皮输出到第一线锁存 器210中。 第二数据锁存器170有各触发器对应数据输出部分OUT 161 OUT 320的各凄t据输出部分的多个触发器(FF) 161~320 (无 图示)。FFi (161《i《320)基于第二移位寄存器150的移位输出 SFOi,保持灰阶总线110的灰阶数据。保持在第二数据锁存器170 的触发器中的灰阶数据作为锁存数据LAT 161 LAT 320被输出到 第二线锁存器220中。第一及第二线锁存器210、 220基于水平同步信号HSYNC,保 持被第一及第二数据锁存器160、 170所保持的灰阶数据。被第一 及第二线锁存器210、 220所保持的灰阶数据被提供给数据线驱动 部分600。数据线驱动部分600与图6中的DAC 300及数据线驱动电路 400有同样的功能。第一驱动电路410基于被第一线锁存器210所保持的灰阶数据,驱动数据线DLI、 DL3.....DL319(第一群数据线)。第二驱动电路420基于被第二线锁存器220所保持的灰阶数据,驱动数据线DL320、 DL318.....DL4、 DL2 (第二群数据线)。这样,第一及第二数据锁存器160、 170根据可以相互分别生 成的移位输出,就可以采集被共同连接的灰阶总线110的灰阶数据。 这样,在第一及第二凄t据锁存器160、 170中,就可以分别改变灰 阶总线的灰阶数据的排列顺序,获取对应各数据输出部分的锁存数据。在图IIA、图11B中示出的是图8所示的数据驱动器700的动 作例的时序图。此外,在图IIA、图IIB中,用于驱动彩:据线DL1 的灰阶凌t净居DATA1 、用于驱动凄W居线DL2的灰阶凄t據DATA2、… 分别用"1"、 "2"、…表示。此外,在图IIA、图11B中示出了在 第一数据锁存器160中采集灰阶数据的定时例。
在图IIA中,当输入负逻辑水平同步信号HSYNC的脉冲时, 数据驱动器700在基于该水平扫描期间用的灰阶数据驱动数据线, 同时,开始采集下一个水平扫描期间用的灰阶数据。并且,在数据驱动器700中,提供与控制器输出的允许输入输 出信号EIO和该允许输入输出信号EIO对应的灰阶数据(D)。与 基准时钟信号CPH同步供给灰阶数据(D )。在数据驱动器700中,基于允许输入输出信号EIO生成第一移 位启动信号ST1。而且,在lt据驱动器700中,以基准时钟信号CPH 锁存来自控制器的灰阶数据(D),将被锁存的灰阶数据输出到灰阶 总线110。向第一时钟信号线120提供第一移位时钟信号CLK1。第一移 位时钟信号CLK1在初段采集期间内,具有用于采集第一移位启动 信号ST1的脉冲,在数据采集期间,具有以基准时钟信号CPH的 上升沿为基准的分频时钟信号。在第一移位寄存器140中,在初段釆集期间,当第一移位启动 信号ST1被俘获,在数据俘获期间与分频时钟信号同步输出移位输 出SFOl、 SF02、…、SFO 160。在第一数据锁存器160中,在FFi ( 1 < i < 160 )移位输出SFOi 的下降沿俘获灰阶总线110的灰阶数据。因此,在移位输出SFOl 的下降沿,灰阶总线110的灰阶数据DATA1被俘获,在移位输出 SF02的下降沿,灰阶总线110的灰阶数据DATA3被俘获,…,在 移位输出SFO 160的下降沿,获取灰阶总线110的灰阶数据DATA 319。此外,在图11A中示出的是第一数据锁存器160的灰阶数据的 采集计时,在第二数据锁存器170中采集灰阶数据的采集计时也同号ST2与第一的移位启动信号ST1为同 相位的信号,被提供给第二时钟信号线130的第二移位时钟信号 CLK2在初段采集期间,具有用于俘获第二移位启动信号ST2的上 升沿,在数据采集期间,具有与第一移位时钟信号CLK1反相的分 频时钟信号。因此,采用第二移位寄存器150,若在初段采集期间,采集第 二移位启动信号ST2,则在数据采集期间,与分频时钟信号同步输 出移位输出SF0320、 SF0319..... SF0 161。这样,第二数据锁存器170在FFi( 161《i《320 )移位输出SFOi 的下降沿俘获灰阶总线110的灰阶数据。因此,在移位输出SFO 320 的下降沿,灰阶总线110的灰阶数据DATA2被俘获,在移位输出 SFO 319的下降沿,灰阶总线110的灰阶凄t据DATA4被俘获,…, 在移位输出SFO 161的下降沿,灰阶总线110的灰阶数据DATA 320 被俘获。如上所述,基于被保持在第一数据锁存器160的多个触发器中 的数据(LAT1 LAT 160),从LCD面板20 (电子光学装置)的第 一边一侧开始驱动数据线;基于^皮保持在第二^:据锁存器170的多 个触发器中的数据(LAT 161 320),从LCD面板20 (电子光学装 置)的第二边一侧开始驱动数据线,这样,不用数据编码器IC,就 可以驱动才危状布线LCD面才反20。但是,在图11B中,控制器输出允许输入输出信号EIO后,到 对应该允许输入输出信号EIO将灰阶数据输出到数据驱动器为止 的时4爻与图11A不同。这时,由于移位输出SFOl、 SF02..... SFO160的输出计时与图11A相同,故不能正确采集灰阶总线110的灰阶数据。因此, 不能驱动冲危状布线凄t据线并显示正确的图4象。 因此,本实施例的数据驱动器30,"没置采集开始计时设定寄存 器和采集指示信号生成电路,仅可以在对应采集开始计时设定寄存 器的设定数据的期间内,使允许输出输入信号EIO延迟,生成第一 及第二的移位启动信号ST1、 ST2。这样,不依赖各控制器各不相 同的灰阶数据的供给计时,就能够按正确顺序采集用于驱动梳状布 线的数据线灰阶数据。在图12中示出的是本实施例的数据驱动器30的详细的构成 例。在图12中,在与图8所示的比较例中的数据驱动器相同的部 分用同一符号表示,相应说明予以省略。图6中的凝:据锁存器100包括图12中的灰阶总线110,第一 及第二时钟信号线120、 130,第一及第二移位寄存器140、 150, 以及第一及第二数据锁存器160、 170。同时,图6中的数据锁存器 100包括图12中的采集开始计时设定寄存器650和釆集指示信号 生成电路652。图6中的线锁存器200包括图12中的第一及第二 线锁存器210、 220。此外,图6中的DAC 300、数据线驱动电路400相当于图12 中的数据线驱动部分600。第一驱动电路410相当于数据输出部分 OUTl OUT 160 。 第二驱动电i^各420相当于凄t据输出部分 OUT161 OUT320。本实施例中的凄t据驱动器30与图8所示比4交例中的凄t据驱动 器700的不同点在于其包括如上所述的采集开始计时设定寄存器 650和采集指示信号生成电路652。在采集指示信号生成电路652 中所生成的第一及第二移位启动信号ST1、 ST2(第一及第二釆集 指示信号)被提供给第一及第二移位寄存器140、 150。在采集开始计时设定寄存器650中,以指示被控制器等供给的 灰阶数据的供给开始计时的信号(允许输入输出信号EIO )为基准,
设定用于设定该灰阶数据的采集开始计时的数据。该数据由主机或 控制器设定。例如,控制器通过主机将由控制器所设定的内容设定在数据驱动器30的釆集开始计时设定寄存器650中。采集指示信号生成电路652仅在被采集开始计时设定寄存器 650 i殳定的凄t据的对应期间内,生成4吏允许llT出输入信号EIO (指 示灰阶数据供给开始计时的信号)延迟的第一及第二的移位启动信 号ST1、 ST2 (第一及第二采集指示信号)。通过研究第一及第二移 位时钟信号CLK1、 CLK2,可以使第一及第二移位启动信号ST1、 ST2作为同相位的信号。虽然在这里将第一及第二移位启动信号 ST1、 ST2作为同相位的信号,^旦并不^f又限于此。这样,第一移位寄存器140,基于第一移位时钟信号CLK1将 第一移位启动信号ST1在第一移位方向移位,并依次输出移位输出SFOl、 SF02.....SFO160。因此,第一凄t据锁存器160在基于第一移位启动信号ST1 (第一采集指示信号)的采集计时内采集灰阶 总线110的灰阶凄t据。同样,第二移位寄存器150基于第二移位时钟信号CLK2将第 二移4立启动信号ST2在第二移位方向移4立,依次1#出移4立1叙出 SFO320、 SF0319、…、SF0161。因此,第二数据锁存器170在基 于第二移位启动信号ST2 (第二采集指示信号)的采集计时内采集 灰阶总线110的灰阶数据。在图13中示出的是图12所示的凄t据驱动器30的动作例的时 序图。此外,在图13中,用于驱动数据线DL1的灰阶数据DATA1、 用于驱动数据线DL2的灰阶数据DATA2、…分别用"1"、 "2"、… 表示。同时,在图13中示出了在第一数据锁存器160中采集灰阶 凄丈据的计时例。
在图13中,当负逻辑的7K平同步信号HSYNC的脉冲被输入 时,数据驱动器30在基于该水平扫描期间的灰阶数据驱动数据线 的同时,开始釆集下一个水平扫描期间用的灰阶数据。并且,数据驱动器30提供来自控制器的允许输入输出信号EIO 和对应该允许输入输出信号EIO的灰阶数据(D )。与基准时钟信号 CPH同步供给灰阶数据(D )。在数据驱动器30中,通过控制器,预先对采集开始计时设定 寄存器650,设定与图13中的时间T对应的数据(如基准时钟信号 CPH的时钟信号H "1")。并且,在lt据驱动器30中,基于允许输入输出信号EIO生成 第一移位启动信号ST1。这时,在数据驱动器30,在采集指示信号 生成电路652中,根据采集开始计时设定寄存器650的设定内容生 成仅在期间T内使允许输出输入信号EIO ^皮延迟的第 一及第二移位 启动信号ST1、 ST2。再有,在数据驱动器30中,通过基准时钟信号CPH,锁存来 自控制器的灰阶数据(D),被锁存的灰阶数据输出到灰阶总线110。在第一移位寄存器140中,在初段采集期间内,若第一移位启 动信号ST1被俘获时,则在数据俘获期间内与分频时钟信号同步输 出移位输出SFOl、 SF02、…、SFO160。在第一ft据锁存器160中,FFi ( 1 < i < 160 )在移位输出SFOi 的下降沿俘获灰阶总线的110的灰阶数据。因此,在移位输出SFOl 的下降沿灰阶总线110的灰阶数据DATA1被俘获,在移位输出 SFO2的下降沿灰阶总线110的灰阶数据DATA3被俘获,…,在移 位输出SFO160的下降沿灰阶总线110的灰阶数据DATA319被俘 获。 此外,在图13中,给出了第一数据锁存器160的灰阶数据的 俘获时间,在第二数据锁存器170中俘获灰阶数据的时间也同样。 这样,在第二移位寄存器150中,如果在初段俘获期间俘获第二移 位启动信号ST2,则在数据俘获期间内与分频时钟信号同步输出移 位输出SFO320、 SF0319、…、SF0161。这才羊,在第二凄t才居锁存器170中,FFi (161《i<320)在移4立 输出SFOi的下降沿俘获灰阶总线的110的灰阶数据。因此,在移 位输出SFO320的下降沿俘获灰阶总线110的灰阶数据DATA2,在 移位输出SF0319的下降沿俘获灰阶总线110的灰阶数据 DATA4,…,在移位输出SF0161的下降沿俘获灰阶总线110的灰 阶数据DATA320。这样,在数据驱动器30中,按照釆集开始计时设定寄存器650 的设定内容,让允许输入输出信号EIO延迟,生成第一及第二移位 启动信号ST1、 ST2,因此,与图IIB不同,4吏正确获取灰阶总线 110的灰阶lt据成为可能。接下来,对采集指示信号生成电路652的详细的构成例进行说明。图14示出的是图12所示的采集指示信号生成电路652的电路 构成例。在图14中,假设在采集开始计时设定寄存器650中设定4位的^t据。采集指示信号生成电路652含有计数基准时钟信号CPH(或者 对应基准时钟信号CPH的时钟信号)的脉动计数器660 (广义是指 计数器)。并且,以允许输入输出信号EIO (指示灰阶数据的供给 开始计时的信号)为基准开始脉动计数器660的计数,以其计数值 对应由采集开始计时设定寄存器650所设定的数据的第一计数值为 条件,生成其电平变化的第一及第二移位启动信号ST1、 ST2。
月永动计凄丈器660包4舌带复^f立的DFF,即DFR1 DFR4。各DFR 在输入C端子的输入信号的上升沿保持输入D端子的输入信号,在 所保持的信号由D端子输出的同时,将所保持的信号的反转信号从 XQ端子输出。并且,输入到DFR的R端子的输入信号在"L,,电 平时,该DFR被初始化。在DFR1 DFR4中,各自的XQ端子分別 与D端子连4妄。DFR1 DFR3的XQ端子一皮连4妻在下一^殳的DFR的 C端子上。7JC平同步信号HSYNC被共同提供给DFR1 DFR4的R 端子。此夕卜,在图14中,脉动计数器660在序列才企测电^各662中经 过规定的序列后,计数与输入了允许输入输出信号EIO后的基准时 钟信号CPH对应的内部时钟信号ICLK。序列4企测电^各662包4舌DFR5 、 DFR6 。系统电源电压Vdd祐_ 提供给DFR5的D端子。水平同步信号HSYNC的反转信号被提供 给DFR5的C端子。DFR6的D端子被连接在DFR5的Q端子上。 允许输出信号EIO被提供给DFR6的C端子。能够从DFR6的QREIO。反转复位信号XRES的反转信号和EIO的输出信号EIO-OUT 的反转"或"运算结果被提供给DFR5、 DFR6的R端子。EIO的 输出信号EIO-OUT是表示诸如级联数据驱动器时的下一个数据驱 动器,因允许输入输出信号(EIO)或采集的灰阶数据已经满了的 信号。反转复位信号XRES是lt据驱动器30的初始化信号。上述结构的序列检测电路662,在负逻辑的水平信号HSYNC 上升后,输出表示正逻辑的允许输入输出信号EIO上升、基准时钟 信号CPH已上升的检测信号REIO。此外,采集指示信号生成电路652包括D锁存器664。 D锁存 器664在向C端子的输入信号为"H"电平时,将向D端子的输入 信号原样从M端子输出,保持C端子的输入信号由"H"电平向"L"
电平变化时的输入到D端子的输入信号,并/人M端子输出。DFR6 的Q端子纟皮连4妾在D锁存器664的D端子上。基准时钟信号CPH 被提供给D锁存器664的C端子。检测锁存信号SEIO从D锁存器 的M端子丰餘出。并且,基准时钟信号CPH、检测锁存信号SEIO、比4交结果信 号COMP的反转信号被输入到第一屏蔽电路666。第一屏蔽电路666 将基准时钟信号CPH、检测锁存信号SEIO、比较结果信号COMP 的反转信号进行反转"与"运算结果作为内部时钟信号ICLK输出。比较结果信号COMP由比较电路668生成。比较电路668比较 来自DFR1 DFR4的各Q端子的输出信号和采集开始计时i殳定寄存 器650的设定数据C〈 0>的各点,并输出比较结果信号。通过第一屏蔽电路666,由序列检测电路662检测规定的序列 后提供给脉动计数器660的内部时钟信号ICLK,根据比较结果信 号COMP被锁存。更加具体地讲,脉动计数器660的计数值在成为 对应期间T的设定数据(第 一计数值)后,固定被输入到脉动计数 器660的内部时钟信号ICLK (基准时钟信号),使计数动作停止。 这样,就省略了无用的计数而达到低耗电化。此外,序列检测电路662的检测信号REIO和比较结果信号 COMP被输入到第二屏蔽电路670中。第二屏蔽电路670将检测信 号REIO和比较结果信号COMP的"与"运算结果作为内部允许输 入输出信号I-EIO输出。即,采集指示信号生成电路652在脉动计 数器660的计数值成为对应时间T的设定数据(第一计数值)为止 的期间内,屏蔽基于允许输入输出信号EIO (指示灰阶凄史据的供给 开始计时的〗言号)生成的纟企测4言号REIO,生成第一及第二移4立启 动信号ST1、 ST2 (第一及第二采集指示信号)。
此外,在图14中,第一及第二移位启动信号ST1、 ST2由上升 沿4企测电^各672生成。上升沿4企测电路672检测内部允许输入输出 信号I-EIO的上升沿,在冲企测出该上升沿时,可以生成正逻辑的月永 沖。这样,上升沿检测电路672可实现如图15所示的结构。在图16A、图16B中示出的是图14所示的采集指示信号生成 电路652的第一及第二动作例的时序图。图16A示出的是当采集开 始计时设定寄存器650被设定为"0"、基准时钟信号CPH为"H" 电平时允许输入输出信号EIO 一皮输入时的动作例。图16B示出的是 当采集开始计时设定寄存器650被设定为"0"、基准时钟信号CPH 为"L"电平时允许输入输出信号EICM皮输入时的动作例。这时,当允许输入输出信号EICM皮输入时,内部允许输入输出 信号I-EIO上升,对应其上升沿的脉冲作为第一移位启动〗言号ST1 被输出。在图16A、图16B中仅示出了第一移位启动信号ST1,但 第二移位启动信号ST2也同样。在图17A、图17B中示出的是图14所示的采集指示信号生成 电路652的第三及第四动作例的时序图。图17A示出的是当采集开 始计时i殳定寄存器65(H皮设定为"2"、基准时钟信号CPH为"H" 电平时允许llT入^r出信号EICM皮输入时的动作例。图17B示出的是 当采集开始计时设定寄存器650被设定为"8"、基准时钟信号CPH 为"L" ^氐电平时允许输入输出信号EICM皮输入时的动作例。在图17A中,输入了允许llT入输出信号EIO后,在基准时钟 信号CPH的第二个下降沿,内部允许输入输出信号I-EIO变为"H" 电平。并且,与内部允许输入输出信号I-EIO的上升对应的脉沖被 作为第 一移位启动信号输出。在图17B中,输入了允许输入输出信号EIO后,使基准时钟信 号CPH的第8个上升时间与基准时钟信号CPH的下降沿同步的时
间点,内部允许输入输出信号i-eio变为"h"高电平。并且,与内部允许输入^r出信号i-eio的上升沿对应的力永沖^皮作为第一移位启动信号st1输出。在图17a、图17b中仅示出了第一移位启动信号st1,第二移 位启动信号st2也同样。在图12所示的数据驱动器30中,最好将第一及第二移位启动 信号st1、 st2作为同相位的信号。其理由为有必要将第一及第 二移〗立启动^f言号st1、 st2分别生成。第一及第二移位启动信号st1、 st2为同相位信号时,在第一 及第二移位寄存器140、 150的初段,需要生成用于分别获取第一 及第二移位启动信号st1、 st2的第一及第二移位时钟信号clk1、 clk2。因此,数据驱动器30最好包括如下所示的移位时钟信号生 成电路。图18示出的是移位时钟信号生成电路的构成概要。移位时钟信号生成电路800基于同步供给灰阶数据的基准时钟 信号cph,生成第一及第二移位时钟信号clk1、 clk2。移位时钟信号生成电路800生成包含相互相位反转的时间段的 第一及第二移位时钟信号clk1、 clk2。这样,通过生成第一及第 二移位时钟信号clk1、 clk2,可以将第一及第二移位启动信号 st1、 st2作为同相位的信号输出,并可简化构成及控制。在图19中,示出的是一个移位时钟信号生成电路800的第一 及第二移位时钟信号clk1、 clk2的生成计时例。移位时钟信号生成电^各800生成》见定初^殳釆集期间和凄t据采集 期间(移位动作期间)的时钟选拷,信号clk-select。初萃殳采集期 间可以是在第一移位寄存器140读取第一移位启动信号ST1的期 间,或者在第二移位寄存器150读取第二移位启动信号ST2的期间。 数据俘获期间也可以叫做在初段采集期间经过后,将在该初段采集 期间俘获的各移位启动信号移位的期间。并且, -使用时钟选裤,信号CLK-SELECT, 4吏第一及第二移位时 钟信号CLK1、 CLK2分别具有用于采集第一及第二移位启动信号 ST1、 ST2的沿(edge)。因此,在初段采集期间,生成基准时钟信号CPH的脉冲Pl。 此外,将基准时钟信号CPH分频,生成分频时钟信号CPHD。分频 时钟信号CPHD成为第二移位时钟信号CLK2。再使分频时钟信号 CPHD的相位反转,生成反转分频时钟信号XCPHD。然后,通过时钟选择信号CLK-SELECT,在初段采集期间选才奪 输出基准时钟信号CPH的脉冲Pl,在数据采集期间选择输出反转 分频时钟信号XCPHD,这样,生成第一移位时钟信号CLK1。在图20中,示出的是移位时钟信号生成电i 各800的具体的构 成例的电3各图。在图21中,示出的是图20中的移位时钟信号生成电路800的动4乍i十时的一例。在图20及图21中,4吏用基准时4中信号CPH生成时钟信号 CLK-A、 CLK-B,并^皮时钟选4奪信号CLK-SELECT选#^俞出。第 二移位时钟信号CLK2是将时钟信号CLK-B反转的信号。第一移 位时钟信号CLK1是指在时钟选才奪信号CLK-SELECT为"L"电平 的初段俘获期间内选择输出时钟信号CLK-A,以及在时钟选择信号 CLK-SELECT为"H"电平的凄史据采集期间内选择输出时钟信号 CLK-B的信号。
并且,通过上述第一及第二移位启动信号ST1、 ST2,以及第 一及第二移位时钟信号CLK1、 CLK2,在数据驱动器30的数据锁 存器100中,如下进行动作。在图22中示出的是数据驱动器30的数据锁存器100的动作计 时的一侈'J。在此,假设"2"是在采集开始计时设定寄存器650中作为被 设定的数据。同时,灰阶数据DATA1对应数据线DL1 (在图22中 仅为"l"),灰阶数据DATA2对应数据线DL2 (在图22中仅为 "2"),…进行表示。并且,在灰阶总线110,与基准时钟信号CPH 同步输出灰阶数据。在图22中,^L输入了允许输入输出信号EIO后,内部允许输 入输出信号I-EIO在基准时钟信号CPH的第二个下降沿变为"H" 电平。并且,将与内部允许输入输出信号I-EIO的上升沿对应的脉 沖作为第一移位启动信号ST1输出,将第二移位启动信号ST2作为 与第一移位启动信号ST1同相位的信号输出。在第一移位寄存器140中,与第一移位时钟信号CLK1的上升 沿同步移位第一移位启动信号ST1。结果,第一移位寄存器140按 照移位输出SFO 1 SFO 160的顺序输出各移位flr出。同时,在第一移位寄存器140的移位动作中,第二移位寄存器 150,与第二的移位时钟信号CLK2的上升沿同步移位第二移位启 动信号ST2。结果,第二移位寄存器150按照移位输出SFO 320 SFO 161的顺序输出各移位输出。在第一数据锁存器160中,在来自第一移位寄存器140的各移 位输出的下降沿俘获灰阶总线110的灰阶数据。结果,第一数据锁 存器160在移位输出SFOl的下降沿俘获灰阶数据DATAl,在移位
输出SF02的下降沿俘获灰阶数据DATA3,移位输出SF03的下降 沿俘获灰阶数据DATA5,…。另一方面,在第二数据锁存器170中,在来自第二移位寄存器 150的各移位输出的下降沿,俘获灰阶总线110的灰阶数据。结果, 第二数据锁存器170在移位输出SFO320的下降沿俘获灰阶数据 DATA2,在移位输出SF0319的下降沿俘获灰阶数据DATA4,移位 输出SF0318的下降沿俘获灰阶数据DATA6,…。这样,就可采集对应梳状布线LCD面板20的各数据线的经数 据编码处理后的灰阶数据(参照图5),供给分别对应于图1或图4 所示的LCD面板20的数据线DL1 DL320的灰阶数据 DATA1 DATA320,进而正确的图像显示得以实现。并且,即使依 控制器的不同而改变以控制器输出的允许输入输出信号EIO的变 化点为基准,到该控制器的灰阶数据被开始供给为止的期间,也可 以按正确顺序获取用于驱动梳状布线的数据线的灰阶数据。而且,本发明并不局限定于上述实施例,可在本发明的宗旨范 围内进4亍各种变形。在所述的实施例中,虽然以显示面才反的各像素 具有TFT的有源矩阵方式的液晶面4反为例进4于了描述,^f旦并不4义限 于此。也可适用于无源矩阵方式的液晶面4反。同时,不^f又限于液晶 面板,如也可适用于等离子体显示装置。此外,在由3点构成1个像素的时候,通过将上述各数据线替 换为以3 4艮颜色成分数据线为1组,也能够实现同样的效果。而且,在本实施例中,将第一及第二移位方向作为诸如图12 所示的方向进行了说明,但并不仅限于此。
而且,在本发明的从属权利要求涉及的发明中,可以省略一部 分被从属权利要求的构成要件。而且,本发明的独立权利要求l所 涉及的发明要部也可以从属于其他独立权利要求。尽管本发明已经参照附图和优选实施例进行了说明,但是,对 于本领域的技术人员来说,本发明可以有各种更改和变化。本发明 的各种更改、变化和等同替换均由所附的权利要求书的内容涵盖。
权利要求
1.一种驱动器,用于驱动电子光学装置,其特征在于包括采集开始计时设定寄存器,设定有第一数据;采集指示信号生成电路,用于生成使第一信号延迟与所述第一数据对应的期间的第二信号和第三信号;第一数据锁存器,基于所述第二信号,将灰阶数据作为第二数据进行采集;第二数据锁存器,基于所述第三信号,将所述灰阶数据作为第三数据进行采集;第一驱动电路,基于所述第二数据输出第四数据;以及第二驱动电路,基于所述第三数据输出第五数据。
2. 根据权利要求1所述的驱动器,其特征在于所述采集指示信号生成电路包括用于统计与供给所述灰 阶数据的计时同步的基准时钟信号的计数器,以所述第一信号为基准,所述计数器开始计数,并生成 以其计数值变为与所述采集开始计时设定寄存器所设定的所述第 一数据对应的第 一计数值为条件,其电平发生变化的所述 第一及第二信号。
3. 根据权利要求2所述的驱动器,其特征在于所述采集指示信号生成电路在所述计数器的计数值达到 所述第一计数值的期间,通过屏蔽所述第一信号,生成所述第 一及第二信号。
4. 根据权利要求2所述的驱动器,其特征在于在所述计数器的计数值达到所述第 一 计数值后,使所述 计数器的计凄t动作停止。
5. 根据权利要求1所述的驱动器,其特征在于包括第一移位寄存器,其具有多个触发器,基于第一移位时 钟信号,在第一移位方向上移位第一信号,并从各触发器输出 移位输出;第二移位寄存器,其具有多个触发器,基于第二移位时 钟信号,在与所述第一移位方向相反的第二移位方向上移位第 二信号,并从各触发器输出移位输出;第一数据锁存器,其具有多个触发器,各触发器基于所 述第 一移位寄存器的移位输出,保持对输出到所述灰阶总线并 与所述预设条数的数据线对应的灰阶数据;以及第二数据锁存器,其具有多个触发器,各触发器基于所 述第二移位寄存器的移位输出,保持对输出到所述灰阶总线并 与所述预设条数的数据线对应的灰阶数据,并且,所述第一驱动电路,其具有多个数据输出部分, 各数据输出部分基于保持在所述第一数据锁存器的触发器中 的所述灰阶#:据驱动各#:据线;所述第二驱动电路,其具有多个数据输出部分,各数据 输出部分基于保持在所述第二数据锁存器的触发器中的所述 灰阶数据驱动各数据线。
6. 根据权利要求5所述的驱动器,其特征在于从所述电子光学装置的第一边向第二边延伸的所述数据 线延伸方向与所述第一或第二的移4立方向是相同的方向。
7. 根据权利要求1所述的驱动器,其特征在于在将所述扫描线的延伸方向作为长边 一 侧、将所述数据 线的延伸方向作为短边一侧时,沿着所述电子光学装置的所述 4豆边一侧配置所述驱动器。
8. —种电子光学装置,其特征在于包括多条扫描线;以预i殳条数的数据线为单位冲危状布线的多条凄t据线; 多个像素;斗又利要求项1至7中任一所述的驱动所述多条凄t据线的 驱动器;以及扫描所述多条扫描线的扫描驱动器。
9. 一种电子光学装置,其特征在于包括显示面板,其具有多条扫描线、以预设条数的数据线为 单位被冲危状布线的多条数据线、以及多个象素;4又利要求项1至7中^f壬一所述的驱动所述多条tt据线的 驱动器;以及扫描所述多条扫描线的扫描驱动器。
全文摘要
本发明公开了一种驱动器。该驱动器包括采集开始计时设定寄存器,设定有第一数据;采集指示信号生成电路,用于生成使第一信号延迟与所述第一数据对应的期间的第二信号和第三信号;第一数据锁存器,基于所述第二信号,将灰阶数据作为第二数据进行采集;第二数据锁存器,基于所述第三信号,将所述灰阶数据作为第三数据进行采集;第一驱动电路,基于所述第二数据输出第四数据;以及第二驱动电路,基于所述第三数据输出第五数据。
文档编号G02F1/133GK101154369SQ20071019480
公开日2008年4月2日 申请日期2004年5月12日 优先权日2003年5月12日
发明者森田晶, 鸟海裕一 申请人:精工爱普生株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1