一种移位寄存器、显示面板的驱动方法及相关装置的制造方法

文档序号:9261946阅读:276来源:国知局
一种移位寄存器、显示面板的驱动方法及相关装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,尤指一种移位寄存器、显示面板的驱动方法及相关装置。
【背景技术】
[0002]在科技发展日新月异的现今时代中,液晶显示器已经广泛地应用在电子显示产品上,如电视机、计算机、手机及个人数字助理装置等。液晶显示器包括数据驱动装置(SourceDriver)、栅极驱动装置(Gate Driver)及液晶显示面板等。其中,液晶显示面板中具有像素阵列,而栅极驱动装置用以依序开启像素阵列中对应的像素行,以将数据驱动器输出的像素数据传输至像素,进而显示待显图像。
[0003]目前,栅极驱动装置一般通过阵列工艺形成在液晶显示器的阵列基板上,即阵列基板行驱动(Gate Driver on Array, GOA)工艺,这种集成工艺不仅节省了成本,而且可以做到液晶面板(Panel)两边对称的美观设计,同时,也省去了栅极集成电路(1C,Integrated Circuit)的绑定(Bonding)区域以及扇出(Fan-out)区域的布线空间,从而可以实现窄边框的设计;并且,这种集成工艺还可以省去栅极扫描线方向的Bonding工艺,从而提尚了广能和良率。
[0004]栅极驱动装置通常由多个级联的移位寄存器构成,这样将各级移位寄存器的驱动信号输出端分别对应一条栅线,用于沿扫描方向依次向各栅线输出扫描信号。具体移位寄存器的结构如图1所示,包括:输入单元1、复位单元2、节点控制单元3、上拉单元4、下拉单元5、输入信号端Input、复位信号端Reset、第一时钟信号端ck和参考信号端Vref ;其中,输入单元I的输出端、复位单元2的输出端、节点控制单元3的第一端、以及上拉单元4的控制端均与第一节点PU相连,节点控制单元3的第二端和下拉单元5的控制端均与第二节点H)相连;上拉单元4的输出端和下拉单元5的输出端均与移位在寄存器的驱动信号输出端Out相连;输入单元I用于在输入信号端Input的控制下控制第一节点PU的电位,复位单元2用于在复位信号端Reset的控制下控制第一节点PU的电位,节点控制单元3用于控制第一节点PU和第二节点H)的电位,上拉单元4用于在第一节点的控制下将第一时钟信号端ck的信号提供给驱动信号输出端Out,下拉单元5用于在第二节点H)的控制下,将参考信号端Vref的信号提供给提供给驱动信号输出端Out。
[0005]目前,显示面板中的栅极驱动装置中移位寄存器一般均如图1所示,显示面板通过各级移位寄存器沿扫描方向依次向各栅线输出扫描信号。但是随着显示产品分辨率越来越高,显示面板的功耗也随着分辨率的增大而增大,导致待机时间大大减小。因此如何降低显示产品的功耗,以提高待机时间是本领域技术人员亟需解决的技术问题。

【发明内容】

[0006]有鉴于此,本发明实施例提供一种移位寄存器、显示面板的驱动方法及相关装置,用于实现可以在特殊情况下降低显示面板的分辨率,从而降低显示面板的功耗。
[0007]本发明实施例提供的一种移位寄存器,包括:输入单元、复位单元、节点控制单元、上拉单元、下拉单元、输入信号端、复位信号端、第一时钟信号端和参考信号端;其中,所述输入单元的输出端、所述复位单元的输出端、所述节点控制单元的第一端、以及所述上拉单元的控制端均与第一节点相连,所述节点控制单元的第二端和下拉单元的控制端均与第二节点相连;所述上拉单元的输出端和所述下拉单元的输出端均与所述移位在寄存器的驱动信号输出端相连;所述输入单元用于在输入信号端的控制下控制所述第一节点的电位,所述复位单元用于在复位信号端的控制下控制所述第一节点的电位,所述节点控制单元用于控制所述第一节点和所述第二节点的电位,所述上拉单元用于在所述第一节点的控制下将第一时钟信号端的信号提供给驱动信号输出端,所述下拉单元用于在所述第二节点的控制下,将参考信号端的信号提供给所述提供给驱动信号输出端;还包括:选择输出单元和选择控制信号端;其中,
[0008]所述选择输出单元的第一输入端与所述第一节点相连,第二输入端与所述第二节点相连,第三输入端与选择控制信号端相连,输出端作为所述移位寄存器的选择驱动输出端;
[0009]所述选择输出单元用于在所述选择控制信号端接收到选择控制信号时,其输出端输出与所述移位寄存器的驱动信号输出端相同的信号。
[0010]在一种可能的实施方式中,在本发明实施例提供的移位寄存器中,所述选择输出单元,具体包括:第一开关晶体管、第二开关晶体管、第三开关晶体管和第四开关晶体管;其中,
[0011]所述第一开关晶体管,其栅极与所述第二开关晶体管的栅极以及所述选择控制信号端相连,源极与所述第一节点相连,漏极与所述第三开关晶体管的栅极相连;
[0012]所述第二开关晶体管,其源极与所述第二节点相连,漏极与所述第四开关晶体管的栅极相连;
[0013]所述第三开关晶体管,其源极与所述第一时钟信号端相连,漏极与所述选择驱动输出端相连;
[0014]所述第四开关晶体管,其源极与所述参考信号端相连,漏极与所述选择驱动输出端相连。
[0015]较佳地,在本发明实施例提供的移位寄存器中,所述第一开关晶体管和第二开关晶体管均为P型晶体管或均为N型晶体管;
[0016]所述第三开关晶体管和所述第四开关晶体管均为P型晶体管或均为N型晶体管。
[0017]相应地,本发明实施例还提供了一种栅极驱动电路,包括级联的多个本发明实施例提供的上述任一种移位寄存器;其中,
[0018]除最后一级移位寄存器之外,其余每一级移位寄存器的驱动信号输出端分别与与其相邻的下一级移位寄存器的输入信号端相连;
[0019]第一级移位寄存器的信号输入端用于接收触发信号;
[0020]除第一级移位寄存器之外,其余每一级移位寄存器的驱动信号输出端分别与与其相邻的上一级移位寄存器的复位信号端相连;
[0021]各级移位寄存器的选择驱动输出端用于与栅线相连。
[0022]相应地,本发明实施例还提供了一种显示面板,包括4N条栅线,位于所述显示面板一侧的第一栅极驱动电路和第三栅极驱动电路,位于显示面板另一侧的第二栅极驱动电路和第四栅极驱动电路;所述第一栅极驱动电路、所述第二栅极驱动电路、所述第三栅极驱动电路和所述第四栅极驱动电路均为本发明实施例提供的栅极驱动电路;
[0023]其中,所述第一栅极驱动电路中各级移位寄存器的选择驱动输出端分别与第4n+l条栅线连接,所述第二栅极驱动电路中各级移位寄存器的选择驱动输出端分别与第4n+2条栅线连接,所述第三栅极驱动电路中各级移位寄存器的选择驱动输出端分别与第4n+3条栅线连接,所述第四栅极驱动电路中各级移位寄存器的选择驱动输出端分别与第4n+4条栅线连接;其中,η为大于且等于O且小于N的整数;
[0024]所述显示面板还包括:与各栅极驱动电路连接的至少用于向各栅极驱动电路输出选择控制信号、以及向所述第一栅极驱动电路输出第一组时序控制信号,向所述第二栅极驱动电路输出的第二组时序控制信号,向所述第三栅极驱动电路输出第三组时序控制信号,向所述第四栅极驱动电路输出的第四组时序控制信号的驱动控制电路;其中,各组时序控制信号至少包括触发信号和时钟信号,且各组时序控制信号中触发信号的宽度相同,各所述栅极驱动电路用于在接收的对应组时序控制信号的控制下依次由驱动信号输出端输出扫描信号。
[0025]较佳地,在本发明实施例提供的上述显示面板中,还包括:与所述驱动控制电路连接的模式切换电路;针对每一个m的取值,分别连接在第3m+l条栅线与第3m+2条栅线之间的开关器件,以及针对每一个m的取值,分别连接在第3m+2条栅线与第3m+3条栅线之间的开关器件,且各所述开关器件均与所述模式切换电路连接;其中,m为大于且等于O的整数;所述模式切换电路用于在接收到第一模式控制信号时:
[0026]控制所有的开关器件处于导通状态;
[0027]使所述第二组时序控制信号中各信号的时序比所述第一组时序控制信号中对应信号的时序延迟二分之一个触发信号宽度;使所述第三组时序控制信号中各信号的时序比所述第二组时序控制信号中对应信号的时序延迟二分之一个触发信号宽度;使所述第四组时序控制信号中各信号的时序比所述第三组时序控制信号中对应信号的时序延迟二分之一个触发信号宽度;
[0028]并且控制所述驱动控制电路向与第3m+l条栅线连接的移位寄存器的选择控制信号端均输出选择控制信号,或控制所述驱动控制电路向与第3m+2条栅线连接的移位寄存器的选择控制信号端均输出选择控制信号,或控制所述驱动控制电路向与第3m+3条栅线连接的移位寄存器的选择控制信号端均输出选择控制信号。
[0029]较佳地,在本发明实施例提供的上述显示面板中,所述模式切换电路还用于在接收到第二模式控制信号时:
[0030]控制所有的开关器件处于关闭状态;
[0031]使所述第二组时序控制信号中各信号的时序比所述第一组时序控制信号中对应信号的时序延迟二分之一个触发信号宽度;使所述第三组时序控制信号中各信号的时序比所述第二组时序控制信号中对应信号的时序延迟二分之一个触发信号宽度;使所述第四组时序控制信号中各信号的时序比所述第三组时序控制信号中对应信号的时序延迟二分之一个触发信号宽度;
[0032]并且控制所述驱动控制电路向所有移位寄存器的选择控制信号端均输出选择控制信号。
[0033]较佳地,在本发明实施例提供的上述显示面板中,所述模式切换电路还用于,在接收到第三模式控制信号时:
[0034]控制所有的开关器件处于关闭状态;
[0035]使所述第一组时序控制信号中各信号的时序与所述第二组时序控制信号中对应信号的时序相同,使所述第三组时序控制信号中各信号的时序与所述第四组时序控制信号中对应信号的时序相同,并且使所述第三组时序控制信号中各信号的时序比所述第一组时序控制信号中对应信号的时序延迟一个触发信号宽度;
[0036]并且控制所述驱动控制电路向所有移位寄存器的选择控制信号端均输出选择控制信号。
[0037]较佳地,在本发明实施例提供的上述显示面板中,所述模式切换电路还用于,在接收到第四模式控制信号时:
[0038]控制所有的开关器件处于关闭状态;
[0039]使所述第一组时序控制信号中各信号的时序与所述第二组时序控制信号中对应信号的时序、所述第三组时序控制信号中对应信号的时序、以及所述第四组时序控制信号中对应信号的时序均相同;
[0040]并且控制所述驱动控制电路向所有移位寄存器的选择控制信号端均输出选择控制信号。
[0041]相应地,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述任一种显不面板。
[0042]相应地,本发明实施例还提供了一种上述显示面板的驱动方法,包括:
[0043]当所述模式切换电路在接收到第一模式控制信号时:控制所有的开关器件处于导通状态;使所述第二组时序控制信号中各信号的时序比所述第一组时序控制信号中对应信号的时序延迟二分之一个触发信号宽度;使所述第三组时序控制信号中各信号的时序比所述第二组时序控制信号中对应信号的时序延迟二分之一个触发信号宽度;使所述第四组时序控制信号中各信号的时序比所述第三组时序控制信号中对应信号的时序延迟二分之一个触发信号宽度;并且控制所述驱动控制电路向与第3m+l条栅线连接的移位寄存器的选择控制信号端均输出选择控制信号,或控制所述驱动控制电路向与第3m+2条栅线连接的移位寄存器的选择控制信号端均输出选择控制信号,或控制所述驱动控制电路向与第3m+3条栅线连接的移位寄存器的选择控制信号端均输出选择控制信号;
[0044]或者,当所述模式切换电
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1