一种阵列基板、显示面板和显示装置的制造方法

文档序号:8827136阅读:174来源:国知局
一种阵列基板、显示面板和显示装置的制造方法
【技术领域】
[0001]本实用新型涉及显示技术领域,具体地,涉及一种阵列基板、显示面板和显示装置。
【背景技术】
[0002]随着显示技术的发展,高品质的显示装置对边框的要求越来越窄,高端显示装置都追求超窄边框甚至无边框。
[0003]传统显示装置(如手机)中的显示面板如图1所示,驱动芯片10设置在显示面板的一侧非显示区,驱动芯片10用于向设置在显示区域的像素提供扫描驱动信号和数据驱动信号。显示面板左右两侧的边框非显示区域需要布设用于传输扫描驱动信号的扫描信号线15,这使得显示面板的左右两侧无法实现超窄边框或者零边框。
[0004]另外,有些显示面板还需要在其左右两侧的边框非显示区域布设用于控制扫描驱动信号输出的一些控制芯片,如显示面板的左右两侧边框非显示区域布设有时钟控制芯片,用以控制扫描信号的实时输出,以完成整个显示面板的驱动。这同样使得显示面板的左右两侧无法实现超窄边框或者零边框。
【实用新型内容】
[0005]本实用新型针对现有技术中存在的上述技术问题,提供一种阵列基板、显示面板和显示装置。该阵列基板通过采用一部分数据线为像素单元提供扫描信号,避免了在阵列基板的一组相对侧边框区域布设扫描信号线,使阵列基板能够实现一组相对侧边缘的零边框设计。
[0006]本实用新型提供一种阵列基板,包括呈矩阵排列的多个像素单元、多条相互平行的第一栅线和第二栅线,多条相互平行的第一数据线和第二数据线,每行所述像素单元都均分为第一组像素单元和第二组像素单元,所述第一组像素单元对应连接一条所述第一栅线,所述第二组像素单元对应连接一条所述第二栅线;连接所述第一栅线的一列所述像素单元和连接所述第二栅线的一列所述像素单元对应连接一条所述第一数据线,多条所述第一栅线和多条所述第二栅线分别与多条所述第二数据线一一对应连接;所述第一数据线用于为所述像素单元提供数据信号,所述第二数据线用于为所述像素单元提供扫描信号。
[0007]优选地,所述第一组像素单元包括每行所述像素单元中的奇数个所述像素单元,所述第二组像素单元包括每行所述像素单元中的偶数个所述像素单元;
[0008]相邻的奇数列和偶数列所述像素单元对应连接一条所述第一数据线。
[0009]优选地,所述第一栅线和所述第二栅线均平行于所述像素单元所在行,所述第一数据线和所述第二数据线均平行于所述像素单元所在列;
[0010]多个所述像素单元、多条所述第一栅线和所述第二栅线以及多条所述第一数据线和所述第二数据线均位于显示区,在所述显示区的沿所述第一数据线和所述第二数据线延伸方向的一侧外围还设置有扫描驱动单元和数据驱动单元,所述第一数据线连接所述数据驱动单元,所述第二数据线连接所述扫描驱动单元。
[0011]优选地,所述数据驱动单元和所述扫描驱动单元集成在一个芯片上。
[0012]优选地,每行所述像素单元中,对应连接奇数个所述像素单元的一条所述第一栅线和对应连接偶数个所述像素单元的一条所述第二栅线分别位于每行所述像素单元的沿其列方向的上方和下方;
[0013]每条所述第一数据线和每条所述第二数据线均分别位于相邻的奇数列和偶数列所述像素单元之间,且所述第一数据线和所述第二数据线相互交错分布;
[0014]每条所述第二数据线对应连接一条所述第一栅线或所述第二栅线。
[0015]优选地,所述像素单元包括晶体管和像素电极,对应连接一条所述第一数据线的奇数列和偶数列所述像素单元的所述晶体管靠近所述第一数据线排布。
[0016]优选地,所述晶体管的漏极连接所述像素电极;
[0017]每行所述像素单元中,奇数个所述像素单元的所述晶体管位于其所述像素电极的靠近所述第一数据线的右上角,偶数个所述像素单元的所述晶体管位于其所述像素电极靠近所述第一数据线的左下角;
[0018]奇数个所述像素单元的所述晶体管的栅极均连接所述第一栅线;偶数个所述像素单元的所述晶体管的栅极均连接所述第二栅线;
[0019]位于每条所述第一数据线两侧的奇数个和偶数个所述像素单元的所述晶体管的源极均连接该条所述第一数据线。
[0020]优选地,所述晶体管的漏极连接所述像素电极;
[0021]每行所述像素单元中,奇数个所述像素单元的所述晶体管位于其所述像素电极的靠近所述第一数据线的右下角,偶数个所述像素单元的所述晶体管位于其所述像素电极靠近所述第一数据线的左上角;
[0022]偶数个所述像素单元的所述晶体管的栅极均连接所述第一栅线;奇数个所述像素单元的所述晶体管的栅极均连接所述第二栅线;
[0023]位于每条所述第一数据线两侧的奇数个和偶数个所述像素单元的所述晶体管的源极均连接该条所述第一数据线。
[0024]优选地,所述第一栅线和所述第二栅线同层设置,所述第二数据线位于所述第一栅线和所述第二栅线的上方或下方;所述第二数据线与所述第一栅线和所述第二栅线之间设置有绝缘层;
[0025]所述绝缘层中与一一对应的所述第二数据线和所述第一栅线的相覆叠区域相对应的区域开设有第一过孔,所述第二数据线和所述第一栅线通过所述第一过孔一一对应连接;
[0026]所述绝缘层中与一一对应的所述第二数据线和所述第二栅线的相覆叠区域相对应的区域开设有第二过孔,所述第二数据线和所述第二栅线通过所述第二过孔一一对应连接。
[0027]本实用新型还提供一种显示面板,包括上述阵列基板。
[0028]本实用新型还提供一种显示装置,包括上述显示面板。
[0029]本实用新型的有益效果:本实用新型所提供的阵列基板,通过采用一部分数据线为像素单元提供扫描信号,使该阵列基板原本用于布设扫描信号线的相对两侧边框非显示区无需再布设用于传输扫描驱动信号的扫描信号线,从而避免了在阵列基板的一组相对侧边框区域布线,进而使阵列基板能够实现一组相对侧边缘的零边框设计。同时,由于该阵列基板采用一部分数据线为像素单元提供扫描信号,无需再另外设置传输扫描驱动信号的扫描信号线,从而降低了该阵列基板的成本。
[0030]本实用新型所提供的显示面板,通过采用上述阵列基板,使该显示面板实现了相对两侧的零边框,同时还降低了该显示面板的制作成本。
[0031]本实用新型所提供的显示装置,通过采用上述显示面板,不仅实现了该显示装置的相对两侧零边框,而且还降低了该显示装置的制作成本。
【附图说明】
[0032]图1为现有技术中显示面板上的布线示意图;
[0033]图2为本实用新型实施例1中阵列基板的结构俯视图;
[0034]图3为图2中第二数据线与第一栅线和第二栅线的连接示意图。
[0035]其中的附图标记说明:
[0036]1.像素单元;11.第一组像素单元;12.第二组像素单元;13.晶体管;14.像素电极;2.第一栅线;3.第二栅线;4.第一数据线;5.第二数据线;6.扫描驱动单元;7.数据驱动单元;8.第一过孔;9.第二过孔;10.驱动芯片;15.扫描信号线。
【具体实施方式】
[0037]为使本领域的技术人员更好地理解本实用新型的技术方案,下面结合附图和【具体实施方式】对本实用新型所提供的一种阵列基板、显示面板和显示装置作进一步详细描述。
[0038]实施例1:
[0039]本实施例提供一种阵列基板,如图2所示,包括呈矩阵排列的多个像素单元1、多条相互平行的第一栅线2和第二栅线3,多条相互平行的第一数据线4和第二数据线5,每行像素单元I都均分为第一组像素单元11和第二组像素单元12,第一组像素单元11对应连接一条第一栅线2,第二组像素单元12对应连接一条第二栅线3 ;连接第一栅线2的一列像素单元I和连接第二栅线3的一列像素单元I对应连接一条第一数据线4,多条第一栅线2和多条第二栅线3分别与多条第二数据线5 —一对应连接;第一数据线4用于为像素单元I提供数据信号,第二数据线5用于为像素单元I提供扫描信号。
[0040]通过采用一部分数据线(即第二数据线5)为像素单元I提供扫描信号,使该阵列基板原本用于布设扫描信号线的相对两侧边框非显示区无需再布设用于传输扫描驱动信号的扫描信号线,从而避免了在阵列基板的一组相对侧边框区域布线,进而使阵列基板能够实现一组相对侧边缘的零边框设计。同时,由于该阵列基板采用第二数据线5为像素单元I提供扫描信号,无需再另外设置传输扫描驱动信号的扫描信号线,从而降低了该阵列基板的成本。
[0041 ] 本实施例中,第一组像素单元11包括每行像素单元I中的奇数个像素单元I,第二组像素单元12包括每行像素单元I中的偶数个像素单元I ;相邻的奇数列和偶数列像素单元I对应连接一条第一数据线4。
[0042]其中,第一栅线2和第二栅线3均平行于像素单元I所在行,第一数据线4和第二数据线5均平行于像素单元I所在列;多个像素单元1、多条第一栅线2和第二栅线3以及多条第一数据线4和第二数据线5均位于显示区,在显示区的沿第一数据线4和第二数据线5延伸方向的一侧外围还设置有扫描驱动单元6和数据驱动单元7,第一数据线4连接数据驱动单元7,第二数据线5连接扫描驱动单元6。如此设置,能使该阵列基板的沿像素单元I所在行方向的左右两侧边框非显示区无需再布设用于传输扫描驱动信号的扫描信号线,从而避免了在阵列基板的沿像素单元I所在行方向的左右两侧边框非显示区布线,进而使阵列基板能够实现左右两侧零边框。同时,阵列基板上与设置扫描驱动单元6和数据驱动单元7的一侧相对的另一侧也能够实现零边框。
[0043]本实施例中,数据驱动单元7和扫描驱动单元6集成在一个芯片上。如此设置,能够大大减小数据驱动单元7和扫描驱动单元6的占地面积,从而使设置数据驱动单元7和扫描驱动单元6的阵列基板的一侧边框非显示区能够制作得更窄,实现超窄边框。
[0044]本实施例中,每行像素单元I中,对应连接奇数个像素单元I的一条第一栅线2和对应连接偶数个像素单元I的一条第二栅线3分别位于每行像素单元I的沿其列方向的上方和下方;每条第一数
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1