一种时钟电路的制作方法

文档序号:6256772阅读:151来源:国知局
专利名称:一种时钟电路的制作方法
技术领域
本发明涉及一种应用电路,具体的涉及一种时钟电路。
背景技术
时钟电路应用十分广泛,如电脑的时钟电路、电子表的时钟电路以及MP3、MP4的时钟电路。时钟电路一般由晶体震荡器、晶震控制芯片和电容组成。现有的时钟电路形形色色种类繁多,但大多结构复杂,功能复杂,而在一些只需要功能单一的应用场合下,往往是采用复杂电路结构的驱动电路,这样一方面成本会有所提高,另外一方面,电路结构一旦复杂化后,其背后的不稳定因素也在增加,如此便在无形之中降低了产品合格率。

发明内容

为克服现有技术中的不足,本发明的目的在于提供一种结构简单、价格低廉、使用方便的时钟电路。为了解决上述技术问题,实现上述目的,本发明采用了如下技术方案
一种时钟电路,包括一时钟芯片,晶振的第一引脚连接所述时钟芯片的振荡器输入端,所述时钟芯片的工作电源管脚与电池之间连接第三电阻,所述时钟芯片的第二通讯口与第二工作电源之间连接第二电阻,所述时钟芯片的第一通讯口与第二工作电源之间连接第一电阻;所述晶振的第三引脚接地,所述晶振的第二引脚连接所述时钟芯片的振荡器输出端,所述时钟芯片的工作电源管脚与地之间跨接普通电容和电解电容,所述时钟芯片的工作电源管脚与第一工作电源之间反接二极管。本发明的时钟电路的工作过程如下
所述晶振为所述时钟芯片提供系统时钟,所述时钟芯片将生成所需的时钟频率,进而在外部将显示时间。本发明具有以下优点
本发明的时钟电路的结构简单,使用方便。上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,并可依照说明书的内容予以实施,以下以本发明的较佳实施例并配合附图详细说明如后。本发明的具体实施方式
由以下实施例及其附图详细给出。


图I为本发明的时钟电路的电路原理图。
具体实施例方式下面结合附图和实施例对本发明的技术实施过程做进一步说明。参见图I所示,一种时钟电路,包括一时钟芯片IC1,晶振Yl的第一引脚连接所述时钟芯片ICl的振荡器输入端OSCI,所述时钟芯片ICl的工作电源管脚VDD与电池BTl之间连接第三电阻R3,所述时钟芯片ICl的第二通讯口 SDA与第二工作电源V2之间连接第二电阻R2,所述时钟芯片ICl的第一通讯口 SCL与第二工作电源V2之间连接第一电阻Rl ;所述晶振Yl的第三引脚接地,所述晶振Yl的第二引脚连接所述时钟芯片ICl的振荡器输出端OSCO,所述时钟芯片ICl的工作电源管脚VDD与地之间跨接普通电容Cl和电解电容E1,所述时钟芯片ICl的工作电源管脚VDD与第一工作电源之间反接二极管D1。 上述实施例只是为了说明本发明的技术构思及特点,其目的是在于让本领域内的普通技术人员能够了解本发明的内容并据以实施,并不能以此限制本发明的保护范围。凡 是根据本发明内容的实质所作出的等效的变化或修饰,都应涵盖在本发明的保护范围内。
权利要求
1. 一种时钟电路,包括一时钟芯片(IC1),其特征在于晶振(Yl)的第一引脚连接所述时钟芯片(ICl)的振荡器输入端(OSCI),所述时钟芯片(ICl)的工作电源管脚(VDD)与电池(BTl)之间连接第三电阻(R3),所述时钟芯片(ICl)的第二通讯口(SDA)与第二工作电源(V2)之间连接第二电阻(R2),所述时钟芯片(ICl)的第一通讯口(SCL)与第二工作电源(V2)之间连接第一电阻(Rl);所述晶振(Yl)的第三引脚接地,所述晶振(Yl)的第二引脚连接所述时钟芯片(ICl)的振荡器输出端(OSCO),所述时钟芯片(ICl)的工作电源管脚(VDD)与地之间跨接普通电容(Cl)和电解电容(El),所述时钟芯片(ICl)的工作电源管脚(VDD)与第一工作电源之间反接二极管(Dl)。
全文摘要
本发明公开了一种时钟电路,包括一时钟芯片,晶振的第一引脚连接所述时钟芯片的振荡器输入端,所述时钟芯片的工作电源管脚与电池之间连接第三电阻,所述时钟芯片的第二通讯口与第二工作电源之间连接第二电阻,所述时钟芯片的第一通讯口与第二工作电源之间连接第一电阻,所述晶振的第二引脚连接所述时钟芯片的振荡器输出端,所述时钟芯片的工作电源管脚与地之间跨接普通电容和电解电容,所述时钟芯片的工作电源管脚与第一工作电源之间反接二极管。本发明的电路结构简单,使用方便。本发明的电路用在需要显示北京时间的场合中,例如实时系统控制、热水器、时钟万年历、传真机、仪器仪表控制器中。
文档编号G04C9/00GK102841534SQ20111017132
公开日2012年12月26日 申请日期2011年6月23日 优先权日2011年6月23日
发明者胡国良, 魏王江 申请人:苏州合欣美电子科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1