一种带隙基准电压产生方法及电路的制作方法

文档序号:10593519阅读:505来源:国知局
一种带隙基准电压产生方法及电路的制作方法
【专利摘要】本发明涉及电子通信技术领域,公开了一电压产生电路及电压产生方法,用于产生带隙基准电压。该电压产生电路包括:第一电路,用于产生与温度成正比的第一电压;第二电路,用于产生与温度成反比的第二电压;其中,所述第一电路与所述第二电路连接以使所述第一电压和所述第二电压相加,从而提供所述带隙基准电压;其中,所述第一电路由晶体管实现。应用本发明的技术方案,在产生带隙基准电压的同时,能够降低电路功耗,减小芯片面积。
【专利说明】
-种带隙基准电压产生方法及电路
技术领域
[0001] 本发明设及电子通信技术领域,特别设及一种带隙基准电压产生方法及电路。
【背景技术】
[0002] 目前,与溫度系数关系很小的电压基准或电流被证实在许多模拟电路中是必不可 少的,在电路设计领域,将与溫度系统关系很小的电压基准称为基准电压。现有产生基准电 压的电路设计思路通常是:将两个具有相反溫度系数的量W适当的权重相加,那么结果就 会显示出零溫度系数。例如,对于随溫度变化向相反方向变化的电压Vl和V2来说,我们选取 口 1和02使得獻-0 ,运样就得到了具有零溫度系数的基准电压Vref =曰 1V1+CI2V2。其中,Vref为基准电压,ca和的分别为溫度变化相反的溫度系数。
[0003] 如图1所示,即是现有技术中一种产生基准电压的电路图。在图1所示的基准电压 产生电路中,对于负溫度系数电压,选择的是双极晶体管Ql(BJT)的基极-发射极,其具有负 溫度系数。对于正溫度系数电压,是利用电阻R和双极晶体管Q2(BJT)的基极-发射极的配 合。
[0004] 在设计图1所示的电路时,强制使Vo 1与Vo2相等,那么可W得出Vbei = VBE2+RI,即RI = Vbe广Vbes = VtId n。所W,V〇2 = VBE2+VTln n。式中VT=kT/q,k和q是常数,T为溫度。因此电阻 上的电压是一个与溫度成正比例的量。运样,我们调整n的值,就可W得到零溫度系数的输 出电压V〇2。
[0005] 鉴于图1所示的电路中,如果选择的电阻R的阻值不够大,就需要有足够的电流流 过电阻,从而产生造成较高的功耗。如果选择的电阻R的阻值过大,电阻则会占用大量的忍 片面积。因此,现有的产生基准电压的电路有必要改进。

【发明内容】

[0006] 本发明的目的在于提供一种带隙基准电压产生方法及电路,在产生带隙基准电压 的同时,能够降低电路功耗,减小忍片面积。
[0007] 为解决上述技术问题,本发明的实施方式提供了一种电压产生电路,用于提供带 隙基准电压,包括:
[000引第一电路,用于产生与溫度成正比的第一电压;
[0009] 第二电路,用于产生与溫度成反比的第二电压;
[0010] 其中,所述第一电路与所述第二电路连接W使所述第一电压和所述第二电压相 加,从而提供所述带隙基准电压;
[0011] 其中,所述第一电路由晶体管实现。
[0012] 相应地,本发明还提供了一种带隙基准电压产生方法,包括:
[0013] 提供第一电路,用于产生与溫度成正比的第一电压;
[0014] 提供第二电路,用于产生与溫度成反比的第二电压;W及,
[0015] 将所述第一电压和所述第二电压相加,从而提供所述带隙基准电压;
[0016] 其中,所述第一电路由晶体管实现。
[0017] 本发明实施方式相对于现有技术而言,由于用于产生与溫度成正比的第一电压Vl 的第一电路是由晶体管实现的,在第一电路在产生与溫度成正比的第一电压Vl时,可控制 晶体管工作在亚阔值区域。由于工作在亚阔值区域的晶体管具有低偏置电流与低功耗的特 性并且晶体管的尺寸较电阻小,因此与现有技术中产生基准电压的方式相比,本实施例在 产生带隙基准电压的同时,能够降低电路功耗,减小忍片面积。
[0018] 另外,该第一电路包括:一个第一子电路,或者多个串联的第一子电路;其中,该第 一子电路由晶体管实现。运样,可W根据第二电路产生的不同电压值V2,灵活调整第一电路 中第一子电路的级数,设计方便。
[0019] 其中,该第一子电路包括:多个MOS管,且所述多个MOS管均工作在亚阔值区。其中, 所述多个MOS管包括:
[0020] 第一 N型MOS管,其栅极作为该第一子电路的输入端;第二N型MOS管,其栅极作为该 第一子电路的输出端;第一P型MOS管,其源极接工作电压,其漏极分别与其栅极、W及所述 第一 N型MOS管的漏极连接;第二P型MOS管,其源极接工作电压,其栅极与所述第一 P型MOS管 的栅极连接,其漏极分别与所述第二N型MOS管的栅极、漏极连接;第SN型MOS管,其漏极分 别与所述第一 N型MOS管的源极、所述第二N型MOS管的源极连接;其栅极接偏置电压,其源极 接接地电压。本实施方式通过多个MOS管的配合,当所有MOS管均工作于亚阔值区域时,可产 生与溫度成正比的PTAT电压。
【附图说明】
[0021] 图1是现有技术中产生基准电压的电路结构示意图;
[0022] 图2根据本发明第一实施方式的电压产生电路的电路结构示意图;
[0023] 图3是根据本发明第二实施方式的电压产生电路的电路结构示意图;
[0024] 图4是根据本发明第二实施方式中第一子电路的电路设计示意图;
[0025] 图5是根据本发明第=实施方式的电压产生电路的电路结构示意图;
[0026] 图6是根据本发明第四实施方式的电压产生方法的流程示意图。
【具体实施方式】
[0027] 为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明的各实 施方式进行详细的阐述。然而,本领域的普通技术人员可W理解,在本发明各实施方式中, 为了使读者更好地理解本申请而提出了许多技术细节。但是,即使没有运些技术细节和基 于W下各实施方式的种种变化和修改,也可W实现本申请各权利要求所要求保护的技术方 案。
[0028] 鉴于现有产生基准电压的电路中,利用电阻来产生与正溫度成正比的电压时,若 电阻取值小,就会有大电流流过电阻从而造成较高功耗,如果电阻取值较大,电阻则会占用 忍片较大面积的问题,本申请的发明人提出了用于提供带隙基准电压的电压产生电路,该 电路利用晶体管来产生一个与溫度成正比的电压,用来替换电阻两端产生的与溫度成正比 例的电压,借此来达到降低电路功耗、减小忍片面积的目的。
[0029] 如图2所示,本发明提供的用于提供带隙基准电压的电压产生电路,包括:第一电 路21和与第一电路21连接的第二电路22。可W理解的是,为产生带隙基准电压,该电压产生 电路还包括一个恒流源I。恒流源I的一端接工作电压VDD,另一端分别与第一电路21和第二 电路22连接。
[0030] 其中,第一电路21产生与溫度成正比的第一电压VI。第二电路22,用于产生与溫度 成反比的第二电压V2。其中,将第一电路21产生的第一电压Vl与第二电压V2相加后,可得到 与溫度无关的带隙基准电压。
[0031] 本发明提供的电压产生电路,由于用于产生与溫度成正比的第一电压Vl的第一电 路21是由晶体管实现的,在第一电路21在产生与溫度成正比的第一电压Vl时,可控制晶体 管工作在亚阔值区域。由于工作在亚阔值区域的晶体管具有低偏置电流与低功耗的特性并 且晶体管的尺寸较电阻小,因此与现有技术中产生基准电压的方式相比,本实施例在产生 带隙基准电压的同时,能够降低电路功耗,减小忍片面积。
[0032] 需要说明的是,在设计电路的过程中,根据实际取值需要W及与第二电路22的实 际配合,该第一电路21可包括第一子电路或者多个串联的第一子电路。该第一子电路由晶 体管实现,用于产生PTAT(p;ropo;rtional to absolute temperature:与绝对溫度成正比 的)电压。具体地,该第一子电路可W多个包括多个MOS管,且该多个MOS管均工作在亚阔值 区域。
[0033] 同时,第二电路22可W由双极晶体管Q(BJT)实现,如P型双极晶体管。在产生与溫 度成反比的第二电压V2时,该双极晶体管禪接在工作电压VDD与接地电压VSS之间,双极晶 体管Q的输出端作为该第二电路22的输出端。
[0034] 下面,W第一电路21包括一个或多个第一子电路,第二电路22包括双极晶体管Q为 例,通过图3来描述本发明的第二实施实施方式。
[0035] 本发明第二实施方式设及一种电压产生电路。第二实施方式与第一实施方式大致 相同,主要区别之处在于:在第一实施方式中,并未具体明确由晶体管实现的第一电路21的 具体结构,也未明确描述第二电路22的具体结构。而在本发明第二实施方式中,明确了第一 电路21、第二电路22的具体结构。
[0036] 如图3所示,本发明提供的电压产生电路包括第一电路21和第二电路22, W及还包 括一恒流源I,W给电压产生电路提供所需要的恒定工作电流。
[0037] 该第二电路22用于产生第二电压V2,本发明实施方式中第二电路22具体由一双极 晶体管Q实现,该双极晶体管Q具体可W为P型晶体管。其中,该第一电路21用于产生第一电 压VI,第一电路21包括N个子电路211,即包括一个或多个串联的第一子电路211。在图3所示 的电压产生电路中,恒流源I的一端与工作电压VDD连接,另一端分别与双极晶体管Q的发射 极、第一子电路的输入端连接。
[0038] 本发明实施方式的电压产生电路,根据第二电路22产生的电压值V2不同,第一电 路21包括的第一子电路211的数量或者说级数也不一样。因此,本发明实施方式提供的电压 产生电路,可W根据第二电路22产生的不同电压值V2,灵活调整第一电路21中第一子电路 211的级数,设计方便。
[0039] 其中,每个第一子电路211包括多个MOS管。该多个MOS管用于产生PTAT电压时,该 多个MOS管均工作于亚阔值区域。如图4所示,每一个第一子电路211包括多个MOS管,该多个 MOS管具体包括:第一N型MOS管MNl,第二N型MOS管MN2,第SN型MOS管MN3,第一P型MOS管 MPl,W及第二P型MOS管MP2。
[0040]其中,MNl的栅极作为该第一子电路的输入端;MN2的栅极作为该第一子电路的输 出端。MPl的源极接工作电压VDD,MP1的漏极与MPl的栅极连接,同时MPl的漏极还与MNl的漏 极连接。MP2的源极接工作电压VDD,MP2的栅极与MPl的栅极连接,MP2的漏极分别与丽2的栅 极及漏极连接。MN3的漏极分别与MNl的源极、MN2的源极连接;MN3的栅极接偏置电压Vbn, 丽3的源极接接地电压VSS。
[0041 ] 根据图4可知,当所有的MOS管均工作于亚阔值区域时,即产生PTAT电压,此时得到 如下等式:
[0044] 从上面的两个P型MOS管,即MPl与MP2组成的电流镜,可W得到:
[0042]
[0043]
[0045]
.......(3)
[0046] 将公式(1)和(1)带入公式(3),可W得到:
[0047]
.........(4)
[004引其中,在上述公式(1)-(4)中,Id,眶为流过MNl漏极的电流,Id,MN2为流过MN2漏极的 电流;为MNl的长度尺寸和宽度尺寸Jy"] 为MNl的长度尺寸和宽度尺寸, V. ^ J-MNl V 主人抓2. ftv) fw) - 为MP2的长度尺寸和宽度尺寸,y 为MPl的长度尺寸和宽度尺寸;Vgsi为丽1的源 V ^ /MPl V ^ JMPi 极-栅极之间的电压;Vcs2为MN2的源极-栅极之间的电压;Vth为MNl、MN2的开启电压(阔值电 压),Ido为MN1、MN2的饱和电流;C是一个与工艺相关的常数,Vt是一个与溫度成正比的量; Vout为输出电压,Vin为输入电压。
[0049]通过公式(4)可知,当所有的MOS管均工作于亚阔值区域时,第一子电路211就会产 生一个与绝对溫度成正比的电压值,即产生PTAT电压。
[0050]本发明的第立实施方式设及一种电压产生电路。第立实施方式与第二实施方式大 致相同,主要区别之处在于:在第二实施方式中,并未具体明确由晶体管实现的第一电路21 产生的第一电压Vl,也未明确描述第二电路22产生的第二电压V2。而在本发明的第S实施 方式中,明确了第一电路21、第二电路22产生的具体电压值。
[0051]根据上文可知,第二电路22具体由一 P型双极晶体管Q实现,其发射极与恒流源I连 接,集电极接接地电压VSS,基极接Psub,即衬底电位,W连接到地。由于P型双极晶体管Q用 于产生与溫度成反比的电压,具体为:
[00 对
..…(5)
[0053] 上述公式(5)中,Vbe是P型双极晶体管Q的工作点电压,m>-3/2,VT = kT/q,Eg> 1.12eV,k,q是常数。
[0054]为产生带隙基准电压Vbg,所W有如下公式:
[0055 乂旬
[0化6
[0057] 根据上述公式(1)-(7),可计算出公式(6)中的K取6。即当第二电路22产生的第二 电压为Vbe时,第一电路21中的第一子电路为6级且串联。此时该电压产生电路能够产生带隙 基准电压Vbg,此时,电压产生电路的结构如图5所示。
[005引可W理解的是,当第二电路12产生的第二电压发生变化时,为保证= 第 一电路11中包括的串联的第一子电路的级数也会相应发生变化。
[0059] 本发明第四实施方式设及一种带隙基准电压产生方法,如图6所示,包括:
[0060] 步骤61,提供第一电路,用于产生与溫度成正比的第一电压VI。
[0061] 步骤62,提供第二电路,用于产生与溫度成反比的第二电压V2。W及,
[0062] 步骤63,将第一电压Vl和第二电压V2相加,从而提供带隙基准电压;其中,第一电 路由晶体管实现。
[0063] 其中,该方法可W采用上述第一至第四实施方式中的电压产生电路来实现,为了 减少重复,运里不再寶述。
[0064] 本发明提供的电压产生方法,由于用于产生与溫度成正比的第一电压Vl的第一电 路是由晶体管实现的,在第一电路在产生与溫度成正比的第一电压Vl时,可控制晶体管工 作在亚阔值区域。由于工作在亚阔值区域的晶体管具有低偏置电流与低功耗的特性并且晶 体管的尺寸较电阻小,因此与现有技术中产生基准电压的方式相比,本实施例在产生带隙 基准电压的同时,能够降低电路功耗,减小忍片面积。
[0065] 不难发现,本实施方式为与第一实施方式相对应的方法实施例,本实施方式可与 第一实施方式互相配合实施。第一实施方式中提到的相关技术细节在本实施方式中依然有 效,为了减少重复,运里不再寶述。相应地,本实施方式中提到的相关技术细节也可应用在 第一实施方式中。
[0066] 本领域的普通技术人员可W理解,上述各实施方式是实现本发明的具体实施例, 而在实际应用中,可W在形式上和细节上对其作各种改变,而不偏离本发明的精神和范围。
【主权项】
1. 一种电压产生电路,用于提供带隙基准电压,其特征在于,包括: 第一电路,用于产生与温度成正比的第一电压; 第二电路,用于产生与温度成反比的第二电压; 其中,所述第一电路与所述第二电路连接以使所述第一电压和所述第二电压相加,从 而提供所述带隙基准电压; 其中,所述第一电路由晶体管实现。2. 根据权利要求1所述的电压产生电路,其特征在于,该第一电路包括:一个第一子电 路,或者多个串联的第一子电路; 其中,该第一子电路由晶体管实现。3. 根据权利要求1所述的电压产生电路,其特征在于,所述第一子电路包括:多个MOS 管,且所述多个MOS管均工作在亚阈值区。4. 根据权利要求3所述的电压产生电路,其特征在于,所述多个MOS管包括: 第一 N型MOS管,其栅极作为所述第一子电路的输入端; 第二N型MOS管,其栅极作为所述第一子电路的输出端; 第一 P型MOS管,其源极接工作电压,其漏极分别与其栅极、以及所述第一 N型MOS管的漏 极连接; 第二P型MOS管,其源极接工作电压,其栅极与所述第一 P型MOS管的栅极连接,其漏极分 另IJ与所述第二N型MOS管的栅极、漏极连接; 第三N型MOS管,其漏极分别与所述第一N型MOS管的源极、所述第二N型MOS管的源极连 接;其栅极接偏置电压,其源极接接地电压。5. 根据权利要求2所述的电压产生电路,其特征在于,当所述第一电路包括多个串联的 第一子电路时,所述第一子电路的数量为6。6. 根据权利要求1所述的带隙基准电压产生电路,其特征在于,所述第二电路包括:双 极晶体管,该双极晶体管耦接在工作电压和接地电压之间,且该双极晶体管的输出端作为 该第二电路的输出端。7. -种带隙基准电压产生方法,其特征在于,包括: 提供第一电路,用于产生与温度成正比的第一电压; 提供第二电路,用于产生与温度成反比的第二电压;以及, 将所述第一电压和所述第二电压相加,从而提供所述带隙基准电压; 其中,所述第一电路由晶体管实现。8. 根据权利要求7所述的带隙基准电压产生方法,其特征在于,该第一电路包括:一个 第一子电路,或者多个串联的第一子电路; 其中,该第一子电路由晶体管实现。9. 根据权利要求8所述的带隙基准电压产生方法,其特征在于,该第一子电路包括:多 个MOS管,且所述多个MOS管均工作在亚阈值区。10. 根据权利要求9所述的带隙基准电压产生方法,其特征在于,所述多个MOS管包括: 第一 N型MOS管,其栅极作为该第一子电路的输入端; 第二N型MOS管,其栅极作为该第一子电路的输出端; 第一 P型MOS管,其源极接工作电压,其漏极分别与其栅极、以及所述第一 N型MOS管的漏 极连接; 第二P型MOS管,其源极接工作电压,其栅极与所述第一 P型MOS管的栅极连接,其漏极分 另IJ与所述第二N型MOS管的栅极、漏极连接; 第三N型MOS管,其漏极分别与所述第一N型MOS管的源极、所述第二N型MOS管的源极连 接;其栅极接偏置电压,其源极接接地电压。
【文档编号】G05F1/565GK105955391SQ201610555895
【公开日】2016年9月21日
【申请日】2016年7月14日
【发明人】顾海涛, 楼文峰, 凌宇, 谢循, 盛文军
【申请人】泰凌微电子(上海)有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1