核心板的制作方法

文档序号:8866320阅读:410来源:国知局
核心板的制作方法
【技术领域】
[0001] 本实用新型涉及一种核心板。
【背景技术】
[0002] 用户对于核心板除在性能上具有较高要求之外,其批量使用的成本也在其考虑范 畴之内,而传统的核心板在性能上以及使用成本上均不尽如人意。 【实用新型内容】
[0003] 本实用新型的目的就是为了解决上述问题,提供一种核心板。
[0004] 为了实现上述目的,本实用新型采用如下技术方案:
[0005] 核心板,其包括核心板本体,所述核心板本体包括CPU以及接于CPU的EMMC储存 模块、AR8035网络芯片、电源电路、音频电路、DDR3 SDRAM存储器以及与底板接口的连接器 J1、连接器J2、连接器J3。
[0006] 进一步,所述CPU米用freescale i. MX6D处理器。
[0007] 进一步,所述连接器Jl包括一百个管脚,其中,
[0008] 第一管脚、第二管脚、第三管脚、第四管脚、第五管脚、第六管脚、第八管脚接至USB 接口;
[0009] 第七管脚、第九管脚接至GPIO接口;
[0010] 第十管脚、第十六管脚、第二十二管脚、第二十八管脚、第三十四管脚、第四十管 脚、第四十三管脚、第四十六管脚、第五十二管脚、第五十七管脚、第五十八管脚、第七十一 管脚、第七十二管脚、第七十七管脚、第七十八管脚、第八十三管脚、第八十四管脚、第 八十九管脚、第九十管脚、第九十五管脚、第九十六管脚均接至地信号;
[0011] 第十一管脚、第十三管脚、第十五管脚、第十七管脚、第二十七管脚、第二十九管脚 接至GPI05接口;
[0012] 第十二管脚、第十四管脚、第十八管脚、第二十管脚、第二十四管脚、第二十六管脚 接至PCIE接口;
[0013] 第十九管脚、第二十一管脚接至I2Cl接口;
[0014] 第二十三管脚、第二十五管脚接至DB⑶接口;
[0015] 第三十管脚接至H0TPLUG接口;
[0016] 第三^^一管脚、第四^^一管脚接至GPI06接口;
[0017] 第三十二管脚、第三十六管脚、第三十八管脚、第四十二管脚、第四十四管脚、第 四十八管脚、第五十管脚、第五十四管脚、第五十六管脚接至HDMI接口;
[0018] 第三十三管脚、第三十五管脚、第三十七管脚、第三十九管脚接至GPI06接口; [0019] 第四十五管脚、第四十七管脚接至MIC接口;
[0020] 第四十九管脚、第五十一管脚接至LINE接口;
[0021] 第五十三管脚、第五十五管脚接至HPOUT接口;
[0022] 第五十九管脚、第六十一管脚接至UART5接口;
[0023] 第六十管脚、第六十二管脚接至UART4接口;
[0024] 第六十三管脚、第六十五管脚接至GAN2接口;
[0025] 第六十四管脚、第六十六管脚接至CANl接口;
[0026] 第六十七管脚、第六十八管脚、第六十九管脚、第七十管脚接至I2C3接口;
[0027] 第七十三管脚、第七十五管脚、第七十九管脚、第八十一管脚、第八十五管脚、第 八十七管脚、第九十一管脚、第九十三管脚、第九十七管脚、第九十九管脚接至LVDSl接口;
[0028] 第七十四管脚、第七十六管脚、第八十管脚、第八十二管脚、第八十六管脚、第 八十八管脚、第九十二管脚、第九十四管脚、第九十八管脚、第一百管脚接至LVDSO接口。
[0029] 进一步,所述连接器J2包括一百个管脚,其中,
[0030] 第一管脚、第二管脚、第七管脚、第八管脚、第十五管脚、第十六管脚、第二十一管 脚、第二十七管脚接至地信号;
[0031] 第三管脚、第五管脚接至GMDNl接口;
[0032] 第四管脚、第六管脚接至GMDP2接口;
[0033] 第九管脚接至GMDNO接口;
[0034] 第十管脚、第十二管脚接至GMDP3接口;
[0035] 第^^一管脚接至GMDPO接口;
[0036] 第十三管脚、第十四管脚接至LED接口;
[0037] 第十七管脚、第十九管脚、第二十三管脚、第二十五管脚接至SATA接口;
[0038] 第十八管脚、第二十管脚、第二十二管脚、第二十四管脚、第二十六管脚、第二十八 管脚、第三十管脚、第三十二管脚、第三十四管脚、第三十六管脚、第三十八管脚接至SD2接 P ;
[0039] 第二十九管脚、第三^^一管脚、第三十三管脚、第三十五管脚、第三十七管脚接至 SD3 接口;
[0040] 第三十九管脚、第四十一管脚、第四十二管脚、第四十三管脚、第四十四管脚、第 四十五管脚、第四十六管脚、第四十七管脚、第四十八管脚、第四十九管脚、第五十管脚、第 五i 管脚~第六十四管脚、第六十六管脚接EIM接口;
[0041] 第四十管脚接SYS接口;
[0042] 第六十五管脚、第六十七管脚~第八十管脚、第八十二管脚接至GPI04接口;
[0043] 第八^^一管脚~第八十八管脚接至GPI05接口;
[0044] 第八十九管脚~第九十二管脚接至TSC接口;
[0045] 第九十三管脚~第一百管脚接至+5. OVD接口。
[0046] 进一步,所述连接器J3包括一百个管脚,其中,
[0047] 第一管脚、第二管脚、第七管脚、第十三管脚、第十四管脚、第十八管脚、第十九管 脚、第二十五管脚、第二十八管脚、第三十一管脚、第三十七管脚、第三十八管脚、第四十三 管脚、第四十九管脚、第五十一管脚、第五十七管脚、第六十三管脚、第六十九管脚、第 七十三管脚、第七十四管脚、第九十九管脚、第一百管脚接至地信号;
[0048] 第三管脚、第五管脚、第九管脚、第十一管脚、第十五管脚、第十七管脚、第三十九 管脚接至DSI接口;
[0049] 第四管脚、第六管脚、第八管脚、第十管脚、第十二管脚接至JTAG接口;
[0050] 第十六管脚、第四十管脚、第四十二管脚、第四十六管脚、第四十八管脚、第五十管 脚、第五十二管脚、第五十四管脚、第五十六管脚、第五十八管脚、第六十管脚、第六十二管 脚、第六十四管脚、第六十六管脚、第六十八管脚、第七十管脚、第七十一管脚、第七十二管 脚为空引脚NC ;
[0051] 第二十管脚、第二十二管脚、第二十四管脚、第二十六管脚、第三十管脚、第三十二 管脚、第三十四管脚、第三十六管脚接至GPIO接口;
[0052] 第二十一管脚、第二十三管脚、第二十七管脚、第二十九管脚、第三十三管脚、第 三十五管脚、第四十一管脚、第四十五管脚、第四十七管脚接至CSI接口;
[0053] 第四十四管脚接0N/0FF接口;
[0054] 第五十三管脚、第五十五管脚、第五十九管脚、第六十一管脚、第六十五管脚、第 六十七管脚接MLB接口;
[0055] 第七十五管脚~第九十八管脚接CSIl接口。
[0056] 本实用新型具有如下有益效果:
[0057] i. MX 6Dual系列配有两个内核,运行频率高达I. 2GHz,带有IMB L2缓存和64位 DDR3 或 2 通道、32 位 LPDDR2 支持。i. MX 6Dual 集成了 FlexCAN、MLB 总线、HD 级别的 NEON SMD媒体加速器、Triple Play 3D/2D/VG加速器、1080P的视频编解码器、PCI Express:1? 和SATA-2,具有卓越的数据连接功能,同时集成LVDS、MIPI显示器端口、MIPI摄像头端口和 HDMI vl. 4,可为消费电子、汽车和工业应用提供可扩展的解决方案。并且i. MX
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1