半导体器件的制作方法

文档序号:7212050阅读:116来源:国知局
专利名称:半导体器件的制作方法
技术领域
本发明涉及在使用半导体元件的半导体器件的领域中的电源线的引出方法。
背景技术
构成显示器件的源极驱动器和栅极驱动器等驱动电路包括以下电路如移位寄存器电路和锁存器电路那样根据所要求的时序依次输出脉冲或进行数据等的接收的运算处理的逻辑电路(以下称为逻辑部分);以及如缓冲电路或电平转移电路那样放大信号振幅的电路(以下称为缓冲部分)。
上述驱动电路作为具有液晶元件的显示器件(以下称为液晶显示器件)或具有自发光元件的显示器件(以下称为发光器件)的控制部分而被研究开发。
在现有技术中,逻辑部分和缓冲部分共同使用将相同电势施加给逻辑部分和缓冲部分的电源线,从而由相同布线向逻辑部分和缓冲部分的要施加电势的部分施加电势。尤其是供给地电势的电源线常常被逻辑部分和缓冲部分共同使用。像这样,通过共同使用布线,可以减小布线所占有的面积,以可以实现显示器件的小框架化。
如图6所示,在现有技术中,将相同电势供给给逻辑部分105和缓冲部分108的电源线601从一个电源用FPC(柔性印刷电路)端子600引出,以使逻辑部分105和缓冲部分108在直到逻辑部分和缓冲部分的附近共同使用从电源用FPC端子600引出的电源线601。这是因为若在直到电路部分附近共同使用电源线,则可以更简单地引出电源线而且所需要的布置空间小的缘故。
然而,若逻辑部分105和缓冲部分108共同使用电源用FPC端子600和从电源用FPC端子600引出的电源线601,则有可能电源线601因当缓冲部分108向像素写入时瞬间消耗的大电流而发生电压降(voltage drop),发生嗓音(noise),并且逻辑部分105受该嗓音的影响而不正常工作。
这起因于由于逻辑部分为输出脉冲的电路,从而其消耗电流比缓冲部分低,然而由于缓冲部分放大信号振幅,从而其消耗电流比逻辑部分高。
在源极驱动器中,上述问题更严重。这是因为与栅极驱动器相比,源极驱动器高速工作,并且具有大负荷的缘故。在源极驱动器中,由于当写入数据时瞬间消耗大电流,从而电流值越大电源线的电压降也越大。因此,若源极驱动器的逻辑部分和缓冲部分共同使用电源线,则逻辑部分受因缓冲部分的电源线的电压降而发生的嗓音的影响,逻辑部分不正常工作的可能性高。
此外,尤其在线顺序驱动方式的情况下,上述问题更严重。这是因为在线顺序驱动下源极驱动器同时写入一行数据的缘故。由此,若进行线顺序驱动的源极驱动器的逻辑部分和缓冲部分共同使用电源线,则逻辑部分受因缓冲部分的电源线的电压降而发生的嗓音的影响大,从而逻辑部分不正常工作的可能性高。
从欧姆定律可以了解,电压降可以由V=IR表示。V[V]表示电压(电压降的值),I[A]表示电流,并且R[Ω]表示电阻。在此情况下,R[Ω]为布线电阻,该电阻的值在逻辑部分和缓冲部分彼此相同,然而,I[A]在逻辑部分和缓冲部分彼此不同。例如,下面这样一种情况,将从电源用FPC端子分别连接到逻辑部分和缓冲部分的电源线的低电势一侧的电势设定为相同,而在高电势一侧在逻辑部分和缓冲部分施加不同电势。一般由于缓冲部分需要高输出振幅,所以将对缓冲部分施加的电势设定得比逻辑部分高,并且缓冲部分的输出负荷电容量比逻辑部分的大。
因此,瞬间消耗大电流的缓冲部分有可能在电源线发生很大的电压降。此时若逻辑部分和缓冲部分共同使用施加相同电势的电源线,则有可能逻辑部分受因缓冲部分的电源线的大电压降而发生的嗓音的影响,当接收数据时不能接收正确的数据,从而导致显示不良等问题。

发明内容
于是,本发明的目的在于解决以下问题,即逻辑部分受因缓冲部分的电源线的大电压降而发生的嗓音的影响,从而不正常工作。
鉴于上述目的,本发明的技术特征是即使是逻辑部分和缓冲部分可以共同使用的一条电源线,也独立的电源线用于逻辑部分和缓冲部分,以便不使逻辑部分受嗓音的影响而不正常工作。通过逻辑部分和缓冲部分分别使用独立的电源线而不共同使用一条电源线,可以使逻辑部分免受因缓冲电路消耗的电力高而发生的嗓音的影响。
例如,在本发明中,逻辑部分和缓冲部分不共同使用将相同电势的地电势供给给逻辑部分和缓冲部分的布线,而在外部信号用连接端子(以下称为FPC端子)处使其分离。通过逻辑部分和缓冲部分分别使用独立的FPC端子而不共同使用一条电源线,可以使逻辑部分免受因在缓冲电路消耗的电力高而发生的嗓音的影响。
此外,在本发明中,使将相同电势的地电势供给给逻辑部分和缓冲部分的电源线在离要供给该地电势的电路远的地点,具体在离逻辑部分和缓冲部分远的地点分支,即在离FPC端子近的地点分支。通过使电源线在离FPC端子近的地点分支,可以使逻辑部分免受因在缓冲电路消耗的电力高而发生的嗓音的影响。
本发明的一种技术方案为一种半导体器件,包括外部电路;具有形成在有绝缘表面的衬底上的缓冲部分和逻辑部分的驱动电路;以及提供在所述衬底的一边的用于从所述外部电路输入信号的第一连接端子和第二连接端子。在该半导体器件中,从所述第一连接端子延伸的第一电源线电连接到所述缓冲部分,从所述第二连接端子延伸的第二电源线电连接到所述逻辑部分,并且所述第一连接端子和第二连接端子具有相同的电势。
本发明的另一种技术方案为一种半导体器件,包括外部电路;具有形成在有绝缘表面的衬底上的缓冲部分和逻辑部分的驱动电路,以及提供在所述衬底的一边的用于从所述外部电路输入信号的第一连接端子和第二连接端子。在该半导体器件中,从所述第一连接端子延伸的第一电源线电连接到所述缓冲部分,从所述第二连接端子延伸的第二电源线电连接到所述逻辑部分,所述第一连接端子和所述第二连接端子具有相同的电势,并且所述第一电源线的宽度大于所述第二电源线的宽度。
本发明的另一种技术方案为一种半导体器件,包括外部电路;具有形成在有绝缘表面的衬底上的缓冲部分和逻辑部分的驱动电路,以及提供在所述衬底的一边的用于从所述外部电路输入信号的连接端子。在该半导体器件中,从所述连接端子延伸到所述逻辑部分的电源线在从所述连接端子到所述电源线的长度的五分之三的位置分支,以使被分支的电源线的一方电连接到所述缓冲部分,而另一方电连接到所述逻辑部分。
本发明的另一种技术方案为一种半导体器件,包括外部电路;具有形成在有绝缘表面的衬底上的缓冲部分和逻辑部分的驱动电路,以及提供在所述衬底的一边的用于从所述外部电路输入信号的连接端子。在该半导体器件中,从所述连接端子延伸到所述逻辑部分的电源线在从所述连接端子到所述电源线的长度的五分之三的位置分支,以使被分支的电源线的一方电连接到所述缓冲部分,而另一方电连接到所述逻辑部分,并且所述一方电源线的宽度大于所述另一方电源线的宽度。
在本发明中,相同电势可以为地电势。
在本发明中,驱动电路提供在源极驱动器。
在本发明中,逻辑部分具有锁存器电路和移位寄存器电路。
在本发明中,驱动电路具有用于进行线顺序驱动的锁存器电路。
在本发明中,缓冲部分具有电平转移电路和缓冲电路。
本发明的半导体器件为具有自发光元件的显示器件或具有液晶元件的显示器件。
根据本发明,可以解决以下问题,即逻辑部分受因缓冲部分的电源线的大电压降而发生的嗓音的影响,从而不正常工作。


图1为示出具备分别连接到FPC端子的多个电源线的驱动部分的图;图2为示出具备连接到一个FPC端子的多个电源线的驱动部分的图;图3A和3B为示出本发明的发光器件的方块图;图4为示出本发明的FPC端子部分的图;图5为示出本发明的源极驱动器部分的图;图6为示出具备现有的电源线的驱动部分的图;图7A和7B为示出本发明的发光器件的图;图8A至8F为示出适用了本发明的电子设备的图;图9为示出本发明的像素电路的图;图10A和10B为示出本发明的像素电路的图;图11A和11B为示出本发明的液晶显示器件的图。
本发明的选择图为图1。
具体实施例方式
下面,关于本发明的实施方式和实施例将参照附图给予说明。但是,本发明可以通过多种不同的方式来实施,所属技术领域的技术人员可以很容易地理解一个事实就是其方式和详细内容在不脱离本发明的宗旨及其范围下可以被变换为各种各样的形式。因此,本发明不应该被解释为仅限定在实施方式所记载的内容中。注意,在各个图表中的相同的部分或具有类似功能的部分将使用相同的附图标记,并省略相关的重复说明。
实施方式1在本实施方式中,描述从FPC端子延伸的电源线的引出方法的例子。
图1示出具有源极驱动器的半导体器件,所述源极驱动器具备进行线顺序驱动的部分。图1为本发明的电源线的引出方法的图,其中示出了提供在衬底的一边的FPC端子部分和源极驱动器电路的附近的电源线的引出方法。以下,对FPC端子部分和源极驱动器内的结构进行说明。
半导体器件具有提供在绝缘表面上的FPC端子部分100、源极驱动器109、以及像素部分112。FPC端子部分具有多个FPC端子。FPC端子部分根据情况具有所需数量的FPC端子即可。然而,若FPC端子的数量多,则与外部电路连接时有可能发生连接不良,所以FPC端子的数量优选为少。源极驱动器109具有移位寄存器电路103、锁存器电路104、电平转移电路106、以及缓冲电路107。在源极驱动器中,向锁存器电路104同时写入一行数据,而进行线顺序驱动。将如移位寄存器电路103和锁存器电路104那样根据所要求的时序输出脉冲且进行数据的接收等的低消耗电流部分作为逻辑部分105,而将如缓冲电路107和电平转移电路106那样放大信号振幅而瞬间消耗大电流的高消耗电流部分作为缓冲部分108。此外,将缓冲电路107的输出设为Sline,以Sline_01至Sline_n(n为自然数)表示。Sline_01至Sline_n电连接到像素部分112所具有的信号线,从而预定的视频信号向像素被输入。
在FPC端子处被分离的电源线(即布线)分别连接到逻辑部分和缓冲部分。其结果,可以解决以下问题,即逻辑部分受因缓冲部分的电源线的大电压降而发生的嗓音的影响,从而不正常工作。
具体而言,FPC端子部分100具有第一FPC端子101和第二FPC端子102,半导体器件还具有从第一FPC端子101延伸的第一电源线110和从第二FPC端子102延伸的第二电源线111。第一电源线110和第二电源线111的电势不管为高电势侧的电势还是为低电势侧的电势都将其设定为相同的电势。例如,第一电源线110的电势和第二电源线111的电势在高电势一侧时可以为4.5至5.5V,而在低电势一侧时可以为0V。注意,该电势根据用于半导体器件的电源线而不同。例如,可以将第一电源线110和第二电源线111的电势设为地电势。
尤其,供给像地电势那样的恒定电势的布线被多个电路共同使用,以便减小布线区域。然而,本发明的技术方案在于将供给相同电势的布线以及FPC端子分离。即,如图1所示,将作为供给相同电势的电源用FPC端子分离成第一FPC端子101和第二FPC端子102。而且,从第一FPC端子101和第二FPC端子102分别向逻辑部分105和缓冲部分108引出第一电源线110和第二电源线111。第一FPC端子101和第二FPC端子102具有相同电势,从而第一电源线110和第二电源线111也具有相同电势。
在上述那样的进行线顺序驱动的显示器件中,由于在缓冲部分108进行向像素部分112的一行像素的写入,所以缓冲部分108所具有的晶体管(典型为薄膜晶体管TFT)同时驱动。于是,缓冲部分108瞬间消耗大电流。因为该瞬间的大电流的消耗,在第一电源线110是高电势一侧的电源线时其电势瞬间变低,而在第一电源线110是低电势一侧的电源线时其电势瞬间变高。即,发生所谓的电压降的现象。然而,在本发明中,由于将第一FPC端子101和第二FPC端子彼此分离,连接到逻辑部分105的第一电源线110和连接到缓冲部分108的第二电源线也被分离,从而可以减少逻辑部分105受因第一电源线110的电压降而发生的嗓音的影响。
如上所述,将在现有技术中共同使用的相同电势的电源线的电源用FPC端子在FPC端子自身处分离,即使在因第一电源线110电压降而发生嗓音的情况下,也可以减少逻辑部分105受嗓音的影响而不正常工作,因为逻辑部分和缓冲部分没有共同使用电源线。
在本实施方式中,将低消耗电流部分用作逻辑部分,将高消耗电流部分用作缓冲部分,所述低消耗电流部分如移位寄存器电路和锁存器电路那样根据所希望的时序依次输出脉冲且进行数据的接收等,所述高消耗电流部分如缓冲电路和电平转移电路那样放大信号振幅而瞬间消耗大电流。然而,本发明的技术要点在于在电源线向消耗电流大的电路和消耗电流小的电路供给相同电势的情况下将该电源线分离。由此,本发明的应用范围不局限于逻辑部分和缓冲部分。例如,本发明还可以应用于逻辑部分中的移位寄存器电路和锁存器电路。
实施方式2在本实施方式中,逻辑部分和缓冲部分共同使用电源用FPC端子,并且使电源线在离要工作的电路尽量远的地点,优选在离FPC端子近的地点分支,从而谋求减少逻辑部分受因电源线电压降导致的嗓音影响,而不正常工作的问题。
图2示出本实施方式的一例。在本实施方式中,与图1相同,以可以进行线顺序驱动的源极驱动器为一例进行说明。图2为本发明的电源线的引出方法的图,其中示出了本发明的FPC端子部分以及源极驱动器电路附近的电源线的引出方法。以下,对FPC端子部分以及源极驱动器内的结构进行说明。
与上述实施方式相同,半导体器件具有提供在绝缘表面上的FPC端子部分100、源极驱动器109、以及像素部分112。与上述实施方式的结构的不同点在于半导体器件具备第一电源线201和第二电源线202,所述电源线201和202为从FPC端子200延伸的在离该FPC端子200近的地点分支的一方和另一方的布线。将从FPC端子到电源线的长度的五分之三的位置设定为分支地点即可,优选将从FPC端子到电源线的长度的三分之一的位置设定为分支地点。例如,当从FPC端子到缓冲部分的电源线有12000μm的长度时,可以将离FPC端子2300μm的位置设定为分支地点。像这样,从产生嗓音的缓冲部分到电源线的分支地点的距离越远,逻辑部分因受嗓音的影响而不正常工作的问题就可以越减少。这是因为离缓冲部分的距离越远,因从缓冲部分到FPC端子的电源线的电压降而产生的嗓音就变得越小。
第一电源线201和第二电源线202的电势既可以是高电势又可以是低电势。例如,第一电源线201的电势和第二电源线202的电势在高电势一侧时可以为4.5至5.5V,而在低电势一侧时可以为0V。注意,该电势根据用于半导体器件的电源线而不同。第一电源线201和第二电源线202由于共同使用FPC端子200,从而相同电势被施加到它们。例如,第一电源线201和第二电源线202的电势可以设为地电势。
如图2所示,连接到相同电势的FPC端子200并且在与该FPC端子近的地点被分支的第一电源线201和第二电源线202分别连接到逻辑部分105和缓冲部分108。第一电源线201和第二电源线202由于共同使用FPC端子200,所以具有相同电势。此外,在共同使用相同电势的电源线的FPC端子并且将电源线分支的情况下,优选在离要工作的电路远的地点,即在离FPC端子200近的地点分支电源线。这是因为若将相同电势的电源线在离逻辑部分105和缓冲部分108等的电路近的地点分支,则受因电压降导致的嗓音的影响的缘故。
在这种显示器件中,若为了缓冲部分108对像素进行写入而TFT同时驱动,则缓冲部分108瞬间消耗大电流。因为瞬间消耗大电流,所以在第一电源线201是高电势一侧的电源线时其电势瞬间变低,而在第一电源线201是低电势一侧的电源线时其电势瞬间变高。即,发生所谓的电压降的现象。然而,在本发明中,连接到逻辑部分105的第一电源线201和连接到缓冲部分108的第二电源线202在离FPC端子200近的地点分支,从而可以减少逻辑部分105受因第一电源线201的电压降而发生的嗓音的影响。
如上所述,通过在共同使用电源用FPC端子时将在现有技术中共同使用的相同电势的电源线在离电源用FPC端子近的地点分支,即使在第一电源线201因电压降而发生嗓音的情况下,也可以减少逻辑部分受嗓音的影响而不正常工作。
本实施方式可以共同使用相同电势的电源线的电源用FPC端子,所以可以不增加FPC端子的数量而得到本发明的效果。
实施方式3在本实施方式中,参照图7A和7B对本发明发光器件的一个模式的外观进行说明。图7A是一个面板的俯视图,其中在第一衬底和第二衬底之间用密封剂密封形成在第一衬底上的TFT和发光元件。图7B相当于沿图7A中的线A-A′的截面图。
在第一衬底4001上提供有像素部分4002、具有逻辑部分4023和缓冲部分4013的源极驱动器4003、以及栅极驱动器4004,并且围绕像素部分地提供密封剂4005。另外,在像素部分4002上中间夹着密封剂4005提供第二衬底4006。在图7A和7B所示的发光器件中,第一衬底4001、密封剂4005、以及第二衬底4006与填料4007一起密封像素部分4002、源极驱动器4003、以及栅极驱动器4004。
形成在第一衬底4001上的像素部分4002、源极驱动器4003、以及栅极驱动器4004分别具有多个TFT。在图7B中,示出了包含在源极驱动器4003中的TFT 4008、以及包含在像素部分4002中的TFT4009的例子。
附图标记4011相当于发光元件,并且连接到TFT 4009的漏极的布线4017的一部分用作发光元件4011的第一电极。透明导电薄膜4012用作发光元件4011的第二电极。注意,发光元件4011的结构不局限于本实施方式中描述的结构,可以如上述实施方式那样,根据从发光元件4011取光的方向、TFT 4009的极性等适当地改变发光元件4011的结构。从发光元件4011取光的方向有三种第一衬底4001一侧;第二衬底4006一侧;以及第一衬底4001和第二衬底4006两侧。
虽然在图7B所示的截面图中没有显示,但提供给源极驱动器4003、栅极驱动器4004或像素部分4002的各种信号和电压经过引出的电源线4014和4015从FPC端子4016被供给。
在本实施方式中,使用与发光元件4011的第一电极相同的导电膜来形成FPC端子4016。而且,使用与布线4017相同的导电膜来形成电源线4014。此外,使用与TFT 4009和4008各自的栅电极相同的导电膜来形成电源线4015。
FPC端子4016经由各向异性导电膜4019电连接到FPC 4018具有的端子。在图7B所示的截面图中,电压从FPC端子4016经过电源线4014和4015供给到电源线分离部分4020,可以以所需要的数目将电源线分离或分支而引出到所要求的地方。
第一衬底4001和第二衬底4006为具有绝缘表面的衬底,具体地说,可以使用玻璃、金属(典型为不锈钢)、陶瓷、或者塑料。作为塑料,可以使用FRP(玻璃纤维增强塑料)板、PVF(聚氟乙烯)薄膜、麦拉(mylar)薄膜、聚酯薄膜或者丙烯酸树脂薄膜。另外,也可以使用具有由PVF薄膜或者麦拉薄膜夹着铝箔的结构的薄板。
注意,位于获取从发光元件4011射出的光的方向的衬底必须具有透光性。例如,当光通过第二衬底4006一侧发射时,第二衬底4006必须具有透光性。在这种情况下,使用透光材料,例如玻璃板、塑料板、聚酯薄膜或丙烯酸薄膜作为第二衬底4006。
作为填料4007,既可以使用如氮和氩等的惰性气体,又可以使用紫外线固化树脂或者热固化树脂,具体包括PVC(聚氯乙烯)、丙烯酸、聚酰亚胺、环氧树脂、硅树脂、PVB(聚乙烯醇缩丁醛)或者EVA(乙烯醋酸乙烯共聚物)。在本实施方式中,使用氮作为填料。
像这样可以制作发光器件。如上所述,通过将在现有技术中共同使用的相同电势的电源线的电源用FPC端子在FPC端子自身处分离或将在现有技术中共同使用的相同电势的电源线在离FPC端子近的地点分支,即使在电源线因电压降而发生嗓音的情况下,也可以减少发光器件具有的逻辑部分受嗓音的影响而不正常工作。
本实施方式可以与上述实施方式自由地组合。
实施方式4在本实施方式中,图3A的方块图示出发光器件的结构的一例。
在图3A所示的发光器件在绝缘表面上具有面板300、控制器301、以及平台302。而且,面板300在各个像素中包括具有发光元件的像素部分303、源极驱动器304、以及栅极驱动器305。
此外,图3B为图3A所示的面板300的更具体的结构的一例。在图3B中,源极驱动器304具有逻辑部分313和缓冲部分314,所述逻辑部分313具有移位寄存器306、第一锁存器电路307、以及第二锁存器电路308,所述缓冲部分314具有电平转移电路311和缓冲电路312。注意,可以使用例如解码器之类的能够选择信号线的电路而替代移位寄存器电路306。
此外,栅极驱动器305具有移位寄存器309和缓冲电路310。而且,栅极驱动器305还可以具有电平转移器。注意,可以使用例如解码器之类的能够选择信号线的电路而替代移位寄存器电路309。
在这种发光器件中,通过将在现有技术中共同使用的相同电势的电源线的电源用FPC端子在FPC端子自身处分离或将在现有技术中共同使用的相同电势的电源线在离FPC端子近的地点分支,即使在电源线因电压降而发生嗓音的情况下,也可以减少发光器件具有的逻辑部分受嗓音的影响而不正常工作。再者,可以将本发明应用于逻辑部分中的移位寄存器电路和锁存器电路。其结果,用于显示的信号的嗓音减少,以可以提供很少闪烁的发光器件。
实施方式5在本实施方式中,说明上述发光器件的电路结构。
图9是像素的等效电路图的一个例子,其中具有信号线6114、电源线6115、扫描线6116、发光元件6113、晶体管6110和6111、以及电容器元件6112。通过源极驱动器将视频信号输入到信号线6114。晶体管6110可以根据输入到扫描线6116的选择信号控制该视频信号向晶体管6111的栅极的电势供给。晶体管6111可以根据该视频信号的电势控制向发光元件6113的电流供给。电容器元件6112可以保持晶体管6111的栅源之间的电压。应当注意,图9中虽然示出了电容器元件6112,然而,如果晶体管6111的栅极电容或者其它寄生电容足以保持栅源之间的电压,那么就可以不提供电容器元件6112。
图10A是在图9所示的像素中另外提供晶体管6118和扫描线6119的像素的等效电路图。通过提供晶体管6118,使晶体管6111的栅极和源极的电势彼此相等从而可以迫使电流不流入到发光元件6113。因此,子帧周期可以设定得比将视频信号输入到所有像素的周期短。因此,优选在抑制驱动频率的同时,用高总灰度级水平进行显示。
图10B是在图10A所示的像素中另外提供晶体管6125和布线6126的像素的等效电路图。晶体管6125的栅极电势由布线6126固定。晶体管6111和晶体管6125在电源线6115和发光元件6113之间串联连接。因此,在图10B中,晶体管6125控制提供给发光元件6113的电流值,而晶体管6111控制该电流是否供给给发光元件6113。
在这种发光器件中,通过将在现有技术中共同使用的相同电势的电源线的电源用FPC端子在FPC端子自身处分离或将在现有技术中共同使用的相同电势的电源线在离FPC端子近的地点分支,即使在电源线因电压降而发生嗓音的情况下,也可以减少发光器件具有的逻辑部分受嗓音的影响而不正常工作。再者,可以将本发明应用于逻辑部分中的移位寄存器电路和锁存器电路。其结果,电源线的嗓音减少,以可以提供闪烁现象少的发光器件。
注意,本发明的显示器件所具有的像素电路不局限于在本实施方式中所述的结构。此外,本实施方式可以与上述的实施方式自由地组合。
实施方式6在本实施方式中,将参照图11A和11B说明与上述实施方式不同的液晶显示器件的一个模式的外观。图11A是一个面板的俯视图,其中与上述实施方式同样,在第一衬底和第二衬底之间用密封剂密封形成在第一衬底上的TFT和液晶元件。图11B相当于沿图11A中的线A-A′的截面图。
在液晶显示器件中,液晶元件4112提供在第一衬底4001和第二衬底4006之间。液晶元件4112根据像素部分4002中的TFT 4009和提供在第二衬底4006一侧的相对电极4115的定向状态的变化控制来自背灯的光的透过,以可以进行显示。优选在与液晶元件4112接触的表面,即TFT 4009和4008上以及在第二衬底4006上提供定向膜,以便使液晶元件4112的定向性一致。此外,可以在第一衬底4001或第二衬底4006上提供滤色器,以便执行全彩色显示。
与上述实施方式相同,FPC端子4016通过各向异性导电膜4019电连接到FPC 4018所具有的端子。此外,如图11B的截面图所示,从FPC端子4016经过电源线4014或4015供给电压到电源线分离部分4020,可以以所需要的数目将电源线分离或分支而引出到所要求的地方。
其他结构与上述实施方式一样,因此这里省略其说明。
像这样,可以制作液晶显示器件。如上所述,通过将在现有技术中共同使用的相同电势的电源线的电源用FPC端子在FPC端子自身处分离或将在现有技术中共同使用的相同电势的电源线在离FPC端子近的地点分支,即使在电源线因电压降而发生嗓音的情况下,也可以减少液晶显示器件具有的逻辑部分受嗓音的影响而不正常工作。
本发明可以与上述实施方式自由地组合。
实施方式7如上述实施方式中所描述,本发明通过在逻辑部分和缓冲部分将相同电势的电源线分支,即使在因缓冲部分在瞬间消耗大电流而导致电源线的电压降从而发生嗓音的情况下,也可以减少由于嗓音的影响而在逻辑部分的电路不正常工作所导致的显示不良等问题。因此,本发明可以优选应用于电池驱动的电子设备的显示部分、大屏幕的显示器件、以及电子设备的显示部分。例如,可以举出电视装置(电视机、电视接收机)、影像拍摄装置如数码相机或数码摄像机等、携带电话装置(携带电话机)、PDA等便携式信息终端、便携式游戏机、监视器、电脑、汽车音响等音响再生装置、以及如家用游戏机等的具备存储介质的图像再生装置等。将参照图8A至8F说明其具体例子。
图8A中所示的便携式信息终端器件包括主体9201、显示部分9202等。本发明的显示器件可以应用于显示部分9202。其结果,可以提供一种便携式信息终端器件,其中减少了由于嗓音的影响的电路的不正常工作导致的显示不良等问题。
图8B中所示的数码摄像机包括显示部分9701和9702等。本发明的显示器件可以应用于显示部分9701。其结果,可以提供一种数码摄像机,其中减少了由于嗓音的影响的电路的不正常工作导致的显示不良等问题。
图8C中所示的携带电话机包括主体9101、显示部分9102等。本发明的显示器件可以应用于显示部分9102。其结果,可以提供一种携带电话机,其中减少了由于嗓音的影响的电路的不正常工作导致的显示不良等问题。
图8D中所示的便携式电视装置包括主体9301、显示部分9302等。本发明的显示器件可以应用于显示部分9302。其结果,可以提供一种便携式电视装置,其中减少了由于嗓音的影响的电路的不正常工作导致的显示不良等问题。此外,本发明的电视机可广泛地适用于搭载在便携式电话等的便携式信息终端中的小型结构、能搬运的中型结构、或者大型结构(例如40英寸或更大)。
图8E中所示的便携式计算机包括主体9401、显示部分9402等。本发明的显示器件可以应用于显示部分9402。其结果,可以提供一种便携式计算机,其中减少了由于嗓音的影响的电路的不正常工作导致的显示不良等问题。
图8F中所示的电视装置包括主体9501、显示部分9502等。本发明的显示器件可以应用于显示部分9502。其结果,可以提供一种电视装置,其中减少了由于嗓音的影响的电路的不正常工作导致的显示不良等问题。
像这样,通过使用本发明的显示器件可以提供一种电子设备,其中减少了由于嗓音的影响的电路的不正常工作导致的显示不良等问题。
实施例1在本实施例中,作为上述发光器件的规格例子对假定以下情况的本发明的实施例进行说明显示尺寸为2.0英寸,像素模式为QVGA,像素数目为240×RGB×320,电源线的电势为低电势即GND(0[V])。
图4为示出了地电势用(以下示为GND用)FPC端子部分的简略图。虽然在实际上也从GND用FPC端子以外的FPC端子引出电源线或信号线,然而,由于这里是描述将GND用电源线(以下示为GND线)从GND用FPC端子分离的结构,从而不特别示出从GND用FPC端子以外的FPC端子的引出。在下文中将说明GND用FPC端子部分。
FPC端子部分400具有GND用FPC端子401、其他电源用FPC端子、以及信号用FPC端子。从GND用FPC端子401引出的第一GND线402由于在离GND用FPC端子401近的地点分支,所以通过接触孔403连接到第二GND线404,第二GND线404通过接触孔410连接到用于源极驱动器的缓冲部分的第四GND线408并且通过接触孔411连接到成为源极驱动器的逻辑部分的GND线的第五GND线409,并在各个接触孔中被分支。即,第二GND线404通过接触孔连接到第四GND线408和第五GND线409,而可以将GND线分支。将GND线分支的地点可以根据布置空间和状况而确定,然而需要在离要驱动的电路远的地点,即离GND用FPC端子401近的地点分支。具体而言,在从FPC端子延伸到电路的GND线的三分之一至五分之三的位置分支。此外,GND线通过接触孔412还分支成第六GND线405、第七GND线406、以及用于栅极驱动器的第三GND线407。
像这样,在图4中将一条GND线分支成五条并且引出到所希望的电路,然而GND线的数量不局限于此。但是,在电路的工作上和布置上能够分支的范围内进行GND线的分支,而避免因为GND线太细,而不能充分地供给电流。
图4中的第四GND线408的宽度d1设置得比第五GND线409的宽度d2大。例如,第四GND线408的宽度设定为第五GND线409的宽度的二倍至五倍。作为其一例,第四GND线408的宽度为120μm,第五GND线409的宽度为40μm。
这里描述如上述那样连接到逻辑部分和缓冲部分的GND线的宽度之间有差异的理由。在根据时序信号依序输出脉冲和接收数据的逻辑部分中,由于很少对多个节点同时进行充放电,从而瞬间上不消耗大电流。另一方面,在缓冲部分,具体在进行线顺驱动的缓冲部分中,由于同时进行一行的数据处理,所以在图3所示的发光器件中,240×RGB列的缓冲电路一起充放电。因此,在此瞬间中消耗大电流,即流过大电流。因以上理由,故缓冲部分的GND线的宽度具有比逻辑部分的GND线大的宽度而引出。
接下来,描述源极驱动器的逻辑部分500和缓冲部分505附近的GND线的引出方法。图5不但示出了第四GND线408和第五GND线409还示出了除此以外的几条电源线和各种信号线。
第五GND线409用作逻辑部分500的移位寄存器电路501和第一锁存器电路503的GND线508、以及第二锁存器电路504的GND线509。
此外,第四GND线408用作缓冲部分505的移位寄存器电路506和缓冲电路507的GND线。
通过上述内容,可以使用以逻辑部分500和缓冲部分505分离或分支的电源线,所述逻辑部分500为如移位寄存器电路501、第一锁存器电路503、以及第二锁存器电路504那样根据所要求的时序依次输出脉冲或接收数据等的低消耗电流部分,所述缓冲部分505为如缓冲电路507和电平转移电路506那样在增大信号振幅时瞬间消耗大电流的高消耗电流部分。其结果,可以减少现有技术中存在的问题,即由于逻辑部分受嗓音的影响而不正常工作导致显示不良等,所述嗓音因缓冲部分的GND线的电压降低而发生。
本说明书根据2005年10月21日在日本专利局受理的日本专利申请编号2005-307856而制作,所述申请内容包括在本说明书中。
权利要求
1.一种半导体器件,包括形成在衬底上的包括缓冲部分和逻辑部分的驱动电路;在所述衬底上的用于从外部电路施加电压的第一连接端子;在所述衬底上的用于从外部电路施加电压的第二连接端子;将所述第一连接端子与所述缓冲部分电连接的第一电源线;以及将所述第二连接端子与所述逻辑部分电连接的第二电源线。
2.根据权利要求1的半导体器件,其中所述第一电源线的宽度大于所述第二电源线的宽度。
3.根据权利要求1的半导体器件,其中所述电压具有地电势。
4.根据权利要求1的半导体器件,其中所述衬底具有绝缘表面。
5.根据权利要求1的半导体器件,其中所述半导体器件还包括连接到所述缓冲部分的像素部分,该像素部分形成在所述衬底上。
6.根据权利要求1的半导体器件,其中所述驱动电路进行线顺序驱动。
7.根据权利要求1的半导体器件,其中所述逻辑部分至少包括锁存器电路和移位寄存器电路中的一个。
8.根据权利要求1的半导体器件,其中所述缓冲部分至少包括电平转移电路和缓冲电路中的一个。
9.根据权利要求1的半导体器件,其中所述半导体器件为包括自发光元件的显示器件或包括液晶元件的显示器件。
10.一种半导体器件,包括形成在衬底上的包括缓冲部分和逻辑部分的驱动电路;在所述衬底上的用于从外部电路施加电压的连接端子;以及从所述连接端子延伸的电源线;其中,所述电源线在从所述连接端子到所述缓冲部分的所述电源线的长度的五分之三或更短的部分分支,所述电源线的第一分支电连接到所述缓冲部分,并且所述电源线的第二分支电连接到所述逻辑部分。
11.根据权利要求10的半导体器件,其中所述电源线的所述第一分支的宽度大于所述电源线的所述第二分支的宽度。
12.根据权利要求10的半导体器件,其中所述电压具有地电势。
13.根据权利要求10的半导体器件,其中所述衬底具有绝缘表面。
14.根据权利要求10的半导体器件,其中所述半导体器件还包括连接到所述缓冲部分的像素部分,该像素部分形成在所述衬底上。
15.根据权利要求10的半导体器件,其中所述驱动电路进行线顺序驱动。
16.根据权利要求10的半导体器件,其中所述逻辑部分至少包括锁存器电路和移位寄存器电路中的一个。
17.根据权利要求10的半导体器件,其中所述缓冲部分至少包括电平转移电路和缓冲电路中的一个。
18.根据权利要求10的半导体器件,其中所述半导体器件为包括自发光元件的显示器件或包括液晶元件的显示器件。
19.根据权利要求10的半导体器件,其中所述电源线在从所述连接端子到所述缓冲部分的所述电源线的长度的三分之一或更短的部分分支。
20.一种半导体器件,包括形成在衬底上的包括第一电路和第二电路的驱动电路;在所述衬底上的用于从外部电路施加电压的第一连接端子;在所述衬底上的用于从外部电路施加电压的第二连接端子;将所述第一连接端子与所述第一电路电连接的第一电源线;以及将所述第二连接端子与所述第二电路电连接的第二电源线,其中,所述第一电路和所述第二电路彼此电连接。
21.根据权利要求20的半导体器件,其中所述第一电源线的宽度大于所述第二电源线的宽度。
22.根据权利要求20的半导体器件,其中所述电压具有地电势。
23.根据权利要求20的半导体器件,其中所述衬底具有绝缘表面。
24.根据权利要求20的半导体器件,其中所述半导体器件还包括连接到所述第一电路的像素部分,该像素部分形成在所述衬底上。
25.根据权利要求20的半导体器件,其中所述驱动电路进行线顺序驱动。
26.根据权利要求20的半导体器件,其中所述第二电路至少包括锁存器电路和移位寄存器电路中的一个。
27.根据权利要求20的半导体器件,其中所述第一电路至少包括电平转移电路和缓冲电路中的一个。
28.根据权利要求20的半导体器件,其中所述半导体器件为包括自发光元件的显示器件或包括液晶元件的显示器件。
29.一种半导体器件,包括形成在衬底上的包括第一电路和第二电路的驱动电路;在所述衬底上的用于从外部电路施加电压的连接端子;以及从所述连接端子延伸的电源线;其中,所述电源线在从所述连接端子到所述第一电路的所述电源线的长度的五分之三或更短的部分分支,所述电源线的第一分支电连接到所述第一电路,并且所述电源线的第二分支电连接到所述第二电路,并且,所述第一电路和所述第二电路彼此电连接。
30.根据权利要求29的半导体器件,其中所述电源线的所述第一分支的宽度大于所述电源线的所述第二分支的宽度。
31.根据权利要求29的半导体器件,其中所述电压具有地电势。
32.根据权利要求29的半导体器件,其中所述衬底具有绝缘表面。
33.根据权利要求29的半导体器件,其中所述半导体器件还包括连接到所述第一电路的像素部分,该像素部分形成在所述衬底上。
34.根据权利要求29的半导体器件,其中所述驱动电路进行线顺序驱动。
35.根据权利要求29的半导体器件,其中所述第二电路至少包括锁存器电路和移位寄存器中的一个。
36.根据权利要求29的半导体器件,其中所述第一电路至少包括电平转移电路和缓冲电路中的一个。
37.根据权利要求29的半导体器件,其中所述半导体器件为包括自发光元件的显示器件或包括液晶元件的显示器件。
38.根据权利要求29的半导体器件,其中所述电源线在从所述连接端子到所述第一电路的所述电源线的长度的三分之一或更短的部分分支。
全文摘要
本发明提供一种半导体器件,其中电源线不受由于缓冲部分瞬间消耗大电流导致的电压降而发生的嗓音的影响,从而逻辑部分不会不正常工作。本发明在将相同电势供给给逻辑部分和缓冲部分的情况下可以通过以下方法来防止逻辑部分受由于缓冲部分瞬间消耗大电流导致的电源线的电压降而发生的嗓音的影响,其方法如下将FPC端子自身分离的方法;或共同使用FPC端子而在离FPC端子近的地点将电源线分支的方法。
文档编号H01L23/522GK1953179SQ20061013566
公开日2007年4月25日 申请日期2006年10月20日 优先权日2005年10月21日
发明者福本良太, 纳光明, 三宅博之, 棚田好文, 天野圣子 申请人:株式会社半导体能源研究所
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1