晶片封装体及其制造方法与流程

文档序号:11211800阅读:429来源:国知局
晶片封装体及其制造方法与流程

本发明有关于一种晶片封装技术,特别为有关于一种具有低介电常数(low-k)介电材料保护结构的晶片封装体及其制造方法。



背景技术:

光电元件(例如,影像感测元件)在撷取影像等应用中扮演着重要的角色,其已广泛地应用于例如数字相机(digitalcamera)、数字录影机(digitalvideorecorder)、手机(mobilephone)等电子产品中,而晶片封装制程是形成电子产品过程中的重要步骤。晶片封装体除了将感测晶片保护于其中,使其免受外界环境污染外,还提供感测晶片内部电子元件与外界的电性连接通路。

然而,在具有感测晶片的晶片封装体制造中,影响封装体可靠度的其中一个原因就是形成于晶片封装体的低介电常数介电材料(如,金属化层/内连接层的绝缘部)内的裂缝。举例来说,当晶圆切割成独立的晶片封装体时,晶片封装体的低介电常数介电材料因切割制程所引发的应力而于其内形成裂缝。如此一来,造成晶片封装体可靠度及效能下降。

因此,有必要寻求一种新颖的晶片封装体及其制造方法,其能够解决或改善上述的问题。



技术实现要素:

本发明提供一种晶片封装体,包括一基底,具有一第一表面及与其相对的一第二表面,其中基底具有一晶片区及沿晶片区的边缘延伸的一切割道区。晶片封装体还包括一介电层,设置于基底的第一表面上,其中对应于切割道区的介电层内具有一通槽,且通槽沿切割道区的延伸方向延伸。

本发明还提供一种晶片封装体的制造方法,包括:提供一基底,基底具有一第一表面及与其相对的一第二表面,且具有一晶片区及沿晶片区的边缘延伸的一切割道区;于基底的第一表面上形成一介电层;以及于对应于切割道区的介电层内形成一通槽,其中通槽沿切割道区的延伸方向延伸。

本发明可维持或改善晶片封装体可靠度及效能,避免基底翘曲,且可进一步缩小晶片封装体的尺寸。

附图说明

图1a至1i是绘示出根据本发明一实施例的晶片封装体的制造方法剖面示意图。

图2是绘示出图1i中晶片封装体的一部分的介电层仰视示意图。

图3a至3e是绘示出根据本发明另一实施例的晶片封装体的制造方法剖面示意图。

图4是绘示出图3e中晶片封装体的一部分的介电层仰视示意图。

附图中符号的简单说明如下:

10、20:晶片封装体;100:基底;100a:第一表面;100b:第二表面;101、112a:边缘;103、105、150a:开口;110:介电层;118:底胶材料层;112:密封环;114:导电垫;116:通槽;120:粘着层;130:承载基底;140:绝缘衬层;145:重布线层;150:钝化护层;155:空孔;160:导电结构;220:间隔层;230:盖板;c:晶片区;d:距离;sc:切割道区;w:宽度。

具体实施方式

以下将详细说明本发明实施例的制作与使用方式。然而应注意的是,本发明提供许多可供应用的发明概念,其可以多种特定型式实施。文中所举例讨论的特定实施例仅为制造与使用本发明的特定方式,非用以限制本发明的范围。此外,在不同实施例中可能使用重复的标号或标示。这些重复仅为了简单清楚地叙述本发明,不代表所讨论的不同实施例及/或结构之间具有任何关联性。再者,当述及一第一材料层位于一第二材料层上或之上时,包括第一材料层与第二材料层直接接触或间隔有一或更多其他材料层的情形。

本发明一实施例的晶片封装体可用以封装微机电系统晶片。然其应用不限于此,例如在本发明的晶片封装体的实施例中,其可应用于各种包含有源元件或无源元件(activeorpassiveelements)、数字电路或模拟电路(digitaloranalogcircuits)等集成电路的电子元件(electroniccomponents),例如是有关于光电元件(optoelectronicdevices)、微机电系统(microelectromechanicalsystem,mems)、生物辨识元件(biometricdevice)、微流体系统(microfluidicsystems)、或利用热、光线、电容及压力等物理量变化来测量的物理感测器(physicalsensor)。特别是可选择使用晶圆级封装(waferscalepackage,wsp)制程对影像感测元件、发光二极管(light-emittingdiodes,leds)、太阳能电池(solarcells)、射频元件(rfcircuits)、加速计(accelerators)、陀螺仪(gyroscopes)、指纹辨识器(fingerprintrecognitiondevice)、微制动器(microactuators)、表面声波元件(surfaceacousticwavedevices)、压力感测器(processsensors)或喷墨头(inkprinterheads)等半导体晶片进行封装。

其中上述晶圆级封装制程主要是指在晶圆阶段完成封装步骤后,再予以切割成独立的封装体,然而,在一特定实施例中,例如将已分离的半导体晶片重新分布在一承载晶圆上,再进行封装制程,亦可称之为晶圆级封装制程。另外,上述晶圆级封装制程亦适用于通过堆迭(stack)方式安排具有集成电路的多片晶圆,以形成多层集成电路(multi-layerintegratedcircuitdevices)的晶片封装体。

请参照图1i及2,图1i绘示出根据本发明一实施例的晶片封装体10的剖面示意图,而图2是绘示出图1i中晶片封装体10的一部分的介电层110的仰视示意图。在本实施例中,晶片封装体10包括一基底100及设置于基底100上的一金属化层(或称作内连接层)。

在一实施例中,基底100可为一硅基底或其他半导体基底。基底100具有一第一表面100a及与其相对的一第二表面100b。再者,基底100内包括一晶片区c及沿晶片区c的边缘101(以虚线表示)延伸的一切割道区sc。亦即,切割道区sc沿晶片区c的边缘101围绕晶片区c(其中边缘101也为晶片区c与切割道区sc之间的分界线)。晶片区c内可包括一感测元件(未绘示)邻近于基底100的第一表面100a。举例来说,晶片区c内包括影像感测元件或其他适合的感测元件。在其他实施例中,晶片区c内可包括感测生物特征的元件(例如,一指纹辨识元件)、感测环境特征的元件(例如,一温度感测元件、一湿度感测元件、一压力感测元件、一电容感测元件)或其他适合的感测元件。

一金属化层位于基底100的第一表面100a上。一般而言,金属化层包括绝缘部及位于绝缘部内的导电特征部件。在本实施例中,金属化层的绝缘部可包括层间介电层(interlayerdielectric,ild)、金属间介电层(inter-metaldielectric,imd)、钝化护层(passivation)或前述的组合。为简化图式,此处仅绘示出单层介电层110。在一实施例中,介电层110可包括低介电常数材料。在其他实施例中,介电层110可包括无机材料,例如氧化硅、氮化硅、氮氧化硅、金属氧化物或前述的组合或其他适合的绝缘材料。此处,晶片封装体10包括一晶片/晶粒,而晶片/晶粒包括基底100及介电层110。

在本实施例中,对应于切割道区sc的介电层110内具有一通槽(throughgroove)116邻近于晶片区c。在一实施例中,通槽116贯穿介电层110而露出基底100的第一表面100a。在其他实施例中,贯穿介电层110的通槽116进一步延伸入基底100内至一深度,其约在1微米(μm)至2微米的范围。在一实施例中,通槽116具有一宽度w(绘示于图1b),其约在5微米至15微米的范围。通槽116沿切割道区sc的延伸方向延伸,如图2所示。亦即,通槽116也是沿晶片区c的边缘101围绕晶片区c。在其他实施例中,通槽116内可完全填满一底胶材料层(未绘示)。

在本实施例中,设置于基底100的第一表面100a上的介电层110内具有导电特征部件,例如一密封环112及一或多个导电垫114且对应于晶片区c。在一实施例中,密封环112的一边缘112a(绘示于图1a)大体上对准于切割道区sc与晶片区c之间的分界线(即,晶片区c的边缘101),且密封环112沿切割道区sc的延伸方向延伸。亦即,密封环112也是沿晶片区c的边缘101围绕晶片区c。在一实施例中,通槽116与密封环112之间的距离d(绘示于图1b)约在5微米至10微米的范围。

再者,导电垫114可为单层导电层或为多层的导电层结构。为简化图式,此处仅绘示出单层导电垫114作为范例说明。在一实施例中,晶片区c内的感测元件可通过介电层110内的内连线结构(未绘示)而与导电垫114电性连接。

一或多个开口103自基底100的第二表面100b延伸至基底100的第一表面100a,使开口101贯穿基底100且露出邻近于基底100的第一表面100a的对应的导电垫114。在本实施例中,开口101位于第二表面100b的宽度(或口径)大于其位于第一表面100a的宽度(或口径)。因此,开口101具有倾斜的侧壁。再者,一开口105沿着基底100的侧壁延伸而围绕晶片区c且贯穿基底100。在此情形中,开口105具有倾斜的侧壁。亦即,基底100具有倾斜的边缘侧壁。在本实施例中,开口103的俯视轮廓不同于开口105的俯视轮廓。举例来说,开口103可具有圆形的俯视轮廓,而开口105具有环形的俯视轮廓,如方环形。可以理解的是,开口103及开口105可具有其他形状的俯视轮廓,而并不限定于此。

在本实施例中,晶片封装体10还包括一绝缘衬层140设置于基底100的第二表面100b上,且顺应性地延伸至开口103的侧壁及开口105的侧壁及底部上,并露出导电垫114。在一实施例中,绝缘衬层140可包括环氧树脂、无机材料(例如,氧化硅、氮化硅、氮氧化硅、金属氧化物或前述的组合)、有机高分子材料(例如,聚酰亚胺树脂、苯环丁烯、聚对二甲苯、萘聚合物、氟碳化物、丙烯酸酯)或其他适合的绝缘材料。

在本实施例中,晶片封装体10还包括一图案化的重布线层145设置于基底100的第二表面100b上方的绝缘衬层140上,且顺应性地延伸至开口103的侧壁及底部。重布线层145通过绝缘衬层140与基底100电性隔离,且经由开口103直接电性接触或间接电性连接露出的导电垫114。因此,开口101内的重布线层145也称为基底通孔电极(throughsubstratevia,tsv)。在一实施例中,重布线层145可包括铝、铜、金、铂、镍、锡、前述的组合、导电高分子材料、导电陶瓷材料(例如,铟锡氧化物或铟锌氧化物)或其他适合的导电材料。

在本实施例中,晶片封装体10还包括一钝化护层150设置于基底100的第二表面100b上方,且填入开口103,以覆盖重布线层145。在一实施例中,钝化护层150可包括环氧树脂、绿漆(soldermask)、无机材料(例如,氧化硅、氮化硅、氮氧化硅、金属氧化物或前述的组合)、有机高分子材料(例如,聚酰亚胺树脂、苯环丁烯、聚对二甲苯、萘聚合物、氟碳化物、或丙烯酸酯)或其他适合的绝缘材料。

在本实施例中,钝化护层150未填满开口103,使得一空孔155形成于开口103内的重布线层145与钝化护层150之间。因此,后续制程中进行热处理时,空孔155能够作为钝化护层150与重布线层145之间的缓冲,以降低钝化护层150与重布线层145之间由于热膨胀系数不匹配所引发不必要的应力。再者,当外界温度或压力剧烈变化时,可避免钝化护层150会过度拉扯重布线层145,进而可防止靠近导电垫结构的重布线层145剥离或发生断裂。在一实施例中,空孔155与钝化护层150之间的界面具有拱形轮廓。

基底100的第二表面100b上的钝化护层150具有开口150a,以露出部分的重布线层145。再者,多个导电结构160(例如,焊球、凸块或导电柱)设置于钝化护层150的开口150a内,以与露出的重布线层145电性连接。在一实施例中,导电结构160可包括锡、铅、铜、金、镍、或前述的组合。

请参照图3e及4,图3e绘示出根据本发明另一实施例的晶片封装体20的剖面示意图,而图4是绘示出图3e中晶片封装体20的一部分的介电层110的仰视示意图,其中相同于图1i及2中的部件使用相同的标号并省略其说明。在本实施例中,晶片封装体20的结构类似于图1i中的晶片封装体10的结构。

在本实施例中,晶片封装体20中的通槽116内完全填满一底胶材料层118。再者,晶片封装体20还包括一盖板230及一间隔层(或称作围堰(dam))220。盖板230设置于基底100的第一表面100a上方。在本实施例中,盖板230可包括玻璃、石英、透明高分子材料或其他适合的透明材料。

间隔层220设置于介电层110与盖板230之间且覆盖导电垫114。在本实施例中,盖板230、间隔层220及介电层110在晶片区c上共同围绕出一空腔(未绘示),使得空腔对应于基底100的感测元件。在其他实施例中,间隔层220覆盖对应于感测元件的介电层110,使盖板230与介电层110之间不具有空腔。在一实施例中,间隔层220大致上不吸收水气且不具有粘性。在此情形中,可通过额外的粘着胶将盖板230贴附于介电层110上。在其他实施例中,间隔层220可具有黏性。在此情形中,可通过间隔层220将盖板230贴附于介电层110上。如此一来,间隔层220可不与任何的粘着胶接触,以确保间隔层220的位置不因粘着胶而移动。在一实施例中,间隔层220可包括环氧树脂、无机材料(例如,氧化硅、氮化硅、氮氧化硅、金属氧化物或前述的组合)、有机高分子材料(例如,聚酰亚胺树脂(polyimide)、苯环丁烯(butylcyclobutene,bcb)、聚对二甲苯(parylene)、萘聚合物(polynaphthalenes)、氟碳化物(fluorocarbons)、丙烯酸酯(acrylates))、光阻材料或其他适合的绝缘材料。

在上述实施例中,晶片封装体10及20包括前照式(frontsideillumination,fsi)感测装置,然而在其他实施例中,晶片封装体10及20亦可包括背照式(backsideillumination,bsi)感测装置。

图1a至1i是绘示出根据本发明一实施例的晶片封装体10的制造方法的剖面示意图。请参照图1a,提供一基底100,其具有一第一表面100a及与其相对的一第二表面100b。基底100内包括多个晶片区c及沿每一晶片区c的边缘101(以虚线表示)延伸的一切割道区sc。为简化图式,此处仅绘示出位于割道区sc两侧的一对不完整的晶片区c。在一实施例中,基底100可为一硅基底或其他半导体基底。在另一实施例中,基底100为一硅晶圆,以利于进行晶圆级封装制程。

在本实施例中,每一晶片区c的基底100内包括一感测元件(未绘示)。感测元件可邻近于基底100的第一表面100a。在一实施例中,感测元件包括影像感测元件、感测生物特征的元件(例如,一指纹辨识元件)、感测环境特征的元件(例如,一温度感测元件、一湿度感测元件、一压力感测元件、一电容感测元件)或其他适合的感测元件。

接着,于基底100的该第一表面100a上形成一介电层110。介电层110可包括层间介电层、金属间介电层、钝化护层或其组合。为简化图式,此处仅绘示出一平整层。在一实施例中,介电层110可包括低介电常数材料。在其他实施例中,介电层110可包括无机材料(例如,氧化硅、氮化硅、氮氧化硅、金属氧化物或前述的组合或其他适合的绝缘材料)。

接着,于对应晶片区c的介电层110内形成导电特征部件,例如一密封环112及一或多个导电垫114。在一实施例中,密封环112的一边缘112a大体上对准于切割道区sc与晶片区c之间的分界线(即,晶片区c的边缘101),且密封环112沿切割道区sc的延伸方向延伸。

再者,导电垫114可为单层导电层或为多层的导电层结构。为简化图式,此处仅绘示出单层导电垫114作为范例说明。在一实施例中,晶片区c内的感测元件可通过介电层110内的内连线结构(未绘示)而与导电垫114电性连接。

接着,请参照图1b,于对应于切割道区sc的介电层110内形成一通槽116,其沿切割道区sc的延伸方向延伸,且露出基底100的第一表面100a。在其他实施例中,贯穿介电层110的通槽116可进一步延伸入基底100内至一深度,其约在1微米至2微米的范围。在一实施例中,可通过激光开槽(lasergrooving)形成通槽116。在本实施例中,通槽116邻近于晶片区c的密封环112。举例来说,通槽116与密封环112之间的距离d约在5微米至10微米的范围。再者,通槽116具有一宽度w在5微米至15微米的范围。在其他实施例中,通槽116内可完全填满一底胶材料层(未绘示)。

在本实施例中,可依序进行半导体装置的前段(frontend)制程(例如,在基底100内制作晶片区c及后段(backend)制程(例如,在基底100上制作介电层110、内连线结构及导电垫114)来制作前述结构。换句话说,以下晶片封装体的制造方法用于对完成后段制程的基底进行后续的封装制程。

请参照图1c,通过一粘着层120(例如,胶带)将介电层110贴合于一承载基底130(例如,玻璃)。之后,对基底100的第二表面100b进行薄化制程(例如,蚀刻制程、铣削(milling)制程、磨削(grinding)制程或研磨(polishing)制程),以减少基底100的厚度。

接着,请参照图1d,通过微影制程及蚀刻制程(例如,干蚀刻制程、湿蚀刻制程、等离子蚀刻制程、反应性离子蚀刻制程或其他适合的制程),于每一晶片区c的基底100内形成开口103,且在切割道区sc的基底100内形成开口105。开口103及开口105自基底100的第二表面100b延伸至基底100的第一表面100a而贯穿基底100且露出介电层110。在其他实施例中,可分别通过刻痕(notching)制程以及微影及蚀刻制程形成开口103及开口105。

在本实施例中,开口103对应于导电垫114,且开口103位于第二表面100b的宽度(或口径)大于其位于第一表面100a的宽度(或口径),因此开口103具有倾斜的侧壁。倾斜的侧壁有助于后续形成于开口103内的膜层(例如,绝缘层及重布线层)的沉积,进而提高晶片封装体的可靠度。举例来说,由于开口103位于第一表面100a的宽度小于其位于第二表面100b的口径,因此后续形成于开口103内的膜层能够轻易地沉积于开口103的转角,以避免膜层在上述转角处发生断裂。

在本实施例中,开口105沿着相邻晶片区c之间的切割道sc延伸且贯穿基底100,使得每一晶片区c的基底100彼此分离。开口105具有倾斜的侧壁,使每一晶片区c的基底100具有倾斜的边缘侧壁。

接着,请参照图1e,可通过沉积制程(例如,涂布制程、物理气相沉积制程、化学气相沉积制程或其他适合的制程),在基底100的第二表面100b上形成一绝缘衬层140,绝缘衬层140顺应性地沉积于开口103及开口105的侧壁及底部上。在一实施例中,绝缘衬层140可包括环氧树脂、无机材料(例如,氧化硅、氮化硅、氮氧化硅、金属氧化物或前述的组合)、有机高分子材料(例如,聚酰亚胺树脂、苯环丁烯、聚对二甲苯、萘聚合物、氟碳化物、或丙烯酸酯)或其他适合的绝缘材料。接着,可通过微影制程及蚀刻制程,去除开口103底部的绝缘衬层140而露出对应的导电垫114。

接着,请参照图1f,可依序通过沉积制程(例如,涂布制程、物理气相沉积制程、化学气相沉积制程、电镀制程、无电镀制程或其他适合的制程)、微影制程及蚀刻制程,于基底100的第二表面100b上方的绝缘衬层140上形成图案化的重布线层145。重布线层145顺应性地延伸至开口103的侧壁及底部。重布线层145通过绝缘衬层140与基底100电性隔离,且经由开口103直接电性接触或间接电性连接露出的导电垫114。在一实施例中,重布线层145可包括铝、铜、金、铂、镍、锡、前述的组合、导电高分子材料、导电陶瓷材料(例如,铟锡氧化物或铟锌氧化物)或其他适合的导电材料。

接着,请参照图1g,可通过沉积制程,在基底100的第二表面100b上形成一钝化护层150,且填入开口103,以覆盖重布线层145。在一实施例中,钝化护层150可包括环氧树脂、绿漆、无机材料(例如,氧化硅、氮化硅、氮氧化硅、金属氧化物或前述的组合)、有机高分子材料(例如,聚酰亚胺树脂、苯环丁烯、聚对二甲苯、萘聚合物、氟碳化物、或丙烯酸酯)或其他适合的绝缘材料。

在本实施例中,钝化护层150仅部分填充开口103,使得一空孔155形成于开口103内的重布线层145与钝化护层150之间。在一实施例中,空孔155与钝化护层150之间的界面具有拱形轮廓。在其他实施例中,钝化护层150亦可填满开口103。接着,可通过微影制程及蚀刻制程,在基底100的第二表面100b上的钝化护层150内形成多个开口150a,以露出部分的重布线层145。

之后,可通过电镀制程、网版印刷制程或其他适合的制程,在钝化护层150的开口150a内填入导电结构160(例如,焊球、凸块或导电柱),以与露出的重布线层145电性连接。在一实施例中,导电结构160可包括锡、铅、铜、金、镍、或前述的组合。

接着,请参照图1h,自开口105底部依序切割绝缘衬层140及下方的介电层110,以将各个晶片区c分离。举例来说,可使用切割刀具或激光进行切割制程。在本实施例中,当使用切割刀具切割介电层110时,切割刀具会于介电层110内产生应力而于介电层110内形成裂缝(未绘示)。然而,由于介电层110内具有通槽116,因此裂缝仅延伸至通槽116而不会进一步延伸至对应于晶片区c的介电层110内。

在进行切割制程之后,自介电层110表面去除粘着层120及承载基底130,以形成独立的晶片封装体10。如图1i所示。

可以理解的是,虽然图1a至1i的实施例为具有前照式感测装置的晶片封装体的制造方法,然而关于晶片的外部电性连接路径(例如,基底内的开口、重布线层、保护层或其中的导电结构)的制作方法亦可应用于背照式感测装置的制程中。

图3a至3e是绘示出根据本发明另一实施例的晶片封装体20的制造方法的剖面示意图,其中相同于图1a至1i中的部件使用相同的标号并省略其说明。如图3a所示,提供如图1b实施例所示的结构。接着,于通槽116内完全填满一底胶材料层118。

接着,请参照图3b,提供一盖板230。在本实施例中,盖板230可包括玻璃、石英、透明高分子材料或其他适合的透明材料。之后,在盖板230上形成一间隔层220,并通过间隔层220将盖板230接合至基底100的第一表面100a上。间隔层220在晶片区c的基底100与盖板230之间形成一空腔(未绘示)。在其他实施例中,可先在基底100的第一表面100a上方的介电层110上形成间隔层220,之后将盖板230接合至基底100上。在其他实施例中,基底100与盖板230之间不具有空腔。

在一实施例中,可通过沉积制程(例如,涂布制程、物理气相沉积制程、化学气相沉积制程或其他适合的制程)形成间隔层220。再者,间隔层220可包括环氧树脂、无机材料(例如,氧化硅、氮化硅、氮氧化硅、金属氧化物或前述的组合)、有机高分子材料(例如,聚酰亚胺树脂、苯环丁烯、聚对二甲苯、萘聚合物、氟碳化物、或丙烯酸酯)或其他适合的绝缘材料。在其他实施例中,间隔层220可包括光阻材料,且可通过微影制程而图案化,以形成空腔。

接着,请参照图3c,以盖板230作为承载基板,对基底100的第二表面100b进行薄化制程,以减少基底100的厚度。接着,通过微影制程及蚀刻制程,于每一晶片区c的基底100内形成开口103,且在切割道区sc的基底100内形成开口105,如图1d的实施例所示。

接着,请参照图3d,可利用相同或相似于图1e至1g的实施例所述的方法,于图3c所示的结构上依序形成绝缘衬层140、重布线层145、钝化护层150及位于钝化护层150的开口150a内的导电结构160。

接着,请参照图3e,自开口105底部依序切割绝缘衬层140、介电层110、间隔层220以及盖板230,以将各个晶片区c分离,以形成独立的晶片封装体20。举例来说,可使用切割刀具或激光进行切割制程。在本实施例中,当使用切割刀具切割介电层110时,切割刀具会于介电层110内产生应力而于介电层110内形成裂缝(未绘示)。然而,由于介电层110内具有通槽116及底胶材料层118,因此裂缝仅延伸至通槽116而不会进一步延伸至对应于晶片区c的介电层110内。

可以理解的是,虽然图3a至3e的实施例为具有前照式感测装置的晶片封装体的制造方法,然而关于晶片的外部电性连接路径(例如,基底内的开口、重布线层、保护层或其中的导电结构)的制作方法亦可应用于背照式感测装置的制程中。

根据本发明的上述实施例,由于介电层内的通槽有效阻挡裂缝进一步延伸至对应于晶片区的介电层内,因此可维持或改善晶片封装体可靠度及效能。再者,由于通槽可有效阻挡裂缝延伸,因此无须在切割道区进行预切割(pre-sawing)制程以及在切割道区的基底侧壁形成钝化护层来保护介电层。如此一来,可顺利去除形成于介电层上的粘着层及承载基底。或着,可避免因钝化护层形成于切割道区的基底侧壁所产生的基底翘曲(substratewarpage)问题。另外,由于无须进行预切割制程,因此不存在预切割制程与切割制程之间发生偏移的问题。如此一来,可进一步缩小晶片封装体的尺寸。

以上所述仅为本发明较佳实施例,然其并非用以限定本发明的范围,任何熟悉本项技术的人员,在不脱离本发明的精神和范围内,可在此基础上做进一步的改进和变化,因此本发明的保护范围当以本申请的权利要求书所界定的范围为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1