多晶硅薄膜的制备方法及多晶硅tft结构的制作方法

文档序号:9275593阅读:533来源:国知局
多晶硅薄膜的制备方法及多晶硅tft结构的制作方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种多晶硅薄膜的制备方法及多晶硅TFT结构。
【背景技术】
[0002]在显示技术领域,液晶显示器(Liquid Crystal Display,LCD)与有机发光二极管显示器(Organic Light Emitting D1de, OLED)等平板显示器已经逐步取代CRT显示器。
[0003]随着平板显示器的发展,高分辨率,低能耗的面板需求不断被提出。低温多晶硅(Low Temperature Poly-Silicon, LTPS)薄膜晶体管(Thin Film Transistor, TFT)在高分辨有源液晶显示器(AMIXD)以及有源有机发光二极管显示器(AMOLED)技术中得到了业界的重视,有很大的应用价值和潜力。与非晶硅(a-Si)相比,LTPS TFT具有较高的载流子迀移率,可达几十至几百cm2/VS,器件反应速度快,稳定性好,可以满足高分辨率AMLCD及AMOLED显示器的要求。LTPS TFT除了作为像素开关,还可以用于构建周边驱动电路,实现电路集成。
[0004]低温多晶硅是多晶硅(poly-Si)技术的一个分支。多晶硅材料具有较高的电子迀移率源于多晶硅自身的多晶体结构。与高缺陷密度及高度无序的非晶硅相比,多晶硅是由多个有序晶粒构成。
[0005]现有技术中,多晶娃薄膜可以直接由化学气相沉积(Chemical VaporDeposit1n, CVD)得到;也可以将非晶硅经过不同的退火处理使其晶化得到,常用的方法有:固相晶化(Solid Phase Crystallizat1n, SPC)、金属诱导晶化(Metal-1nducedCrystallizat1n,MIC)、准分子激光退火晶化(Excimer Laser Annealing,ELA)等。
[0006]目前,限制多晶硅TFT器件特性的主要因素是多晶硅晶粒之间的晶界,晶界处存在着大量的缺陷。上述不同方法制得的多晶硅薄膜的晶粒大小和分布都有所不同,晶界缺陷的数量也有很大区别。
[0007]现有的研宄文献针对如何改善多晶硅薄膜的质量提出了许多方法。有研宄指出,使用硅离子自注入以令多晶硅薄膜非晶化,然后再进行重结晶,可以降低晶核密度从而增大重结晶后的晶粒尺寸。
[0008]R.Reif 和 J.E.Knott (Electronics Letters, Vol.17Νο.17,1981)证明将高剂量的硅离子注入(如3X1015/cm2)多晶硅薄膜,可以使多晶硅薄膜大部分晶体结构非晶化,由于离子注入的隧道效应,只留下少量晶核。这些晶核在之后的SPC重结晶过程中长成了大尺寸晶粒。
[0009]N.Yamauchi 等(IEEE Electron Device Letters, Vol.11,N0.1,1990 及 Journalof Applied Physics, vol.75, pp.3235-3257, 1994)用以上方法获得的多晶硅制作了 TFT。由于晶粒变大,器件的迀移率增大,亚阈值摆幅陡峭,但是同时,文章中也报道了由于大晶粒的随机分布使得小尺寸器件的均匀性严重下降。
[0010]以上文献表明,高剂量硅离子自注入可以将多晶硅大部分非晶化。非晶化使得晶核密度降低,并在重结晶后得到大尺寸晶粒。晶粒增大使得晶界缺陷减少,器件特性提高。但是此方法一方面需要大剂量的硅离子注入,一方面需要再一次的结晶退火制程,另外还存在器件均匀性问题。
[0011]迄今为止,不引致非晶化的较低剂量的硅离子注入的效应还没有被研宄并应用于多晶娃。

【发明内容】

[0012]本发明的目的在于提供一种多晶硅薄膜的制备方法,能够减少多晶硅的晶界缺陷密度,改善多晶硅薄膜的质量。
[0013]本发明的另一目的在于提供一种多晶硅TFT结构,能够降低开启状态下的晶界势皇,增大载流子迀移率,增大开态电流,减小阈值电压,改善TFT特性。
[0014]为实现上述目的,本发明首先提供一种多晶硅薄膜的制备方法,其特征在于,包括如下步骤:
[0015]步骤1、提供一基片,在所述基片上形成一层多晶硅薄膜,该多晶硅薄膜的厚度符合制造半导体器件所要求的厚度;
[0016]步骤2、对所述多晶硅薄膜进行硅离子自注入,且硅离子的注入剂量低于使多晶硅非晶化的计量限度。
[0017]所述多晶硅薄膜的制备方法,还包括:步骤3、对完成硅离子自注入的多晶硅薄膜进行后退火处理。
[0018]所述步骤I中的基片为覆盖有缓冲层的硅基片、覆盖有缓冲层的玻璃基片、或覆盖有缓冲层的柔性基片,所述缓冲层的材料为氧化硅、氮化硅、或二者的组合。
[0019]所述步骤I通过直接气相沉积多晶硅形成所述多晶硅薄膜;
[0020]或者,所述步骤I通过固相晶化工艺、或金属诱导晶化工艺使非晶硅结晶形成所述多晶硅薄膜;
[0021]再或者,所述步骤I采用激光或LED为热源使非晶硅产生液相结晶形成所述多晶硅薄膜。
[0022]所述步骤2使用离子注入机、或离子喷淋机对所述多晶硅薄膜进行硅离子自注入。
[0023]所述步骤3使用炉管、或快速热退火设备进行后退火处理。
[0024]所述多晶硅薄膜的制备方法对所述多晶硅薄膜进行硅离子自注入之前还需要在所述多晶硅薄膜上沉积一层保护层,所述保护层的材料为氧化硅、氮化硅、或二者的组合。
[0025]本发明还提供一种多晶硅TFT结构,包括:基片、覆盖所述基片的缓冲层、设于所述缓冲层上的岛状半导体层、覆盖所述岛状半导体层的栅极绝缘层、设于栅极绝缘层上的栅极、设于所述栅极与栅极绝缘层上的钝化层、及设于所述钝化层上的源极与漏极;
[0026]所述岛状半导体层包括位于该岛状半导体层中部的沟道区、及分别位于所述沟道区两侧的源极接触区、与漏极接触区,所述源极接触所述源极接触区,所述漏极接触所述漏极接触区;
[0027]所述岛状半导体层由上述的多晶硅薄膜的制备方法所制备的多晶硅薄膜经光刻及离子掺杂形成,所述源极接触区与漏极接触区对应于离子掺杂的区域;
[0028]所述多晶硅TFT结构属于P型TFT器件或N型TFT器件。
[0029]所述栅极绝缘层与钝化层的材料为氧化硅、氮化硅、或二者的组合,所述栅极、源极、与漏极的材料为铝。
[0030]本发明的有益效果:本发明提供的一种多晶硅薄膜的制备方法,通过对多晶硅薄膜进行硅离子自注入,且硅离子的注入剂量低于使多晶硅非晶化的计量限度,使注入的硅离子形成间隙硅,并移动到多晶硅晶界处,能够减少多晶硅的晶界缺陷密度,改善多晶硅薄膜的质量。本发明提供的一种多晶硅TFT结构,其岛状半导体层由经过低剂量硅离子自注入的多晶硅薄膜制成,能够降低开启状态下的晶界势皇,增大载流子迀移率,增大开态电流,减小阈值电压,改善TFT特性。
【附图说明】
[0031]为了能更进一步了解本发明的特征以及技术内容,请参阅以下有关本发明的详细说明与附图,然而附图仅提供参考与说明用,并非用来对本发明加以限制。
[0032]附图中,
[0033]图1为本发明的多晶硅薄膜的制备方法的流程图;
[0034]图2、图3为本发明的多晶硅薄膜的制备方法的步骤I的示意图;
[0035]图4为本发明的多晶硅薄膜的制备方法的步骤2的示意图;
[0036]图5为本发明的多晶硅薄膜的制备方法的步骤2中不同的硅离子注入剂量及对应的样品标号表;
[0037]图6为本发明的多晶硅TFT结构的剖面示意图;
[0038]图7为对采用不同样品的多晶硅TFT进行载流子迀移率测试的测试结果图;
[0039]图8为对应于图7的数据表。
【具体实施方式】
[0040]为更进一步阐述本发明所采取的技术手段及其效果,以下结合本发明的优选实施例及其附图进行详细描述。
[0041]请参阅图1,本发明首先提供一种多晶硅薄膜的制备方法,包括如下步骤:
[0042]步骤1、请参阅图2与图3,提供一基片I,在所述基片I上形成一层多晶硅薄膜3,该多晶硅薄膜3的厚度符合制造半导体器件所要求的厚度。
[0043]具体地,该步骤I中的基片I为覆盖有缓冲层11的硅基片、覆盖有缓冲层11的玻璃基片、或覆盖有缓冲层11的柔性基片,所述缓冲层11的材料为氧化硅、氮化硅、或二者的组合,优选的,所述缓冲层11的材料为二氧化硅(S12)。
[0044]该步骤I可以通过直接气相沉积多晶硅形成所述多晶硅薄膜3。
[0045]该步骤I也可以通过固相晶化工艺、或金属诱导晶化工艺使非晶硅结晶形成所述多晶硅薄膜3。
[0046]该步骤I还可以采用激光或LED为热源使非晶硅产生液相结晶形成所述多晶硅薄膜3。
[0047]进一步地,如图2与图3所示,以金属诱导晶化工艺使非晶硅结晶形成所述多晶硅薄膜3为例,该步骤I的详细过程为:首先使用低压化学气相沉积(LPCVD)沉积一层厚度为50nm的非晶硅薄膜3’;再在所述非晶硅薄膜3’上沉积一薄层(厚度<5nm)的金属镍4’;然后进行氮气退火将非晶硅晶化,退火温度为600°C,退火时间为10小时;非晶硅晶化完成形成多晶硅薄膜3后,使用加温的硫酸双氧水混合物清洗基
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1