硅基低漏电流固支梁栅金属氧化物场效应晶体管或非门的制作方法

文档序号:8944559阅读:582来源:国知局
硅基低漏电流固支梁栅金属氧化物场效应晶体管或非门的制作方法
【技术领域】
[0001] 本发明提出了硅基低漏电流固支梁栅金属氧化物半导体场效应晶体管(MOSFET) 或非门,属于微电子机械系统(MEMS)的技术领域。
【背景技术】
[0002] 集成电路技术的出现使得整个IT行业的发展出现了巨大的飞跃,大大缩小了计 算机的体积,使得人类加速进入了信息时代,这一切都得益于将微小的晶体管集成在单片 电路中伴随着微电子技术的深入发展,如今晶体管的尺寸已经发展至纳米级别,相应的集 成电路单位面积的集成度仍然在不断地提升,芯片的功能也日趋复杂,呈现出了数模混合 的状态,同时芯片的处理速度越来越高。随之而来的就是集成电路的功耗问题,而过高的功 耗会使得芯片过热,晶体管的工作特性会受到温度的影响而发生改变,所以过热的芯片温 度不仅会使芯片寿命降低,而且会影响芯片的稳定性。由于电池技术的发展遭遇了前所未 有的技术瓶颈,所以找到一种低功耗的解决方案就显得十分重要。
[0003] 或非门电路作为数字电路的重要组成部分,它能够实现两个输入端所输入的数字 信号的或非逻辑功能,或非门电路在中央处理器等数字式电路中有巨大的应用,由常规MOS 管组成的或非门,随着集成度的提升,功耗变得越来越严重,功耗过大带来的芯片过热问题 会严重影响集成电路的性能,MEMS技术的发展使得制造具有可动栅的晶体管成为可能,具 有可动栅的晶体管可以有效降低栅极电压带来的栅极漏电流,进而降低或非门电路的功 耗。

【发明内容】

[0004] 技术问题:本发明的目的是提供一种硅基低漏电流固支梁栅MOSFET或非门,将传 统或非门中采用的两个常规MOS管换为两个具有固支梁栅的MOS管,可以有效地减小栅极 漏电流从而降低电路的功耗。
[0005] 技术方案:本发明的硅基低漏电流固支梁栅金属氧化物场效应晶体管或非门由两 个固支梁栅NMOS管即第一 NMOS管和第二NMOS管以及一个负载电阻组成,两个NMOS管的 源极连接在一起共同接地,漏极也连接在一起随后通过负载电阻与电源电压相连接,两路 输入信号A、B分别在两个NMOS管的栅极上输入,输出信号在两个NMOS管的漏极和负载电 阻之间输出;引线用Al制作,NMOS管的栅极悬浮在二氧化硅层的上方形成固支梁栅,固支 梁栅的两端分别固定在两个锚区上,锚区用多晶硅制作在二氧化硅层上,N+有源区是NMOS 管的源极和漏极,源极和漏极通过通孔与引线连接,下拉电极在固支梁栅下的部分被二氧 化硅层覆盖,整个或非门电路制作在P型硅衬底上。
[0006] 所述的NMOS管的固支梁栅的下拉电压设计的与NMOS管的阈值电压相等,只有当 NMOS管的固支梁栅上所加的电压大于NMOS管的阈值电压时,其固支梁栅才能下拉并接触 二氧化硅层从而使固支梁栅NMOS管反型导通,当所加电压小于NMOS管的阈值电压时固支 梁栅就不能下拉,当该或非门在输入信号的作用下处于工作态时,两个NMOS管就在导通或 者截止状态之间变化,当NMOS管处于关断态时其固支梁栅6就处于悬浮态,正因为如此,就 使或非门具有较小的直流漏电流。
[0007] 该或非门负载电阻的阻值设置为当其中任意一个NMOS管导通时,相比于导通的 NMOS管,该电阻3的阻值足够大可使得输出为低电平,当两个NMOS管都不能导
[0008] 通时,相比于截止的NMOS管,该电阻的阻值足够小可使得输出为高电平。
[0009] 有益效果:本发明的硅基低漏电流固支梁栅MOSFET或非门由于具有可动的固支 梁栅,该NMOS管处于关断状态时,其固支梁栅及就处于悬浮状态,减小了栅极直流漏电流, 使本发明中的或非门的功耗得到了有效地降低。
【附图说明】
[0010] 图1是硅基低漏电流固支梁栅MOSFET或非门的俯视图,
[0011] 图2是硅基低漏电流固支梁栅MOSFET或非门的A-A'向的剖面图,
[0012] 图3是硅基低漏电流固支梁栅MOSFET或非门的B-B'向的剖面图,
[0013] 图4是硅基低漏电流固支梁栅MOSFET或非门的原理图。
[0014] 图中包括:第一 NMOS管1、第二NMOS管2、负载电阻3、引线4、二氧化硅层5、固支 梁栅6、锚区7、N+有源区8、通孔9、下拉电极10、P型硅衬底11。
【具体实施方式】
[0015] 本发明的硅基低漏电流固支梁栅MOSFET或非门主要是由两个固支梁栅NMOS管即 第一 NMOS管1和第二NMOS管2以及一个阻值合适的负载电阻3组成,两个NMOS管的源极 连接在一起共同接地,两个NMOS管的漏极也连接在一起随后与负载电阻3相连接,该负载 电阻3的阻值与NMOS管导通或者截止状态下的阻值决定电源电压的分压比,进而决定输出 为高电平还是低电平,负载电阻3与电源电压相连接。两路输入信号分别在两个NMOS管的 栅极上输入,输出信号在两个NMOS管的漏极和电阻3之间输出;引线4用Al制作,NMOS管 的栅极悬浮在二氧化硅层5的上方形成固支梁栅6,固支梁栅6的两个锚区7用多晶硅制作 在二氧化硅层5上,N+有源区8是NMOS管的源极和漏极,源极和漏极通过通孔9与引线4 连接,下拉电极10在固支梁栅6下的部分被二氧化硅层5覆盖,整个电路制作在P型硅衬 底11上。
[0016] 处于工作状态时,该或非门的两个NMOS管的下拉电极10都是接地的,将高电平或 者低电平通过锚区7分别加在两个NMOS管的固支梁栅极6上,高电平即数字信号"1"的 电压足够大,能够使加载了高电平的NMOS管的固支梁栅6下拉并且导通,而低电平不能使 NMOS管的固支梁栅6下拉,所以当两个NMOS管的栅极都加载低电平时,两个NMOS管都不能 导通,则输出为高电平;当其中任意一个NMOS管或者两个NMOS管都加载高电平时,则输出 为低电平,实现对输入信号进行或非的功能,对应的公式为Y=M并且该或非门中的NMOS 管随着输入信号的变化其状态也在导
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1