薄膜晶体管阵列基板及其制造方法和液晶面板的制作方法

文档序号:9766917阅读:373来源:国知局
薄膜晶体管阵列基板及其制造方法和液晶面板的制作方法
【技术领域】
[0001]本发明涉及一种薄膜晶体管及其制造方法,特别是涉及一种薄膜晶体管阵列基板及其制造方法和液晶面板。
【背景技术】
[0002]液晶显示器是目前使用最广泛的一种平板显示器,已经逐渐成为各种电子设备如移动电话、个人数字助理(PDA)、数字相机、计算机屏幕或笔记本电脑屏幕所广泛应用具有高分辨率彩色屏幕的显示器。随着液晶显示器技术的发展进步,人们对液晶显示器的显示品质,外观设计等提出了更高的要求。
[0003]液晶面板是液晶显示器最主要的组成配件,其包括真空贴合的薄膜晶体管(TFT)阵列基板、彩色滤光片(CF)基板、设置在两者之间的液晶层及配向膜。
[0004]随着目前显示行业中大尺寸化,对于高解析度的需求越来越强烈,因此,对有源层半导体器件充放电提出了更高的要求。铟镓锌氧化物(IGZO)材料因具有的高迀移率、高开态电流、低关态电流、可迅速开关等特点,因此,能够有效满足尚充放电的要求。
[0005]尽管在目前常用的IGZO结构中,蚀刻阻挡(EtchingStop)结构器件因有保护层的存在,使得其电性的稳定性往往较其他结构更好。但是,由于增加了一道光罩,因此,该种结构的制备成本高,限制了 IGZO的应用。
[0006]因此,需要提供一种新的薄膜晶体管阵列基板及应用该薄膜晶体管阵列基板的液晶面板,以解决上述问题。

【发明内容】

[0007]本发明的第一个目的是提供一种薄膜晶体管阵列基板,具有一透明基板。所述薄膜晶体管阵列基板还包括:栅极,所述栅极设于所述透明基板上;栅极绝缘层,所述栅极绝缘层设于所述透明基板上,并且覆盖所述栅极;半导体层,所述半导体层设于所述栅极绝缘层上,并且对应所述透明基板上的栅极电极;蚀刻阻挡层,所述蚀刻阻挡层设于所述栅极绝缘层上并覆盖所述半导体层,并且,所述蚀刻阻挡层上形成数个接触孔;源极电极与漏极电极,所述源极电极与漏极电极设于所述蚀刻阻挡层上,并通过所述接触孔分别与所述半导体层连接;以及,像素电极,所述像素电极设于所述源极电极及漏极电极上。
[0008]在本发明一实施例中,所述半导体层由铟镓锌氧化物(IGZO)制成。
[0009]在本发明一实施例中,所述像素电极由钼合金制成。优选地,所述钼合金由钼(Mo)与选自钛(Ti)、钽(Ta)、铬(Cr)、镍(Ni)、铟(In)、以及铝(Al)中的一种形成合金。更优选地,所述钼合金为钼钛合金(MoTi)。
[0010]本发明还提供上述薄膜晶体管阵列基板的制造方法。所述方法包括:步骤S10、提供一透明基板,在所述透明基板上沉积第一金属层,图案化后形成一栅极图案;步骤S20、在所述栅极图案及透明基板上沉积一栅极绝缘层;步骤S30、在所述栅极绝缘层上沉积一半导体层,图案化后形成一半导体层图案,所述半导体层图案对应于所述栅极图案;步骤S40、在所述半导体层图案及所述栅极绝缘层上沉积一蚀刻阻挡层,在所述蚀刻阻挡层对应所述半导体层的区域形成至少两个间隔设置的接触孔,用以暴露所述半导体层;步骤S50、在所述蚀刻阻挡层上沉积第二金属层,图案化后形成一源极电极和一漏极电极,所述源极电极及所述漏极电极分别通过所述接触孔与所述半导体层连接;以及,步骤S60、在所述源极电极及漏极电极上沉积像素电极图案。
[0011]本发明还提供一种液晶面板,包括:相对设置的第一基板、第二基板和填充于所述第一基板及第二基板之间的液晶组合物和配向膜,其中,所述第一基板为上述薄膜晶体管阵列基板,所述第二基板为彩色滤光片基板。
[0012]本发明的薄膜晶体管阵列基板通过采用MoTi电极取代传统结构中的ITO电极,既起到作为像素电极的作用,同时对位于所述MoTi电极下的源极电极与漏极电极进行覆盖和保护,起到类似钝化层(PV层)的作用。因此,本发明的所述薄膜晶体管阵列基板的制造工艺中可以同时省掉PV层,减少一道光罩,以降低制造成本,扩大IGZO结构的应用。
【附图说明】
[0013]图1是本发明所述薄膜晶体管阵列基板在一像素结构中的结构示意图;
[0014]图2是本发明所述薄膜晶体管阵列基板的步骤示意图;
[0015]图3A?3F是本发明所述薄膜晶体管阵列基板的工艺流程图;
[0016]图4是利用本发明所述薄膜晶体管阵列基板的液晶面板的像素结构示意图。
【具体实施方式】
[0017]以下结合实施例对本发明做详细的说明,实施例旨在解释而非限定本发明的技术方案。本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。在图中,结构相似的单元是以相同标号表示。特别说明的是,为了说明上的方便,图3A?3F是以简化示意的方式来呈现,其中的线路数量已经过简化,并且也省略了与说明无关的细节。
[0018]本发明的优选实施例中提供一种薄膜晶体管阵列基板100,所述薄膜晶体管阵列基板100具有一透明基板101。以下以一像素区域作为示例对本发明的薄膜晶体管阵列基板100进行详细描述。
[0019]请参见图1,所述薄膜晶体管阵列基板100包括:栅极110、栅极绝缘层120、半导体层130、蚀刻阻挡层140、源极电极151与漏极电极152,以及,像素电极160。如图所示的,所述薄膜晶体管阵列基板100的具体结构依次为:透明基板101;设于所述透明基板101上的栅极110;设于所述透明基板101上并且覆盖所述栅极110的栅极绝缘层120;设于所述栅极绝缘层120上,并且对应所述透明基板101上的栅极110的半导体层130;设于所述栅极绝缘层120上并覆盖所述半导体层130的蚀刻阻挡层140,并且,如图所示的,所述蚀刻阻挡层140上形成数个接触孔141、142;设于所述蚀刻阻挡层140上并通过所述接触孔141、142分别与
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1