振荡装置制造方法

文档序号:7526867阅读:221来源:国知局
振荡装置制造方法
【专利摘要】本发明提供一种振荡装置,其课题在于,在具备用以产生时脉的晶体振子及振荡电路的振荡装置中,增大所使用的晶体振子的自由度。本发明构成如下装置,该装置具备:电压控制振荡器;锁相环路电路,包含数字电路;所述晶体振子及所述振荡电路;数字控制电路,用以进行所述振荡电路的振荡参数的设定及所述锁相环路电路的参数的设定;以及时脉切换部,在电源接通时,将所述电压控制振荡器的输出信号作为时脉信号供给至所述数字控制电路,所述数字控制电路通过该时脉信号而动作,在该数字控制电路设定所述振荡电路的振荡参数之后,该振荡电路的输出信号作为时脉信号被供给至所述数字控制电路。
【专利说明】振荡装置

【技术领域】
[0001]本发明涉及一种振荡装置,其具备用以产生时脉(clock)的晶体振子及振荡电路。

【背景技术】
[0002]作为振荡装置,有构成为如图9所示的恒温晶体振荡器(oven controlledcrystal oscillator, 0CX0) 100的情况。在该0CX0100中,利用分别从两个晶体振子输出的频率的差而计算恒温槽内的温度。然后,基于该计算出的温度,以抑制从压控晶体振荡器(Voltage-controlled Crystal Oscillator, VCX0)43输出的频率的变动的方式修正加热器46的输出,并且变更从温度修正频率计算部32向锁相环路(phase locked loop, PLL)电路部41的输出即频率修正值。关于0CX0100的各部分会在实施方式中进行说明,因此在该【背景技术】的项目中,视需要仅限于说明各部分的概略。此外,专利文献I中也记载着大致相同构成的0CX0。
[0003]在该0CX0100中,第一振荡电路(oscillator,0SC)ll、第二振荡电路21及数字控制电路33等包含数字信号处理部3即共用的大型集成电路(Large Scale Integrat1n,LSI) o所述第一振荡电路11的振荡频率用作所述LSI的系统时脉(system clock)。此外,晶体振子的振荡特性根据每个个体而存在偏差。另外,作为使晶体振子振荡的振荡电路以如下方式构成,即,通过使所设定的振荡参数(parameter)变化,而即便如此般在晶体振子的个体存在偏差,也可使各晶体振子以指定范围的频率振荡。所述振荡参数为振荡电路的电路常数,通过设定该振荡参数,而设定在该振荡电路中流动的电流值或构成振荡电路的电容器(condenser)的电容值及电感(inductor)值等。
[0004]在所述0CX0100的LSI储存着初始参数,该初始参数是在该0CX0100刚接通电源之后设定在该LSI的各部分而用以使该LSI启动,该初始参数中也包含所述振荡参数。SP,在电源刚接通之后,预先决定在第一振荡电路11设定的振荡参数,且将该振荡参数设为标准振荡参数。
[0005]一面参照图10的概念图一面继续说明。图中A为所述LSI的时脉的频率范围,当在所述电源接通时,一旦该频率范围A内的时脉被供给,则所述LSI可启动。已启动的LSI可适当设定构成该LSI的各电路的参数,从而可从0CX0100输出所需的频率。图中B表示可通过LSI使晶体振子振荡的范围(可变更范围)。关于以该可变更范围B内的频率振荡的晶体振子,通过将第一振荡电路11的振荡参数从所述标准振荡参数变更为其他值的振荡参数,而能够以其振荡频率收敛于时脉频率范围A内的方式变更振荡频率。
[0006]如果设定所述标准振荡参数,则图10所示的晶体振子C以可变更范围B内、且所述时脉频率范围A内的频率振荡,因此对所述LSI供给适当的时脉(频率范围A内的时脉)。因此,晶体振子C可用作所述第一晶体振子10。
[0007]图10的晶体振子D虽在所述可变更范围B内振荡,但在时脉频率范围A外振荡。此处,如果LSI被供给适当的时脉而启动,则该LSI可将第一振荡电路11的标准振荡参数变更为从例如LSI的外部读入的振荡参数,从而可使晶体振子D在时脉频率范围A内振荡。然而,在LSI未被供给时脉而未启动的状态下,由于无法进行该振荡参数的变更,因此晶体振子D无法用作第一晶体振子10。
[0008]如果进一步举例说明,则设为例如所述LSI的时脉频率范围A为50MHz?90MHz。另外,设为通过所述标准振荡参数来振荡的第一晶体振子10的振荡频率为20MHz。如果能够以3倍频使用第一晶体振子10而获得60MHz的输出,则可对LSI供给适当的时脉而使该LSI启动,但由于标准振荡参数已被预先决定,因此无法获得该60MHz的输出。
[0009]作为对策,考虑以如下方式构成0CX0100,即在电源接通时,即便在20MHz及60MHz中的任一情况下,均可使第一晶体振子10振荡。具体而言,例如在LSI的外部设置外接电路,经由该外接电路而将晶体振子与振荡电路连接,通过该外接电路来调整晶体振子与振荡电路之间的电容成分及电感成分。然而,如此般应对会导致电路规模增大。另外,也考虑新开发LSI以使晶体振子能够以20MHz及60MHz振荡,但为此需要大量资金。
[0010]虽然说明了将第一振荡电路11的输出用作LSI的系统时脉的情况,但在将第二振荡电路21的输出用作所述系统时脉的情况下也产生相同的问题。即,必须以可在所述LSI的系统时脉的频率范围内振荡的方式选择用作第一晶体振子10或第二晶体振子20的晶体振子,因此可使用的晶体振子的组合或种类被限定。专利文献2、3中记载着切换系统时脉的技术,但并无关于所述问题的记载。
[0011][现有技术文献]
[0012][专利文献]
[0013][专利文献I]日本专利特开2013-51677号公报
[0014][专利文献2]日本专利特开2001-344039号公报
[0015][专利文献3]日本专利特开2012-208804号公报


【发明内容】

[0016][发明所要解决的问题]
[0017]本发明是在所述情况下完成的,其目的在于,在具备用以产生时脉的晶体振子及振荡电路的振荡装置中,增大所使用的晶体振子的自由度。
[0018][解决课题的手段]
[0019]本发明的振荡装置具备:电压控制振荡器;
[0020]PLL电路,包含数字电路(digital circuit),该数字电路包含参考(reference)信号产生部、及电路部,该电路部提取对应于如下两种信号的相位差的信号,该两种信号为与所述电压控制振荡器的输出信号对应的信号、及所述参考信号产生部的参考信号;
[0021]晶体振子及振荡电路,用以产生时脉;
[0022]数字控制电路,用以进行所述振荡电路的振荡参数的设定及所述PLL电路的参数的设定;以及
[0023]时脉切换部,在电源接通时,将所述电压控制振荡器的输出信号作为时脉信号供给至所述数字控制电路,所述数字控制电路通过该时脉信号而动作,在该数字控制电路设定所述振荡电路的振荡参数之后,将该振荡电路的输出信号作为时脉信号供给至所述数字控制电路;且
[0024]在电源接通时,初始电压作为控制电压被供给至所述电压控制振荡器。
[0025][发明的效果]
[0026]根据本发明的振荡装置,具备时脉切换部,该时脉切换部在电源接通时,将被供给初始电压作为控制电压的电压控制振荡器的输出信号作为时脉信号供给至数字控制电路,在该数字控制电路动作而设定振荡电路的振荡参数之后,将该振荡电路的输出信号作为时脉信号供给至数字控制电路。因此,对于通过所述振荡电路振荡的晶体振子,无需使用以在电源接通时对数字控制电路供给所述时脉信号的方式振荡的晶体振子。作为其结果,可增大所使用的晶体振子的自由度。

【专利附图】

【附图说明】
[0027]图1是本发明的OCXO的框图。
[0028]图2是说明构成所述OCXO的晶体振子的振荡频率与时脉频率范围的关系的说明图。
[0029]图3是表示所述OCXO中的信号的收发的说明图。
[0030]图4是表示所述OCXO中的信号的收发的说明图。
[0031]图5是表示所述OCXO中的信号的收发的说明图。
[0032]图6是表示所述OCXO中的信号的收发的说明图。
[0033]图7是表示所述OCXO中的信号的收发的说明图。
[0034]图8是表示所述OCXO中的信号的收发的说明图。
[0035]图9是以往的OCXO的框图。
[0036]图10是说明构成所述OCXO的晶体振子的振荡频率与时脉频率范围的关系的说明图。
[0037][符号的说明]
[0038]I:0CX0
[0039]3:数字信号处理部
[0040]10:第一晶体振子
[0041]11:第一振荡电路
[0042]12:箱体
[0043]20:第二晶体振子
[0044]21:第二振荡电路
[0045]31:频率计数部
[0046]32:温度修正频率计算部
[0047]33:数字控制电路
[0048]34:外部存储器
[0049]35:连接端子
[0050]36:内部存储器
[0051]37:模拟数字转换器
[0052]38:集成电路总线
[0053]39:外部电脑
[0054]41:PLL 电路部
[0055]42:LPF
[0056]43:VCX0
[0057]44:端子
[0058]45:加热器控制电路
[0059]46:加热器
[0060]47:开关
[0061]100: OCXO
[0062]401 =DDS 电路部
[0063]402:分频器
[0064]403:相位比较部
[0065]A:时脉频率范围
[0066]B:可变更范围
[0067]C:晶体振子
[0068]D:晶体振子
[0069]Vc:直流电压信号
[0070]fl、f2、fir、f2r:振荡频率

【具体实施方式】
[0071]对本发明的振荡装置的实施方式即0CX01进行说明。图1表示0CX01的框图。在该框图中,以细实线的箭头表示进行0CX01中的各电路的寄存器(register)的设定及读写时的数字控制数据信号的流动。另外,以一点链线的箭头表示高频信号流动的方向,以两点链线的箭头表示模拟信号(analog signal)流动的方向。进而,以虚线的箭头表示系统时脉信号流动的方向。另外,以粗实线的箭头表示在该振荡装置I的电源接通时设定的作为初始参数之一的开关(switch)的切换信号的流动。此外,在【背景技术】的项目中说明的图10的0CX0100,也与该图1的0CX01同样地使用各箭头来表示各信号的流动。但是,在0CX0100中,不进行相当于所述开关的切换信号的数据的发送,因此未显示所述粗实线的箭头。
[0072]该0CX01具备第一晶体振子10、及第二晶体振子20,且各晶体振子10、晶体振子20包含AT切割而得的晶体片及激振电极。在该例中,第一晶体振子10及第二晶体振子20以相互置于相等的周围温度中的方式相互接近地收纳在共用的箱体(case) 12内。第一晶体振子10连接于设置在箱体12的外部的第一振荡电路11,第二晶体振子20同样连接于设置在箱体12的外部的第二振荡电路21。
[0073]在连接于第一晶体振子10的第一振荡电路11、及连接于第二晶体振子20的第二振荡电路21的后级侧,连接着频率计数(frequency count)部31、温度修正频率计算部32、PLL电路部41、低通滤波器(low pass filter, LPF)42、及晶体电压控制振荡器(VCX0)43。数字电路即PLL电路部41具备参考信号产生部即直接数字合成器(Direct DigitalSynthesizer, DDS)电路部 401、分频器(frequency divider) 402 及相位比较部 403。基于从所述DDS电路部401输出的锯齿波(sawtooth wave)而产生参考信号,利用相位比较部对将VCX043的输出分频而得的输出信号与所述参考信号的相位进行比较,并将比较结果输出至LPF42。通过来自LPF42的输出而控制VCX043的输出。即,PLL电路部41具备构成PLL (Phase Locked Loop)的相位比较部403、及分频器402,且由该等相位比较部403及分频器 402、LPF42、VCX043 形成该 PLL。
[0074]所述DDS电路部401将从第一振荡电路11输出的频率信号用作时脉,而被输入用以输出目标频率的锯齿波的控制电压。然而,所述时脉的频率具有温度特性。因此,为了消除(cancel)该温度特性,输入至所述DDS电路部401的所述控制电压被加上与来自下述温度修正频率计算部32的频率修正值对应的信号来进行修正。因此,对DDS电路部401的输出以变得稳定的方式进行温度补偿。然而,为了使包含该DDS电路部401的PLL电路部41动作,而必需较VCX043的振荡输出高的频率的时脉。因此,如下所述,在0CX01的电源接通时,将VCX043设为LSI的时脉源,其后,将第一振荡电路11设为时脉源。
[0075]对应于来自第一振荡电路11的振荡输出fl与来自第二振荡电路21的振荡输出f2的频率差AF的值,可对应于放置晶体振子10、晶体振子20的环境的温度而称为温度检测值。此外,为了方便说明,fl、f2也分别表示第一振荡电路11及第二振荡电路21的振荡频率。在该例中,频率计数部31提取{(f2-fl)/fl}-{(f2r-flr)/flr}的值,该值相当于与温度处于比例关系的温度检测值。fir及f2r分别为基准温度例如25°C时的第一振荡电路11的振荡频率及第二振荡电路21的振荡频率。
[0076]温度修正频率计算部32基于温度的检测结果与预先作成的频率修正值的关系而算出频率修正值,将该频率修正值与预先设定的频率设定值相加而设定频率设定信号。所述温度检测值与频率修正值的关系、及所述频率设定值储存在数字控制电路33中。所述频率修正值是用以在第一晶体振子10的温度从目标温度变动时补偿其变动量、即所述时脉信号的温度变动量的值。
[0077]如果例如设为(f2-f2r)/f2r = 0SC2、(fl_flr)/flr = OSCl,则在生产晶体振子时通过实测而取得(0SC2-0SC1)与温度的关系,从该实测数据导出将频率相对于温度的变动量抵消的修正频率曲线,利用最小平方法导出9次多项近似式系数。然后,将多项近似式系数预先存储在数字控制电路33中,温度修正频率计算部32使用该等多项近似式系数进行修正值的运算处理。作为结果,时脉的频率相对于温度变动而稳定,由此来自电压控制振荡器(voltage controlled oscillator, VC0)43的输出频率稳定。即,所述0CX01也构成为温度补偿晶体振荡器(Temperature Compensated Crystal Oscillator, TCX0),譬如说构成为如下装置,该装置能以进行双重温度对应的高精度使输出稳定。
[0078]图中34 是包含电可擦只读存储器(Electrically Erasable ProgrammableRead-Only Memory, EEPR0M)的外部存储器,35是将外部存储器34连接于数字信号处理部3(下述)的连接端子。在外部存储器34中储存着在温度修正频率计算部32中所使用的所述多项式近似系数及频率设定值、第一振荡电路11及第二振荡电路21的振荡参数、用以在电源接通后不久切换下述开关47的启动后切换参数等各种数据。
[0079]图中36是内部存储器,且包含一次性可编程只读存储器(One Time ProgrammableRead Only memory, 0TPR0M)。在该内部存储器36中储存着构成数字信号处理部3的各部分的初始参数,该初始参数包含分别设定在所述的振荡电路11、振荡电路21的标准振荡参数。另外,内部存储器36中包含启动时切换参数,该启动时切换参数在0CX01的电源接通时,控制下述开关(开关电路)47的切换。
[0080]图中37是模拟数字转换器(analog digital converter),将供给至数字信号处理部3的模拟的直流电压信号Vc转换为数字的直流电压信号。图中38、38具有经由内置集成电路(Inter-1ntegrated Circuit, I2C)总线(bus)而将数字控制电路33与包含在外部电脑(computer) 39中的接口电路(interface circuit)连接的作用。图中44是将数字控制电路33与外部电脑39连接的端子。0CX01的使用者(user)可通过外部电脑39变更所述数字控制电路33中所包含的寄存器的各数据。例如可变更预先设定的所述频率设定值,从而变更0CX01的输出频率。
[0081]在0CX01设置着加热器(heater)控制电路45,该加热器控制电路45用以基于温度的检测结果而以放置晶体振子10、晶体振子20的环境成为设定温度的方式调整环境温度。加热器控制电路45根据从频率计数部31输出的温度检测值(数字值)、及从数字控制电路33输出的预先设定的温度设定值而对加热器46供给电力。所述电力越高,则自加热器46的发热量变得越大,以储存晶体振子10、晶体振子20的箱体12内的环境成为例如第一晶体振子10的零温度系数(Zero-Temperature Coefficient, ZTC)点的方式进行温度补偿。所谓ZTC点是指将晶体振子的振荡频率从基准温度下的振荡频率的变化量设定在纵轴,进而将温度变化设定在横轴时的曲线图(graph)的反曲点。
[0082]接下来,对时脉切换部即开关47进行说明。开关47是以如下方式构成:可将第一振荡电路11的输出、第二振荡电路21的输出及VCX043的输出中的任一者切换供给至所述数字控制电路33的未图示的时脉输入端。如所述般,开关47的切换是在电源接通时通过储存在内部存储器36中的启动时切换参数而控制,其后,通过从外部存储器34储存在数字控制电路33中的启动后切换参数而控制。此处,以如下方式设定各切换参数,即通过开关47而在电源接通时连接VCX043与数字控制电路33,其后连接第一振荡电路11与数字控制电路33。
[0083]所述的振荡电路11、振荡电路21、频率计数部31、温度修正频率计算部32、PLL电路部41、加热器控制电路45、数字控制电路33、模拟数字转换器37、内部存储器36及开关47,包含在共用的集成电路即数字信号处理部3中。另外,数字信号处理部3、包围晶体振子10、晶体振子20的箱体12、LPF42、VCX043及加热器46设置在恒温槽内,该恒温槽内的温度通过所述加热器46控制。
[0084]所述VCX043设置在所述LSI的外部。在0CX01的电源接通时,在PLL电路部41中未通过数字控制电路33设定分频比N(N为整数)等适当的参数,另外,由于未对PLL电路部41供给时脉,因此PLL未锁定。然而,即便如此般未进行PLL的锁定,VCX043也通过被供给由所述电源接通所引起的初始电压作为控制电压而动作,从VCX043获得振荡输出。
[0085]关于该0CX01中的第一晶体振子10、第二晶体振子20,于在振荡电路11、振荡电路21设定着所述标准振荡参数时,例如如图2所示,设为以脱离LSI (数字信号处理部3)的时脉频率范围A的频率振荡。另外,关于第一晶体振子10,可通过变更第一振荡电路11的振荡参数,而以所述时脉频率范围A内的频率振荡。而且,VCX043以可在所述电源接通时以所述时脉频率范围A内的频率振荡的方式构成。
[0086]继而,一面参照图3?图7、及流程图即图8 —面进行说明,图3?图7表示0CX01启动后至0CX01以指定的输出振荡为止的在该0CX01中的各部分进行信号的收发的情况。图3表示电源断开(off)的状态的0CX01。此时,第一振荡电路11与数字控制电路33通过开关47而连接。
[0087]当对0CX01接通电源(步骤SI)时,进行所谓的电源接通重置(power on reset),即重置(reset)数字控制电路33内的寄存器的数据(步骤S2)。与该重置并行地,基于储存在内部存储器36中的启动时切换参数,而对连接第一振荡电路11与数字控制电路33的开关47以连接VCX043与数字控制电路33的方式进行切换(图4)。另外,储存在内部存储器36中的标准振荡参数分别设定在第一振荡电路11、第二振荡电路21,从第一振荡电路11及第二振荡电路21提取例如不稳定的振荡输出。如所述般,所述标准振荡参数不适合晶体振子10、晶体振子20,因此该等的振荡输出为与所需的振荡输出fl、f2不同的输出。
[0088]VCX043通过所述电源接通而振荡,该振荡输出作为时脉被供给至数字控制电路33 (图5),从而数字控制电路33开始动作(步骤S3)。已启动的数字控制电路33读出存储在外部存储器34中的各种参数,并将该各种参数存储在数字控制电路33内的寄存器中。该参数中包含振荡电路11、振荡电路21的振荡参数。该振荡参数为多个,数字控制电路33切换振荡参数而设定在振荡电路11、振荡电路21,决定获得所需的振荡输出的适当的振荡参数,振荡电路11、振荡电路21分别以所决定的振荡参数动作。由此,振荡电路11、振荡电路21的振荡输出成为例如稳定的谐波(overtone),第一振荡电路11的振荡输出频率成为图2中所说明的时脉频率范围A内的频率。
[0089]对除振荡电路11、振荡电路21以外的数字信号处理部3内的各部分,也输出并设定从外部存储器34读出的参数(步骤S4、图6)。该参数是所述的各基准温度下的振荡频率fir、振荡频率f2r、多项式近似系数、频率设定值、及PLL电路部41的参数等。作为所述PLL电路部41的参数,包含分频器402的分频比N。进而,该参数中包含所述启动后切换参数。当读入启动后切换参数时,数字控制电路33基于该切换参数而以连接第一振荡电路11与数字控制电路33的方式切换开关47 (步骤S5、图7)。
[0090]然后,第一振荡电路11的输出f I作为时脉被供给至数字控制电路33,该数字控制电路33继续动作。另外,通过所述开关47的切换,第一振荡电路11的输出fl也作为时脉被供给至PLL电路部41等其他数字信号处理部3的各电路。
[0091]该第一振荡电路11的输出频率fl高于来自VCX043的输出频率,PLL电路部41通过被供给该时脉而动作。而且,基于来自第一振荡电路11的输出H、来自第二振荡电路21的输出f2,而在频率计数部31算出温度检测值{(f2-fl)/fl}-{(f2r-flr)/flr}。加热器控制电路45基于该温度检测值而控制向加热器46的供给电力,以第一晶体振子10的周围成为所述ZTC点的方式将恒温槽内的温度保持为固定。进而,基于所述温度检测值而控制向PLL电路部41输出的修正运算值。
[0092]通过如所述般被供给相对高的时脉,而在PLL电路部41中基于VCX043的输出、及基于所述温度检测值而算出的频率设定信号,而产生脉冲信号(pulse signal)。利用所述LPF42将该脉冲信号积分,基于该积分的信号而控制VCX043的输出。
[0093]另外,如上所述,通过加热器46控制恒温槽内的温度,而使来自第一振荡电路11的输出稳定,从而供给至PLL电路部41的所述时脉稳定。从被该PLL电路部41控制的VCX043输出稳定的频率信号(步骤S6)。
[0094]所述0CX01以如下方式构成,即,在电源接通时,可将能在LSI的时脉频率范围A内振荡的VCX043经由开关47而连接于数字信号处理部3来作为系统时脉源,使数字信号处理部3启动而变更第一振荡电路11及第二振荡电路21的振荡参数。而且,在通过该数字信号处理部3变更振荡参数之后,切换所述开关47,将第一振荡电路11设为时脉源,将该第一振荡电路11的振荡输出fl供给至数字信号处理部3,而控制该信号处理部3的动作。因此,无需在电源接通时,将通过预先储存在OCXOl中的基准振荡参数而振荡的晶体振子用作第一晶体振子10或第二晶体振子20,因此该晶体振子的选择自由度的范围变大。另夕卜,晶体振子的选择自由如此般变大将无需针对每个晶体振子而进行【背景技术】的项目中所说明的外接电路的设计。因此,有抑制0CX01的制造工时的优点。
[0095]另外,所述0CX01的LSI是在0CX0100的LSI的内部存储器36中增加存储开关47的切换参数的区域。然而,存储切换参数的区域例如为数位(bit)。即,与如下般的构成相比有电路构成及存储器的容量为小规模即可的优点,该构成为在电源接通时将用以使第一振荡电路11动作的各种振荡参数存储在LSI中,将该各种振荡参数切换并设定在OSCl中。
[0096]在所述例中,以将VCX043设为时脉源,其后第一振荡电路11成为时脉源的方式切换开关47,但也能以如下方式设定外部存储器34的切换参数,即以第二振荡电路21代替第一振荡电路11成为时脉源的方式切换开关47。
[0097]在所述例中,为了高精度地检测第一晶体振子10的周围温度,而将第二晶体振子20及第二振荡电路21构成为温度传感器(sensor),但也可代替设置该等第二晶体振子20及第二振荡电路21而设置热敏电阻(thermistor)等作为温度传感器。另外,也可不通过加热器46进行恒温槽的温度控制,即,将本发明的振荡装置构成为TCX0。
【权利要求】
1.一种振荡装置,其特征在于,具备: 电压控制振荡器; 锁相环路电路,包含数字电路,该数字电路包含参考信号产生部、及电路部,该电路部提取对应于如下两种信号的相位差的信号,该两种信号为与所述电压控制振荡器的输出信号对应的信号、及所述参考信号产生部的参考信号; 晶体振子及振荡电路,用以产生时脉; 数字控制电路,用以进行所述振荡电路的振荡参数的设定及所述锁相环路电路的参数的设定;以及 时脉切换部,在电源接通时,将所述电压控制振荡器的输出信号作为时脉信号供给至所述数字控制电路,所述数字控制电路通过该时脉信号而动作,在该数字控制电路设定所述振荡电路的振荡参数之后,将该振荡电路的输出信号作为时脉信号供给至所述数字控制电路;且 在电源接通时,初始电压作为控制电压被供给至所述电压控制振荡器。
2.根据权利要求1所述的振荡装置,其特征在于, 所述时脉切换部具备: 开关电路,用以将所述电压控制振荡器的输出信号与所述振荡电路的输出信号切换并输入至所述数字控制电路的时脉输入端;及 存储器,被写入所述开关电路的切换对象即所述电压控制振荡器的输出侧而作为初始值,且所述初始值在电源接通时被读出,且所述开关电路的切换对象被设定。
3.根据权利要求2所述的振荡装置,其特征在于: 所述振荡装置设置着存储如下参数的存储器,该参数用以在所述振荡电路的振荡参数被设定之后,以该振荡电路与所述数字控制电路被连接的方式切换利用所述开关电路的连接,且 所述数字控制电路基于该参数而使所述开关电路动作。
4.根据权利要求1所述的振荡装置,其特征在于: 当将用以产生所述时脉的所述晶体振子及所述振荡电路设为第一晶体振子及第一振荡电路时,所述参考信号产生部的输出基于该第一振荡电路的输出、及使第二晶体振子振荡的第二振荡电路的输出,而被温度补偿。
5.根据权利要求4所述的振荡装置,其特征在于: 所述第一振荡电路及所述第二振荡电路的输出为谐波。
6.根据权利要求4所述的振荡装置,其特征在于: 所述振荡装置设置着频率计数部,该频率计数部基于基准温度下的所述第一振荡电路及所述第二振荡电路的输出fir、输出f2r、及所述第一振荡电路及所述第二振荡电路的输出fl、输出f2,而对所述参考信号产生部输出用以输出参考信号的信号,且所述数字控制电路对所述频率计数部设定fir、f2r作为参数。
7.根据权利要求1所述的振荡装置,其特征在于: 所述锁相环路电路的参数中包含用以将所述电压控制振荡器的输出分频的分频比,且所述电路部提取如下信号,该信号对应于该被分频的信号与所述参考信号产生部的参考信号的相位差。
8.根据权利要求1所述的振荡装置,其特征在于: 设定着所述振荡参数的所述振荡电路的振荡频率,高于所述电压控制振荡器的振荡频率。
【文档编号】H03L7/08GK104467822SQ201410468600
【公开日】2015年3月25日 申请日期:2014年9月15日 优先权日:2013年9月18日
【发明者】依田友也 申请人:日本电波工业株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1