数模转换器单元和电流舵型数模转换器的制造方法_4

文档序号:8397865阅读:来源:国知局
数字信号对应的L个第二 DAC子单元600b的第二开关对122中连接到电流舵型DAC的第二输出电压Voutp2的开关,即开关122a,在L个第二 DAC子单兀600b的输出电压平稳后,关闭L个第二开关对122的开关122a,导通对应的L个第一开关对121中连接到电流舵型DAC的第一输出电压Voutpl的开关,即开关121a。
[0063]需要说明的是,本实施例分别对第一 DAC子单元600a和第二 DAC子单元600b的控制的方式与图10和图11所示实施例对DAC单元100的控制方式相同,其具体的实现过程和有益效果与上述实施例类似,故在此不再赘述。不同的是,本实施例中的电流舵型DAC中通过两个归零DAC子单元600a和600b形成一个非归零DAC单元600,即通过图14和图15所示DAC单元600构成的电流舵型DAC电路中,输出电压为非归零类型,如图16所示,为图14或图15所示DAC单元形成的电流舵型DAC的时序和输出波形的示意图,可以看出,第一 DAC子单元600a中,第二开关对122的开关122a的输入信号gpal比该第一 DAC子单元600a中第一开关对121的开关121a的输入信号gpl提前一个半波,第二 DAC子单元600b中,第二开关对122的开关122a的输入信号gpa2比该第二 DAC子单元600b中第一开关对121的开关121a的输入信号gp2提前一个半波,并且,第一 DAC子单元600a中,第二开关对122的开关122a的输入信号gpal比第二 DAC子单元600b中第二开关对122的开关122a的输入信号gpa2提前一个半波,通过对第一子单元600a和第二子单元600b的输入信号的时序的控制,可以形成由非归零DAC单元构成的电流舵型DAC。
[0064]最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。
【主权项】
1.一种数模转换器DAC单元,其特征在于,包括:电流源电路和开关对电路,所述开关对电路包括并联的第一开关对和第二开关对; 所述电流源电路的一端或者所述开关对电路的一端连接到所述电流舵型DAC的电源电压,所述电流源电路另一端所述开关对电路的另一端连接,所述开关对电路中每个开关均与所述电流舵型DAC的信号线连接,其中,所述第一开关对的一个开关的一端连接到所述电流舵型DAC的第一输出电压,另一个开关的一端连接到所述电流舵型DAC的第一附加电压,所述第二开关对的一个开关的一端连接到所述电流舵型DAC的第二输出电压,另一个开关的一端连接到所述电流舵型DAC的第二附加电压。
2.根据权利要求1所述的DAC单元,其特征在于,所述第一开关对的两个开关一一对应的连接两个第一负载,所述第二开关对的两个开关一一对应的连接两个第二负载,所述第一负载与所述第二负载的负载阻值相等。
3.根据权利要求2所述的DAC单元,其特征在于,所述DAC单元由P沟道金属氧化物半导体场效应MOS晶体管PMOS构成,所述电流源电路包括串联的第一 PMOS和第二 PM0S,所述第一 PMOS的源极具体连接到所述电流舵型DAC的电源电压,所述第一 PMOS的漏极连接所述第二 PMOS的源极,所述第一 PMOS和所述第二 PMOS的栅极均连接偏置电压; 所述第一开关对包括并联的第三PMOS和第四PM0S,所述第二开关对包括并联的第五PMOS和第六PM0S,其中,所述第三PM0S、所述第四PM0S、所述第五PMOS和所述第六PMOS的源极分别连接到所述第二 PMOS的漏极,所述第三PM0S、所述第四PM0S、所述第五PMOS和所述第六PMOS的栅极分别连接到所述电流舵型DAC的信号线上,所述第三PMOS的漏极通过一个所述第一负载连接到所述电流舵型DAC的第一输出电压,所述第四PMOS的漏极通过另一个所述第一负载连接到所述电流舵型DAC的第一附加电压,所述第五PMOS的漏极通过一个所述第二负载连接到所述电流舵型DAC的第二输出电压,所述第六PMOS的漏极通过另一个所述第二负载连接到所述电流舵型DAC的第二附加电压。
4.根据权利要求2所述的DAC单元,其特征在于,所述DAC单元由N沟道MOS晶体管NMOS构成,所述电流源电路包括串联的第一 NMOS和第二 NM0S,所述第一 NMOS的源极连接所述第二 NMOS的漏极,所述第一 NMOS和所述第二 NMOS的栅极均连接偏置电压; 所述第一开关对包括并联的第三NMOS和第四NM0S,所述第二开关对包括并联的第五NMOS和第六NM0S,其中,所述第三NM0S、所述第四NM0S、所述第五NMOS和所述第六NMOS的漏极分别连接到所述第二 NMOS的源极,所述第三NM0S、所述第四NM0S、所述第五NMOS和所述第六NMOS的栅极分别连接到所述电流舵型DAC的信号线上,所述第三NMOS的源极通过一个所述第一负载分别连接到所述电流舵型DAC的第一输出电压和电源电压,所述第四NMOS的源极通过另一个所述第一负载分别连接到所述电流舵型DAC的第一附加电压和电源电压,所述第五NMOS的源极通过一个所述第二负载分别连接到所述电流舵型DAC的第二输出电压和电源电压,所述第六PMOS的源极通过另一个所述第二负载分别连接到所述电流舵型DAC的第二附加电压和电源电压。
5.一种电流舵型数模转换器DAC,其特征在于,包括:解码器,以及并联的高N位DAC单元和低M位DAC单元,其中,N和M的取值为正整数,所述解码器的输入端分别连接数字信号和时钟信号; 所述高N位DAC单元包括2n-1个并联的如权利要求1?4中任一项所述的DAC单元,并且所述2N-1个DAC单元的输入电流相等,所述低M位DAC单元包括M个并联的如权利要求I?4中任一项所述的DAC单元; 所述解码器的输出端有2N-1+M根信号线,所述2N-1+M根信号线一一对应的与所述2n-1+M个DAC单元的开关对电路中的每个开关对连接,用于将所述解码器接收的数字信号和时钟信号传输给所述2n-1+M个DAC单元,使得所述2n-1+M个DAC单元在所述时钟信号的周期内将所述接收到的数字信号转换成模拟信号。
6.根据权利要求5所述的电流舵型DAC,其特征在于,所述电流舵型DAC为N+M位DAC,所述N+M的值为2到16之间的整数。
7.根据权利要求5或6所述的电流舵型DAC,其特征在于,还包括:与所述解码器连接的开关控制单元,所述开关控制单元分别与2n-1+M个所述开关对电路连接,用于根据所述解码器接收的数字信号,先导通所述数字信号对应的L个所述DAC单元的第二开关对中连接到所述电流舵型DAC的第二输出电压的开关,在L个所述DAC单元的输出电压平稳后,关闭L个所述第二开关对的一个开关,导通对应的L个所述第一开关对中连接到所述电流舵型DAC的第一输出电压的开关,L个所述第二开关对的另一个开关用于在每个时钟周期内将L个所述DAC单元的第一输出电压设置为O,其中,L为O到2n-1+M之间的整数。
8.一种数模转换器DAC单元,其特征在于,包括:两个如权利要求1?4中任一项所述的DAC单元,其中,所述两个DAC单元的第一开关对的一个开关的一端相连接,第一开关对的另一个开关的一端相连接,第二开关对的一个开关的一端相连接,以及第二开关对的另一个开关的一端相连接。
9.一种电流舵型数模转换器DAC,其特征在于,包括:解码器,以及并联的高N位DAC单元和低M位DAC单元,其中,N和M的取值为正整数,所述解码器的输入端分别连接数字信号和时钟信号; 所述高N位DAC单元包括2n-1个并联的如权利要求8所述的DAC单元,并且所述2N_1个DAC单元的输入电流相等,所述低M位DAC单元包括M个并联的如权利要求8所述的DAC单元,其中,所述DAC单元包括第一 DAC子单元和第二 DAC子单元; 所述解码器的输出端有2(2n-1+M)根信号线,所述2(2n-1+M)根信号线一一对应的与所述2n-1+M个第一 DAC子单元和2n-1+M个第二 DAC子单元的开关对电路中的每个开关对连接,用于将所述解码器接收的数字信号和时钟信号先传输给所述2n-1+M个第一 DAC子单元,并且在半个周期后传输给所述2n-1+M个第二 DAC子单元,使得所述2n-1+M个DAC单元在所述时钟信号的周期内将所述接收到的数字信号转换成模拟信号。
10.根据权利要求9所述的电流舵型DAC,其特征在于,还包括:与所述解码器连接的开关控制单元,所述开关控制单元分别与2(2n-1+M)个所述开关对电路连接,用于根据所述解码器接收的数字信号,先导通所述数字信号对应的L个所述第一 DAC子单元的第二开关对中连接到所述电流舵型DAC的第二输出电压的开关,在L个所述第一 DAC子单元的输出电压平稳后,关闭L个所述第二开关对的所述开关,导通对应的L个所述第一开关对中连接到所述电流舵型DAC的第一输出电压的开关,并同时导通所述数字信号对应的L个所述第二DAC子单元的第二开关对中连接到所述电流舵型DAC的第二输出电压的开关,在L个所述第二 DAC子单元的输出电压平稳后,关闭L个所述第二开关对的所述开关,导通对应的L个所述第一开关对中连接到所述电流舵型DAC的第一输出电压的开关,其中,L为O到2n-1+M 之间的整数。
【专利摘要】本发明提供一种数模转换器单元和电流舵型数模转换器。数模转换器DAC单元包括:电流源电路和开关对电路,开关对电路包括并联的第一开关对和第二开关对;电流源电路的一端或者开关对电路的一端连接到电流舵型DAC的电源电压,电流源电路另一端开关对电路的另一端连接,开关对电路中每个开关均与电流舵型DAC的信号线连接,其中,第一开关对的一个开关连接到电流舵型DAC的第一输出电压,另一个开关连接到电流舵型DAC的第一附加电压,第二开关对的一个开关连接到第二输出电压,另一个开关连接到第二附加电压。本发明提供的DAC单元在用于电流舵型DAC时,可以使得使用该DAC单元的电流舵型DAC的输出电压呈线性变化。
【IPC分类】H03M1-66
【公开号】CN104716962
【申请号】CN201410854886
【发明人】李纪鹏
【申请人】南京天易合芯电子有限公司
【公开日】2015年6月17日
【申请日】2014年12月31日
当前第4页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1