用于驱动液晶显示装置的电路的制作方法

文档序号:2648617阅读:183来源:国知局
专利名称:用于驱动液晶显示装置的电路的制作方法
技术领域
本发明涉及一种在对GIP(板内栅极)面板进行交叠驱动(overlapping driving) 时减少在产生栅极脉冲调制信号时的闪烁的技术,并且特别是,涉及用于驱动液晶显示装 置的电路,其中,不使用多重闪烁防止信号FLK,而是仅使用单个闪烁防止信号FLK,来减少 时序控制器和电平转换器的管脚数量。
背景技术
现有技术的液晶显示装置通过利用电场控制液晶的光透射率来显示画面。为了 这样做,液晶显示装置提供有具有像素区域矩阵的液晶面板和用于驱动液晶面板的驱动电路。液晶面板具有彼此垂直设置的多条栅极线和多条数据线。像素区域被设置在栅极 线和数据线彼此垂直交叉所限定的每个区域处。像素电极和公共电极形成在液晶面板上, 用于将电场施加到像素区域。通过作为开关器件的薄膜晶体管TFT,将每个像素电极连接到数据线。薄膜晶体管 具有栅极、源极和漏极。薄膜晶体管响应于通过栅极线施加到栅极上的扫描脉冲而导通,并 将数据线上的数据信号提供到像素电极。同时,驱动电路具有用于驱动栅极线的栅极驱动器,和用于驱动数据线的数据驱 动器,用于提供控制信号以控制栅极驱动器和数据驱动器的时序控制器,以及用于将各种 驱动电压提供到液晶显示装置的电源单元。时序控制器控制栅极驱动器和数据驱动器的驱动时序,并将像素数据信号提供到 数据驱动器。电源单元接收电压并拉高/拉低该电压,以产生液晶显示装置所需要的驱动 电压,诸如公共电压VC0M,栅极高电压信号VGH,栅极低电压信号VGL等。栅极驱动器相继 地将扫描脉冲提供到栅极线,以用于相继地驱动液晶面板上的液晶单元的一条线部分。每 当将扫描脉冲提供到栅极线之一时,数据驱动器就将像素电压提供到每条数据线。基于此,液晶显示装置通过根据像素电压而施加在像素电极和公共电极之间的电 场,单独地控制各液晶单元的光透射率,由此显示画面。在这一实例中,如所描述的,栅极驱动器提供有移位寄存器,以用于相继地转送扫 描脉冲。近年来的趋势是广泛地使用GIP (板内栅极)面板,其中栅极驱动器是被形成在面 板上。同时,液晶显示装置具有这样的问题,即,由于闪烁(flicker)而导致其画面质 量劣化,该闪烁是由于以下两种原因造成的,其一是由于在薄膜晶体管中具有不同寄生电 容的各像素处进行充电的不同正负像素电压、与在薄膜晶体管截止时的栅极电压之间的差
3异,其二是由于液晶显示装置增大的尺寸引起栅极线上的增大的负载(电阻和电容),这增 大了扫描脉冲的延时,导致薄膜晶体管对数据进行充电的时间不足。因此,为了解决这一问题,使用了 GPM(栅极脉冲调制),其与具有彼此交叠的部分 的至少两个时钟信号(两相位非交叠时钟)同步地操作。图1示出现有技术的栅极脉冲调制信号产生电路的框图。参考图1,现有技术的栅极脉冲调制信号产生电路具有分别用于接收闪烁防止信 号FLKl和FLK2、并产生栅极导通电压调制信号VGHMl和VGHM2的栅极脉冲调制单元41A和 41B,分别用于接收来自时序控制器的时钟信号(ICLK1和ICLK3)以及(ICLK2和ICLK4)、并 产生2H间隔的VGL VGH电平调制的奇线和偶线时钟信号(CLK1和CLK3)以及(CLK2和 CLK4)的电平转换器42A和42B,以及用于接收来自电平转换器42A和42B的时钟信号(CLK1 和CLK3)以及(CLK2和CLK4)、以及产生经过调制的栅极输出信号(GATE OUTPUT N_l)、 (GATE OUTPUT N)、(GATE OUTPUT N+l)并将它们转发到液晶面板的栅极线的GIP 43。GIP 43是内建型栅极输出电路。也就是说,GIP 43被形成在液晶面板内,而余下的元件被形成 在液晶面板的外部。下面将描述现有技术的栅极脉冲调制信号产生电路的操作。图2A 2G示出用于显示现有技术的交叠驱动中的栅极脉冲调制信号的产生步骤 的波形,图3A 3D分别示出现有技术的时钟信号的波形,而图3E 3H分别示出现有技术 的经过电平转换和调制的时钟信号的波形。栅极脉冲调制单元41A接收如图2A所示的闪烁防止信号FLKl以及来自时序控制 器的栅极高电压VGH,并产生如图2B所示的栅极导通电压调制信号VGHM1。栅极高电压VGH 是被设置为比TFT的阈值电压更高的扫描脉冲的高逻辑电压。类似地,栅极脉冲调制单元41B接收如图2C所示的闪烁防止信号FLK2以及来自 时序控制器的栅极高电压VGH,并产生如图2D所示的栅极导通电压调制信号VGHM2。电平转换器42A接收来自栅极脉冲调制单元41A的栅极导通电压调制信号VGHMl、 来自时序控制器(未示出)的如图3A和3C所示的时钟信号(ICLK1和ICLK3),并产生如图 3E和3G所示的经过电平转换和调制的奇线时钟信号(CLK1和CLD)。栅极低电压VGL是 被设置为TFT的截止电压的扫描脉冲的低逻辑电压。类似的,电平转换器42B接收来自栅极脉冲调制单元41B的栅极导通电压调制信 号VGHM2、来自时序控制器的如图:3B和3D所示的时钟信号(ICLK2和ICLK4),并产生如图 3F和3H所示的经过电平转换和调制的偶线时钟信号(CLK2和CLK4)。GIP 43是被内建在面板中的栅极驱动器IC,其接收来自电平转换器42A和42B的 四个相位时钟信号CLKU CLK2、CLK3和CLK4以及VGH和VGL电压,产生如图2E、2F和2G 中所示的经过调制的栅极输出信号(GATEOUTPUT N-1), (GATE OUTPUT N)和(GATE OUTPUT N+l),并将它们转发到液晶面板的栅极线。如果将交叠驱动用作栅极驱动,则由于栅极输出信号具有2H的间隔,因此栅极调 制信号无法通过利用一个时钟信号FLK而被转发到第2η条(偶数)线和第2η+1条(奇 数)线。因此,在现有技术中,通过利用不同相位的两个时钟信号FLK来产生两个栅极导通 电压调制信号VGHMl和VGHM2,并将栅极导通电压调制信号VGHMl施加到奇数线,而将栅极 导通电压调制信号VGHM2施加到偶数线,以便即使在交叠驱动的情况下也能够输出栅极调制信号。正如所述,为了在GIP液晶显示装置中实现交叠驱动的栅极脉冲调制,需要多个 时钟信号FLK。也就是说,对于四相位驱动,需要两个闪烁防止信号FLK(见图1),而对于六 相位驱动,则需要三个闪烁防止信号FLK。也就是说,图4示出用于解释在现有技术中仅使用一个闪烁防止信号FLK的情况 下栅极脉冲调制的问题的时序图。参考图4,在仅使用一个闪烁防止信号FLK的情况下,在经过调制的栅极输出信号 (GATE OUTPUT N)和(GATE OUTPUT N+1)上发生突然的下降(dip),导致液晶显示装置的驱
动稳定性变差。并且,对于六相位驱动,需要三个闪烁防止信号FLK。图5示出用于六相位驱动的现有技术电平转换器的框图。图5示出将栅极脉冲调制单元合并到电平转换器中的情况。三个闪烁防止信号FLK1、FLK2和FLK3从时序控制器(未示出)被转发到栅极脉 冲调制单元GPM,并且栅极高信号VGHl和VGH2以及六个时钟信号GCLKl、GCLK2、GCLK3、 GCLK4、GCLK5和GCLK6被转发到电平转换器L/S。由于需要时序控制器来将三个闪烁防止信号FLK1、FLK2和FLK3和六个时钟信号 GCLKl、GCLK2、GCLK3、GCLK4、GCLK5和GCLK6施加到电平转换器L/S,因此增加了时序控制 器和电平转换器的输入/输出管脚的数量。

发明内容
因此,本发明涉及一种用于驱动液晶显示装置的电路。本发明的目的是提供一种用于驱动液晶显示装置的电路,其中通过从GIP液晶面 板内的时序控制器转发一个闪烁防止信号的栅极脉冲调制来对液晶显示装置进行驱动,以 减少时序控制器和电平转换器的输入/输出管脚的数量。本公开的其他优点、目标和特征将部分地在随后的说明书中阐述,并且所属领域 普通技术人员通过对本发明的实践将部分地能够理解或者可以学到。通过在说明书文字部 分及其权利要求所指出的以及附图,可以实现和达到本发明的目的和其他优点。为了实现这些目标和其他优点并且基于本发明的目的,如此处具体化和宽泛描述 的,一种用于驱动液晶显示装置的电路包括具有用于显示图像的多个像素区域的液晶面 板;时序控制器,其用于产生一个闪烁防止信号和多个时钟信号和栅极控制信号,以控制栅 极驱动器的驱动时序;栅极脉冲调制单元,其用于对来自所述时序控制器的所述一个闪烁 防止信号和所述多个时钟信号进行逻辑运算以产生多个闪烁防止信号,并根据由此产生的 所述多个闪烁防止信号的每一个对来自所述时序控制器的栅极高电压进行调制,以产生多 个经过调制的栅极导通电压;电平转换器单元,其用于根据来自所述栅极脉冲调制单元的 所述多个经过调制的栅极导通电压、以及来自所述时序控制器的栅极低电压,改变来自所 述时序控制器的所述多个时钟信号,以产生多个经过电平转换和调制的时钟信号;以及用 于根据多个经过电平转换和调制的时钟信号驱动所述液晶面板上的栅极线的栅极驱动器。由此,本发明的用于驱动液晶显示装置的电路具有如下优点。也就是说,由于不使用多重闪烁防止信号FLK,而是使用单个闪烁防止信号FLK,因而能够减少时序控制器和电平转换器的输入/输出管脚的数量。应当理解,本发明前面的一般描述和下面的详细描述都是示范性和解释性的,并 且意图是提供对于所请求保护的本发明的进一步解释。


被包含以提供对所公开内容的进一步理解并且被并入和构成本申请的一部分的 附解了所公开内容的实施例,并且与说明书一起用于解释所公开内容的原理。在图 中图1示出现有技术的栅极脉冲调制信号产生电路的框图。图2A 2G示出用于显示现有技术的交叠驱动中的栅极脉冲调制信号的产生步骤 的波形。图3A 3D分别示出现有技术的时钟信号的波形,而图3E 3H分别示出现有技 术的经过电平转换和调制的时钟信号的波形。图4示出用于解释在现有技术中仅使用一个闪烁防止信号FLK的情况下栅极脉冲 调制的问题的时序图。图5示出用于六相位驱动的现有技术的电平转换器的框图。图6示出根据本发明的优选实施例的液晶显示装置中的电平转换器的框图。图7示出图6中的栅极脉冲调制单元GPM中的逻辑运算器的细节。图8示出根据本发明的优选实施例的使栅极脉冲调制单元GPM合并于其内的电平 转换器的脉冲的时序图。
具体实施例方式现在详细参考本发明的特定实施例,其实例在附图中示出。在任何可能的情况下, 在全部图中使用相同的参考数字指示相同或类似的部件。由于本发明的液晶面板、栅极驱动器和数据驱动器与现有技术的相同,因此省略 了这些部件的细节描述,并且本发明的说明将焦点集中在时序控制器、栅极脉冲调制单元 和电平转换器。图6示出根据本发明优选实施例的液晶显示装置的驱动器(电平转换器)的框 图,而图7示出在图6中的栅极脉冲调制单元GPM中的逻辑运算器的细节。类似的,图6也示出了对于六相位驱动,将栅极脉冲调制单元合并到电平转换器 中的情况。也就是说,将一个闪烁防止信号FLK从时序控制器(未示出)转发到栅极脉冲调 制单元GPM。将余下的栅极高电压VGHl和VGH2、栅极低电压VGL以及六个时钟信号GCLKl、 GCLK2、GCLK3、GCLK4、GCLK5 和 GCLK6 转发到电平转换器 L/S。由此,栅极脉冲调制单元GPM包括用于从时序控制器接收所述一个闪烁防止信号 FLK和六个时钟信号GCLKl、GCLK2、GCLK3、GCLK4、GCLK5和GCLK6、并对它们进行逻辑运算 以额外产生三个闪烁防止信号的逻辑运算器。也就是说,参考图7,该逻辑运算器包括用于从时序控制器接收所述一个闪烁防止 信号FLK以及第一和第三时钟信号GCLKl和GCLK3、并对其进行逻辑运算以产生FLKl信号的第一 “与”门AND1,用于从时序控制器接收所述一个闪烁防止信号FLK以及第二和第四 时钟信号GCLK2和GCLK4、并对其进行逻辑运算以产生FLK2信号的第二“与”门AND2,用于 从时序控制器接收所述一个闪烁防止信号FLK以及第三和第五时钟信号GCLK3和GCLK5、 并对其进行逻辑运算以产生FLK3信号的第三“与”门AND3,用于从时序控制器接收所述一 个闪烁防止信号FLK以及第四和第六时钟信号GCLK4和GCLK6、并对其进行逻辑运算以产 生FLK4信号的第四“与”门AND4,用于从时序控制器接收所述一个闪烁防止信号FLK以及 第一和第五时钟信号GCLKl和GCLK5、并对其进行逻辑运算以产生FLK5信号的第五“与” 门AND5,用于从时序控制器接收所述闪烁防止信号FLK以及第二和第六时钟信号GCLK2和 GCLK6、并对其进行逻辑运算以产生FLK6信号的第六“与”门AND6,用于对来自第一 “与” 门ANDl和第四“与”门AND4的信号FLKl和FLK4进行逻辑运算以产生第一闪烁防止信号 FLK I的第一 “或”门0R1,用于对来自第二 “与”门AND2和第五“与”门AND5的信号FLK2 和FLK5进行逻辑运算以产生第二闪烁防止信号FLK II的第二“或”门0R2,以及用于对来 自第三“与”门AND3和第六“与”门AND6的信号FLK3和FLK6进行逻辑运算以产生第三闪 烁防止信号FLK III的第三“或”门0R3。尽管参考图6和7描述了六相位驱动,但是明显的,在四相位驱动的情况下,时钟 信号是四个,逻辑运算器产生两个闪烁防止信号。将描述本发明的栅极脉冲调制单元GPM的操作。图8示出根据本发明优选实施例的将栅极脉冲调制单元GPM合并于其内的电平转 换器的脉冲的时序图。时序控制器转发所述一个闪烁防止信号FLK、起始脉冲VST、第一至第六时钟信号 GCLKU GCLK2、GCLK3、GCLK4、GCLK5 和 GCLK6、栅极高电压 VGHl 和 VGH2、以及栅极低电压 VGL,并由电平转换器L/S接收它们。所述一个闪烁防止信号FLK具有固定周期的正弦波形,并且所述第一至第六时钟 信号彼此重叠,具有偏移的相位并被相继地转发。因此,在栅极脉冲调制单元GPM中的逻辑运算器对所述闪烁防止信号FLK和第一 至第六时钟信号GCLK1、GCLK2、GCLK3、GCLK4、GCLK5和GCLK6进行逻辑乘积和逻辑求和,以 产生用于六相位驱动的第一、第二和第三闪烁防止信号FLK I, FLK II和FLK III。栅极脉冲调制单元GPM接收由此产生的所述第一、第二和第三闪烁防止信号FLK I、FLK II和FLK III以及栅极高电压VGH1,并产生经过调制的栅极导通电压GPM1、GPM2和 GPM3。也就是说,通过利用第一闪烁防止信号FLK I产生经过调制的第一栅极导通电压 GPM1,通过利用第二闪烁防止信号FLK II产生经过调制的第二栅极导通电压GPM2,并且通 过利用第三闪烁防止信号FLK III产生经过调制的第三栅极导通电压GPM3。也就是说,如 图2所示,分别与各闪烁防止信号同步地产生所述经过调制的栅极导通电压。然后,电平转换器L/S接收来自栅极脉冲调制单元GPM的第一栅极导通电压调制 信号GHMl、以及来自时序控制器(未示出)的第一和第四时钟信号GCLKl和GCLK4以及栅极 低电压VGL,以产生经过电平转换和调制的第一和第四时钟信号CLKl和CLK4,接收来自栅 极脉冲调制单元GPM的第二栅极导通电压调制信号GHM2、以及来自时序控制器(未示出) 的第二和第五时钟信号GCLK2和GCLK5以及栅极低电压VGL,以产生经过电平转换和调制的第二和第五时钟信号CLK2和CLK5,并且接收来自栅极脉冲调制单元GPM的第三栅极导通电 压调制信号GHM3、以及来自时序控制器(未示出)的第三和第六时钟信号GCLK3和GCLK6 以及栅极低电压VGL,以产生经过电平转换和调制的第三和第六时钟信号CLK3和CLK6(见 图3)。如已经描述的,本发明的用于驱动显示装置的电路具有如下优点。由于栅极脉冲调制单元GPM根据从时序控制器接收到的仅一个闪烁防止信号而 产生三个闪烁防止信号,以允许驱动采用栅极脉冲调制单元GPM的四或六相位驱动的液晶 显示装置,因此能够减少时序控制器和电平转换器(栅极脉冲调制单元)的输入/输出管 脚的数量。本领域技术人员应当清楚,在不脱离本发明的精神或范围的情况下,可以对本发 明进行各种改进和变形。由此,倾向于使本发明覆盖在所附的权利要求及其等价物的范围 内它们所提供的本发明的改进和变形。
权利要求
1.一种用于驱动液晶显示装置的电路包括 具有用于显示图像的多个像素区域的液晶面板;时序控制器,其用于产生一个闪烁防止信号和多个时钟信号和栅极控制信号,以控制 栅极驱动器的驱动时序;栅极脉冲调制单元,其用于对来自所述时序控制器的所述一个闪烁防止信号和所述多 个时钟信号进行逻辑运算以产生多个闪烁防止信号,并根据由此产生的所述多个闪烁防止 信号的每一个对来自所述时序控制器的栅极高电压进行调制,以产生多个经过调制的栅极 导通电压;电平转换器单元,其用于根据来自所述栅极脉冲调制单元的所述多个经过调制的栅极 导通电压、以及来自所述时序控制器的栅极低电压,改变来自所述时序控制器的所述多个 时钟信号,以产生多个经过电平转换和调制的时钟信号;以及用于根据多个经过电平转换和调制的时钟信号驱动所述液晶面板上的栅极线的栅极 驱动器。
2.如权利要求1所述的电路,其中所述栅极脉冲调制单元包括逻辑运算器,其用于如 果其为四相位驱动时,对来自所述时序控制器的所述一个闪烁防止信号和四个时钟信号进 行逻辑运算以产生两个闪烁防止信号,或者如果其为六相位驱动时,对来自所述时序控制 器的所述一个闪烁防止信号和六个时钟信号进行逻辑运算以产生三个闪烁防止信号。
3.如权利要求2所述的电路,其中所述逻辑运算器包括用于接收来自所述时序控制器的所述一个闪烁防止信号FLK以及所述第一和第三时 钟信号GCLKl和GCLK3、并对其进行逻辑运算以产生FLKl信号的第一 “与”门;用于接收来自所述时序控制器的所述一个闪烁防止信号FLK以及所述第二和第四时 钟信号GCLK2和GCLK4、并对其进行逻辑运算以产生FLK2信号的第二 “与”门;用于接收来自所述时序控制器的所述一个闪烁防止信号FLK以及所述第三和第五时 钟信号GCLK3和GCLK5、并对其进行逻辑运算以产生FLK3信号的第三“与”门;用于接收来自所述时序控制器的所述一个闪烁防止信号FLK以及所述第四和第六时 钟信号GCLK4和GCLK6、并对其进行逻辑运算以产生FLK4信号的第四“与”门;用于接收来自所述时序控制器的所述一个闪烁防止信号FLK以及所述第一和第五时 钟信号GCLKl和GCLK5、并对其进行逻辑运算以产生FLK5信号的第五“与”门;用于接收来自所述时序控制器的所述一个闪烁防止信号FLK以及所述第二和第六时 钟信号GCLK2和GCLK6、并对其进行逻辑运算以产生FLK6信号的第六“与”门;用于对来自所述第一“与”门和所述第四“与”门的信号FIKl和FIK4进行逻辑运算以 转发第一闪烁防止信号FLK I的第一 “或”门;用于对来自所述第二“与”门和所述第五“与”门的信号FIK2和FIK5进行逻辑运算以 转发第二闪烁防止信号FLK II的第二“或”门;用于对来自所述第三“与”门和所述第六“与”门的信号FIK3和FIK6进行逻辑运算以 转发第三闪烁防止信号FLK III的第三“或”门。
全文摘要
一种用于驱动液晶显示装置的电路包括具有显示图像的多个像素区域的液晶面板;产生一个闪烁防止信号和多个时钟信号和栅极控制信号以控制栅极驱动器的驱动时序时序控制器;对来自时序控制器的闪烁防止信号和时钟信号进行逻辑运算以产生多个闪烁防止信号、并根据由此产生的多个闪烁防止信号的每一个对来自时序控制器的栅极高电压进行调制以产生多个经调制的栅极导通电压的栅极脉冲调制单元;根据来自栅极脉冲调制单元的多个经调制的栅极导通电压和来自时序控制器的栅极低电压而改变来自时序控制器的多个时钟信号以产生多个经电平转换和调制的时钟信号的电平转换器单元;及根据多个经电平转换和调制的时钟信号驱动液晶面板上的栅极线的栅极驱动器。
文档编号G09G3/36GK102117606SQ20101050980
公开日2011年7月6日 申请日期2010年9月30日 优先权日2009年12月30日
发明者张秀浩, 郑泰瑛, 金硕洙 申请人:乐金显示有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1