一种驱动电路的制作方法

文档序号:12128534阅读:159来源:国知局
一种驱动电路的制作方法与工艺

本发明涉及液晶显示器技术领域,特别是涉及一种驱动电路。



背景技术:

GOA(Gate driver On Array)技术现在已经在面板中被广泛采用,它可以节省Gate IC的成本,也能够更好的实现无边框结构设计,是未来面板设计的一个重要技术,另外窄边框(Silm Border)的产品也是现在一个流行的趋势,把GOA和窄边框设计结合起来是面板设计中的一个重要内容。

通常,每一条栅极线由一级GOA电路驱动,在面板外围可供GOA电路布线的区域高度和亚像素的高度是相同的。对于分辨率低的面板,由于亚像素尺寸大,外围的GOA电路有的布线高度较大,因此布局设计相对简单,也比较容易满足窄边框设计的需求。当面板的分辨率提高时,比如从FHD提高到UHD,像素的长度和宽度都减小为原来的1/2,外围区域每一级GOA电路的布线空间高度也相应的减小为原来的1/2,这时可能就需要加大布线空间的宽度来进行布局,但这样的做法会使得外围的边框宽度增加,对窄边框设计是非常不利的。

因此,有必要提供一种驱动电路,以解决现有技术所存在的问题。



技术实现要素:

本发明的目的在于提供一种驱动电路,能够减小GOA区域的宽度。

为解决上述技术问题,本发明提供一种驱动电路,其包括:

第一时钟信号线,第二时钟信号线、n级GOA单元以及n条扫描线,所述第一时钟信号线与所述第二时钟信号线相对设置;

每一级GOA单元对应设置一扫描线,相邻两级GOA单元位于所述扫描线的两侧,靠近所述第一时钟信号线的GOA单元与所述第一时钟信号线连接;靠近所述第二时钟信号线的GOA单元与所述第二时钟信号线连接;

第n级GOA单元分别与第n-1级GOA单元、第n+1级GOA单元连接。

本发明还提供一种驱动电路,其包括:

第一时钟信号线组,第二时钟信号线组、n行GOA单元组、2n条扫描线;所述第一时钟信号线组与所述第二时钟信号线组相对设置;每一行GOA单元组对应设置两条扫描线;

相邻两行GOA单元组位于所述扫描线的两侧,靠近所述第一时钟信号线组的GOA单元组与所述第一时钟信号线组连接;靠近所述第二时钟信号线组的GOA单元组与所述第二时钟信号线组连接;

第n行GOA单元组分别与第n-1行GOA单元组和第n+1行GOA单元组连接。

本发明的驱动电路,将奇数级和偶数级的GOA单元分布在面板的两侧,同时将时钟信号线分布在面板的两侧,从而减小GOA区域的宽度。

【附图说明】

图1为现有驱动电路的一结构示意图。

图2是现有面板外围驱动布线区域的一结构示意图。

图3是现有面板外围驱动布线区域的另一结构示意图。

图4为现有驱动电路的另一结构示意图。

图5为本发明驱动电路的一结构示意图。

图6是本发明面板外围驱动布线区域的一结构示意图。

图7为本发明驱动电路的另一结构示意图。

【具体实施方式】

以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。在图中,结构相似的单元是以相同标号表示。

请参照图1至4,图1为现有驱动电路的一结构示意图。

如图1所示,本实施例的驱动电路为GOA电路,其包括4条时钟信号线,左侧和右侧各有两条时钟信号线,其中一条时钟信号线用于输入CK信号、另一条时钟信号线用于输入XCK信号。位于左侧和右侧共设置4级GOA单元,分别为101-108,每一级GOA单元会输出两个信号G(n)和ST(n),G(n)信号用于控制对应的栅极线,ST(n)信号用于将第n+1级的GOA电路打开,同时也会连接第n-1级GOA电路的下拉控制部分,第一级电路的ST信号可以有两种方式产生,由Dummy级输出或者是由驱动IC直接给出。

正向扫描时,左侧的第一级GOA单元101向第二级GOA单元102输入级联信号ST1、左侧的第二级GOA单元102向第三级GOA单元103输入级联信号ST2、左侧的第三级GOA单元103向第四级GOA单元104输入级联信号ST3。

反向扫描时,左侧的第四级GOA单元104向第三级GOA单元输入级联信号ST4、左侧的第三级GOA单元103向第二级GOA单元输入级联信号ST3、左侧的第二级GOA单元102向第一级GOA单元101输入级联信号ST2。右侧的四级GOA单元的级联方式与左侧的GOA单元类似。

图2是面板外围GOA布线区域的示意图。通常,每一条栅极线的信号都是由一级GOA单元产生,相应的,每一级GOA单元的布线区域201的高度和亚像素202的高度相同,如图2中的h所示,GOA布线区域201的宽度为w1,该宽度则直接决定了面板边框的尺寸。

由于亚像素的尺寸和面板的分辨率相关,因此当面板的分辨率增大时,亚像素的高度会减小。如图3所示,当分辨率由FHD增大到UHD时,亚像素204的高度缩小一半,也即为h/2。相应的,外围GOA单元的布线区域203的高度也相应的缩小1/2。由于在不同分辨率下的GOA电路架构是基本相同的,因此在布线空间高度减小的情况下,需要加大布线区域的宽度才能够摆放GOA单元的元件,此时布线区域的宽度为w2。对比图3和图2两种面板GOA区域的宽度,可以看出UHD的GOA区域的宽度会大于FHD的GOA区域的宽度,即w2>w1。由此可以看出,当面板的分辨率提高之后,采用GOA架构的面板由于外围布线区域的宽度增大,从而导致面板的边框变宽。

返回图1,GOA布线区的宽度主要是由两部分组成,CK信号线和GOA电路区域,如图1中虚线框所示的部分。

图1中的面板采用两条时钟信号线,而更高分辨率的面板往往会采用更多的CK信号,比如8个或者12个,从而占用面板外围区域较多的空间。在一实施方式中,面板采用4条时钟信号线,如图4所示。该GOA电路每侧设置七级COA单元,分别为301-314;正向扫描时,左侧的第一级GOA单元301向第三级GOA单元303输入级联信号ST1、左侧的第二级GOA单元302向第四级GOA单元304输入级联信号ST2、左侧的第三级GOA单元303向第五级GOA单元305输入级联信号ST3。左侧的第四级GOA单元304向第六级GOA单元306输入级联信号ST4。左侧的第五级GOA单元305向第七级GOA单元307输入级联信号ST5。

反向扫描时,后面级数的GOA单元分别向前面级数的GOA单元输入级联信号ST7-ST3。右侧的七级GOA单元的级联方式与左侧的GOA单元类似。

请参照图5,图5为本发明驱动电路的一结构示意图。

如图5所示,在本实施例中的GOA电路为GOA电路,其包括第一时钟信号线11,第二时钟信号线12、四级GOA单元401-404以及4条扫描线41-44。每一级GOA单元对应设置一扫描线。所述第一时钟信号线11与所述第二时钟信号线12相对设置,其中第一时钟信号线11用于输入第一时钟信号CK,第二时钟信号线12用于输入第二时钟信号XCK。所述第一时钟信号CK和所述第二时钟信号XCK的极性相反。

第一级GOA单元401与第二级GOA单元402分别位于扫描线41-44的两侧,第二级GOA单元402与第三级GOA单元403也位于扫描线41-44的两侧,第三级GOA单元403与第四级GOA单元404位于扫描线41-44的两侧。具体地,奇数级的GOA单元401、403位于扫描线的左侧且与第一时钟信号线11连接,偶数级的GOA单元402、404位于扫描线的右侧且与所述第二时钟信号线12连接。

以第2级GOA单元为例,其中第2级GOA单元402分别与第1级GOA单元401、第3级GOA单元403连接。

其中,每级GOA单元包括第一极传信号输入端、第二极传信号输入端、信号输出端;每级GOA单元的信号输出端连接对应的扫描线。其中,所述信号输出端用于输出扫描信号。

所述第2级GOA单元402的第一极传信号输入端45与所述第1级GOA单元401的信号输出端48连接;具体地,第1条扫描线41的左侧与所述第1级GOA单元401的信号输出端48与连接,且第1条扫描线41的右侧与第2级GOA单元402的第一极传信号输入端45连接。

所述第2级GOA单元的第二极传信号输入端46与所述第3级GOA单元的信号输出端50连接。

所述第2级GOA单元的信号输出端47与所述第3级GOA单元的第一级传信号输入端49以及第1级GOA单元401的第二级传信号输入端51连接。其中所述第2级GOA单元的信号输出端47连接第2条扫描线42,所述第3级GOA单元的第一级传信号输入端49以及第1级GOA单元401的第二级传信号输入端51与第2条扫描线42连接。

可以理解的,其余级的GOA单元的连接方式与此类似。

当n大于4时,第2k+1级(也即奇数级)GOA单元位于扫描线的第一侧,第2(k+1)级(也即偶数级)的GOA单元位于所述扫描线的第二侧,其中k大于等于0小于n。第一侧为左侧,第二侧为右侧。

当正向扫描时,所述第1级GOA单元的第一极传信号输入端的信号由驱动芯片提供。

当n大于4时,第1级以外的其他级GOA单元中,所述第n级GOA单元的第一极传信号输入端与所述第n-1级GOA单元的信号输出端连接;

所述第n级GOA单元的第二极传信号输入端与所述第n+1级GOA单元的信号输出端连接。

所述第n级GOA单元的信号输出端与所述第n+1级GOA单元的第一极传信号输入端、以及所述第n-1级GOA单元的第二极传信号输入端连接。

所述第n级GOA单元的信号输出端与对应的扫描线连接,所述第n+1级GOA单元的第一极传信号输入端以及所述第n-1级GOA单元的第二极传信号输入端与所述第n级GOA单元对应的扫描线连接。

可以理解的,第一级GOA单元401由驱动芯片给出的ST信号打开,它输出的扫描信号G1一方面驱动对应的栅极线41,另一方面也作为第二级GOA单元402的起始信号,将第二级GOA单元402打开。从第二级GOA单元402开始,它的输出就有三个作用,首先是驱动第2条栅极线42,其次将输出信号传递到第一级GOA单元401中,将第一级GOA单元401的扫描线对应的输出端和Q点的电位拉低,以及将输出信号传递到第三级GOA单元403中,将第三级GOA单元403的Q点打开。也即,第2级GOA单元的信号输出端47输出的信号不仅用于向第2条扫描线42提供扫描信号,也用于向第1级GOA单元提供下拉信号以及向第3级GOA单元提供STV信号。

由于面板的每一侧仅有一条时钟信号线,即一个CK信号,比图1中的面板的GOA布线区域的CK信号线所占用的宽度就降低了1/2。

另外,由于采用这种架构之后,驱动两行像素所需的GOA单元分别位于面板的两侧。因此,如图6所示,每一级GOA区域205可以占用两行像素204的空间,即GOA区域205的高度增加到传统架构的两倍。如图6所示,每一级GOA单元的布线空间高度增大到h,即亚像素204高度的两倍,这样在GOA的布局设计时就可以用高度换取宽度,减小GOA区域的宽度,此时GOA区域205的宽度为w3,也即小于图3中GOA区域203的宽度,也即w3<w2,从而减小面板的尺寸。

本发明的驱动电路,将奇数级和偶数级的GOA单元分布在面板的两侧,同时将时钟信号线分布在面板的两侧,从而减小GOA区域的宽度。

请参照图7,图7为本发明驱动电路的另一结构示意图。

如图7所示,本实施例的驱动电路为GOA电路,其包括第一时钟信号线组71、72,第二时钟信号线组73、74、4行GOA单元组以及8条扫描线61-68。

所述第一时钟信号线组与所述第二时钟信号线组相对设置;所述第一时钟信号线组包括第一时钟信号线71和第二时钟信号线72;所述第二时钟信号线组包括第三时钟信号线73和第四时钟信号线74。

所述第一时钟信号线71用于输入第一时钟信号CK1,所述第二时钟信号线72用于输入第二时钟信号CK2;所述第三时钟信号线73用于输入第三时钟信号CK3,所述第四时钟信号线74用于输入第四时钟信号CK4。在一实施方式中,第一时钟信号CK1与第三时钟信号CK3的极性相反、第二时钟信号CK2和第四时钟信号CK4的极性相反。

第1行GOA单元组为第一级GOA单元501和第二级GOA单元502;第2行GOA单元组为第三级GOA单元503和第四级GOA单元504;第3行GOA单元组为第五级GOA单元505和第六级GOA单元506;第6行GOA单元组为第七级GOA单元507和第八级GOA单元508;也即每行GOA单元组包括两级GOA单元。

每一行GOA单元组对应设置两条扫描线;比如第一级GOA单元501至第八级GOA单元508分别连接第一条扫描线61至第八条扫描线68;也即每一级GOA单元对应设置一条扫描线。

相邻两行GOA单元组位于所述扫描线的两侧,比如第1、3行GOA单元组位于扫描线的左侧,第2、4行GOA单元组位于扫描线的右侧。第1、3行GOA单元组与所述第一时钟信号线组连接;第2、4行GOA单元组与所述第二时钟信号线组连接。

第2k+1行(奇数行)的GOA单元组位于所述扫描线的第一侧,第2(k+1)级(偶数行)的GOA单元组位于所述扫描线的第二侧,其中k大于等于0小于n。其中第一侧为左侧、第二侧为右侧。

第2k+1行的GOA单元组与所述第一时钟信号线组连接,其中每级GOA单元对应连接所述第一时钟信号线组中的一条时钟信号线。第2(k+1)行的GOA单元组与所述第二时钟信号线组连接,其中每级GOA单元对应连接所述第二时钟信号线组一条时钟信号线。

以第2行GOA单元组为例,其中第2行GOA单元组分别与第1行GOA单元组和第3行GOA单元组连接。

图中4行GOA单元组包括8级GOA单元;每个GOA单元包括第一极传信号输入端、第二极传信号输入端以及信号输出端;

以第3级GOA单元为例,所述第3级GOA单元503的第一极传信号输入端81与第1级GOA单元的信号输出端84连接;

所述第3级GOA单元503的第二极传信号输入端82与第5级GOA单元的信号输出端85连接;

第3级GOA单元的信号输出端83与所述第5级GOA单元的第一极传信号输入端86以及所述第1级GOA单元的第二极传信号输入端87连接。

所述第3级GOA单元的信号输出端83与第三条扫描线63的一端连接,所述第5级GOA单元的第一极传信号输入端86以及所述第1级GOA单元的第二极传信号输入端87与第三条扫描线63的另一端连接。

当正向扫描时,所述第一级GOA单元的第一极传信号输入端的信号由驱动芯片提供。

可以理解的,第一级GOA单元501由驱动芯片给出的ST信号打开,它输出的扫描信号G1一方面驱动对应的栅极线61,另一方面也作为第三级GOA单元503的起始信号,将第三级GOA单元503打开。第三级GOA单元503的输出就有三个作用,首先是驱动第3条栅极线63,其次将输出信号传递到第一级GOA单元501中,将第一级GOA单元501的扫描线对应的输出端和Q点的电位拉低,以及将输出信号传递到第五级GOA单元505中,将第五级GOA单元505的Q点打开。也即,第3级GOA单元的信号输出端83输出的信号不仅用于向第3条扫描线63提供扫描信号,也用于向第1级GOA单元提供下拉信号以及向第5级GOA单元提供STV信号。

当n大于4时,所有n行GOA单元组包括2n级GOA单元;每个GOA单元包括第一极传信号输入端、第二极传信号输入端以及信号输出端。第n行GOA单元组分别与第n-1行GOA单元组和第n+1行GOA单元组连接。

除第一级GOA单元以外的其他GOA单元中,所述第n级GOA单元的第一极传信号输入端与第n-2级GOA单元的信号输出端连接;

所述第n级GOA单元的第二极传信号输入端与第n+2级GOA单元的信号输出端连接;

第n级GOA单元的信号输出端与所述第n+2级GOA单元的第一极传信号输入端以及所述第n-2级GOA单元的第二极传信号输入端连接。

每一级GOA单元对应设置一条扫描线,所述第n级GOA单元的信号输出端与对应的扫描线的一端连接,所述第n+2级GOA单元的第一极传信号输入端以及所述第n-2级GOA单元的第二极传信号输入端与所述第n级GOA单元对应的扫描线的另一端连接。

可以理解的,第一时钟信号线组和第二时钟信号线组可以包括3条以上的时钟信号线,每行GOA单元组也可以包括3个以上的GOA单元。一般的GOA电路设计中,时钟信号的数量一般都是偶数,比如6,8,12等。

在本实施例中,由于面板的两侧各设置两条CK信号线,且相邻两行GOA单元组位于扫描线的两侧,因此与上实施例相同,使得每一级GOA单元所占用的高度为亚像素的两倍,从而缩减了GOA布线区域的宽度,进而减小了面板的尺寸。

本发明的驱动电路,将奇数行和偶数行的GOA单元组分布在面板的两侧,同时将时钟信号线分布在面板的两侧,从而减小了GOA区域的宽度。

综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1