GOA驱动电路的制作方法

文档序号:12065394阅读:来源:国知局

技术特征:

1.一种GOA驱动电路,包括相互级联的多级GOA单元,每一级GOA单元用于驱动一行像素单元,所述GOA单元包括:

上拉控制模块,用于根据接收到的时钟信号以及前一级GOA单元的行扫描信号输出第一控制信号;

上拉模块,与所述上拉控制模块相连接,用于根据所述第一控制信号输出本级GOA单元的行扫描信号;

下拉模块,与所述上拉控制模块及上拉模块相连接,用于根据所述第一控制信号将本级GOA单元的行扫描信号下拉至低电压;

稳定模块,与所述上拉控制模块、上拉模块及下拉模块相连接,用于稳定第一控制信号;

下拉维持模块,其输出端分别连接所述第一控制信号与本级GOA单元的行扫描信号,用于将所述第一控制信号与本级GOA单元的行扫描信号下拉并维持在低电压。

2.根据权利要求1所述的GOA驱动电路,其特征在于,所述上拉控制模块包括第一N型薄膜晶体管,其栅极与所述时钟信号相连接,其源极与前一级GOA单元的行扫描信号相连接,其漏极输出第一控制信号。

3.根据权利要求2所述的GOA驱动电路,其特征在于,所述上拉模块包括第二N型薄膜晶体管,其栅极与所述第一控制信号相连接,其源极与第一高电压信号相连接,其漏极输出行扫描信号。

4.根据权利要求3所述的GOA驱动电路,其特征在于,所述下拉模块包括第一P型薄膜晶体管,其栅极与所述第一控制信号相连接,其源极与第一低电压信号相连接,其漏极与所述第二N型薄膜晶体管的漏极耦接在一起。

5.根据权利要求4所述的GOA驱动电路,其特征在于,所述稳定模块包括一电容,所述电容的一个极板与所述第一控制信号相连接,其另一个极板与所述第二N型薄膜晶体管的漏极耦接在一起。

6.根据权利要求5所述的GOA驱动电路,其特征在于,所述下拉维持模块包括第二P型薄膜晶体管与第三P型薄膜晶体管:

所述第二P型薄膜晶体管与第三P型薄膜晶体管的栅极与源极分别耦接在一起,且所述第二P型薄膜晶体管的栅极与第二控制信号相连接,所述第二P型薄膜晶体管的源极与第二低电压信号相连接;

所述第二P型薄膜晶体管的漏极与所述第一控制信号相连接,所述第三P型薄膜晶体管的漏极与行扫描信号相连接。

7.根据权利要求6所述的GOA驱动电路,其特征在于,所述第一低电压信号的值与所述第二低电压信号的值相等。

8.根据权利要求6所述的GOA驱动电路,其特征在于,所述第二控制信号的周期为所述时钟信号的周期的二倍。

9.根据权利要求1所述的GOA驱动电路,其特征在于,所述GOA单元所输出的行扫描信号的周期为所述时钟信号的周期的二倍。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1