芯片保护电路的制作方法

文档序号:6444077阅读:230来源:国知局
专利名称:芯片保护电路的制作方法
技术领域
本发明涉及一种芯片保护电路,特别涉及一种控制BIOS芯片写入操作的芯片保护电路。
背景技术
目前,计算机在启动过程中都使用BIOS (Basic Input Output System,基本输入输出系统)来侦测或更新底层物理元件(如内存、硬盘等)的状态信息。现有的BIOS都具有一写保护引脚,当写保护引脚为高电平时,则表示该BIOS可以被写入;当写保护引脚为低电平时,则表示该BIOS处于禁止写入状态,如在计算机处于关机状态时,该BIOS的写保护引脚为高电平,即该BIOS进入写入操作状态;当计算机完成开机自检后,即表示各底层物理元件均处于正常工作状态,此时,该BIOS可自行配置其写保护引脚的电平。然而,在计算机进行开机自检的过程中,该写保护引脚为高电平状态,此时,该BIOS处于可写入状态,若不小心对该BIOS进行写入操作时,则可能导致该BIOS的损坏,进而导致计算机无法启动。

发明内容
鉴于以上内容,有必要提供一种在计算机开机自检过程中对BIOS芯片进行保护的芯片保护电路。一种芯片保护电路,包括:
一平台控制中枢,包括一第一引脚及一第二引脚,当一计算机处于关机状态下时,该第一引脚输出低电平信号,该第二引脚输出高电平信号;当计算机处于未完成开机自检时,该第一引脚输出高电平信号,该第二引脚输出高电平信号;
一逆变电路,用于接收该第一引脚输出的电平信号,经过处理后输出一与第一引脚输出的电平信号相反的逆变信号;
一 BIOS脚座,用于插接一 BIOS芯片,该BIOS脚座包括一写保护引脚;以及一控制电路,包括一触发器及一第一单缓冲器,该触发器用于接收该第一引脚输出的电平信号与该逆变信号,并输出一控制信号至该第一单缓冲器,该第一单缓冲器用于接收该平台控制中枢第二引脚输出的电平信号,并根据该控制信号输出一处理信号至该BIOS脚座的写保护引脚;
其中当该第一引脚输出低电平信号,且第二引脚输出高电平信号时,该逆变电路输出高电平的逆变信号,该第一单缓冲器输出高电平的处理信号,以使得该BIOS芯片进入写操作状态;当该第一引脚输出高电平信号,且该平台控制中枢的第二引脚输出高电平信号时,该逆变电路输出低电平的逆变信号,第一单缓冲器输出低电平的处理信号,以使得该BIOS芯片进入禁止与入状态。上述芯片保护电路通过该控制电路来根据计算机工作的不同阶段来输出相应的处理信号至该BIOS脚座的写保护引脚,如此当计算机未完成开机自检时,该控制电路输出低电平的处理信号,使得BIOS进入禁止写入状态,避免了在该阶段由于不小心对BIOS进行写操作而导致BIOS损坏的可能。


图1是本发明芯片保护电路的较佳实施方式的方框图。图2是本发明芯片保护电路的缓冲电路的电路图。图3是本发明芯片保护电路的逆变电路与控制电路的电路图。图4是本发明芯片保护电路的BIOS脚座的引脚分布图。主要元件符号说明
权利要求
1.一种芯片保护电路,包括: 一平台控制中枢,包括一第一引脚及一第二引脚,当一计算机处于关机状态下时,该第一引脚输出低电平信号,该第二引脚输出高电平信号;当计算机处于未完成开机自检时,该第一引脚输出高电平信号,该第二引脚输出高电平信号; 一逆变电路,用于接收该第一引脚输出的电平信号,经过处理后输出一与第一引脚输出的电平信号相反的逆变信号; 一 BIOS脚座,用于插接一 BIOS芯片,该BIOS脚座包括一写保护引脚;以及 一控制电路,包括一触发器及一第一单缓冲器,该触发器用于接收该第一引脚输出的电平信号与该逆变信号,并输出一控制信号至该第一单缓冲器,该第一单缓冲器用于接收该平台控制中枢第二引脚输出的电平信号,并根据该控制信号输出一处理信号至该BIOS脚座的写保护引脚; 其中当该第一引脚输出低电平信号,且第二引脚输出高电平信号时,该逆变电路输出高电平的逆变信号,该第一单缓冲器输出高电平的处理信号,以使得该BIOS芯片进入写操作状态;当该第一引脚输出高电平信号,且该平台控制中枢的第二引脚输出高电平信号时,该逆变电路输出低电平的逆变信号,第一单缓冲器输出低电平的处理信号,以使得该BIOS芯片进入禁止与入状态。
2.如权利要求1所述的芯片保护电路,其特征在于:该芯片保护电路还包括一缓冲电路,该缓冲电路连接于该平台控制中枢的第一引脚,并输出与该第一引脚输出电平一致的缓冲信号至该逆变电路及触发器。
3.如权利要求1所述的芯片保护电路,其特征在于:该控制电路还包括一第二单缓冲器,当计算机完成开机自检时,该BIOS芯片控制该第二引脚输出低电平信号,使得该第二单缓冲器导通,该第二单缓冲器输出与该触发器输出的控制信号电平一致的处理信号至该BIOS脚座的写保护引脚。`
4.如权利要求2所述的芯片保护电路,其特征在于:该缓冲电路包括一第一电子开关、一第二电子开关、一第一电阻及一第二电阻,该第一电子开关的第一端连接于该平台控制中枢的第一引脚,第二端接地,第三端通过该第一电阻连接于一电源,还连接于该第二电子开关的第一端,该第二电子开关的第二端与该第一电子开关的第二端相连,该第二电子开关的第三端通过该第二电阻连接该电源,还用于输出缓冲信号;当该第一电子开关的第一端为高电平时,该第一电子开关的第二端与第三端导通,该第二电子开关的第一端为低电平,该第二电子开关的第二端与第三端截止;当第一电子开关的第一端为低电平时,该第一电子开关的第二端与第三端截止,该第二电子开关的第一端为高电平,该第二电子开关的第二端与第三端导通。
5.如权利要求2所述的芯片保护电路,其特征在于:该逆变电路包括一逆变器,该逆变器的第一端用于接收缓冲电路输出的缓冲信号,第二端接地,第三端连接于该电源,第四端输出逆变信号。
6.如权利要求1所述的芯片保护电路,其特征在于:该触发器的电源引脚连接于一电源,接地引脚接地,时钟信号引脚及数据输入引脚通过一第三电阻接地,接地引脚接地,预设引脚用于接收该平台控制中枢的第一引脚输出的电平信号,清零引脚用于接收该逆变电路输出的逆变信号,第一输出引脚悬空,第二输出引脚用于根据该平台控制中枢的第一引脚输出的电平信号与该逆变信号输出对应的控制信号;当该平台控制中枢的第一引脚输出高电平信号,且第二引脚输出高电平信号时,该触发器的第二输出引脚输出低电平的控制信号;当该平台控制中枢的第一引脚输出低电平信号,且第二引脚输出高电平信号时,该触发器的第二输出引脚输出高电平的控制信号。
7.如权利要求4所述的芯片保护电路,其特征在于:该第一电子开关为一N沟道场效应管或一 NPN型三极管,当该第一电子开关为N沟道场效应管时,该第一电子开关的第一端、第二端及第三端分别为N沟道场效应管的栅极、漏极及源极;当该第一电子开关为NPN三极管时,该第一电子开关的第一端、第二端及第三端分别为NPN三极管的基极、集电极及发射极。
8.如权利要求 4所述的芯片保护电路,其特征在于:该第二电子开关的为一N沟道场效应管或一 NPN三极管,当该第二电子开关为N沟道场效应管时,该第二电子开关的第一端、第二端及第三端分别为N沟道场效应管的栅极、漏极及源极;当该第二电子开关为NPN三极管时,该第二电子开关的第一端、第二端及第三端分别为NPN三极管的基极、集电极及发射极。
全文摘要
一种芯片保护电路包括一PCH、一逆变电路、一BIOS脚座及一控制电路;该PCH包括一第一引脚及一第二引脚,当一计算机处于关机状态下时,第一引脚输出低电平信号,第二引脚输出高电平信号;当计算机处于开启至未完全启动这一时间端内时,第一引脚输出高电平信号,第二引脚输出高电平信号;逆变电路用于接收第一引脚输出的电平信号,经过处理后输出一逆变信号;控制电路包括一触发器及一第一单缓冲器,触发器用于接收该第一引脚输出的电平信号与该逆变信号,并输出一控制信号至该第一单缓冲器;第一缓冲器根据控制信号输出一处理信号至BIOS脚座的写保护引脚。本发明芯片保护电路可避免在计算机开机自检这段时间对BIOS进行写操作而导致BIOS损坏的可能。
文档编号G06F11/267GK103186448SQ201110450160
公开日2013年7月3日 申请日期2011年12月29日 优先权日2011年12月29日
发明者陈国义, 田波, 高阳 申请人:鸿富锦精密工业(深圳)有限公司, 鸿海精密工业股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1