显示装置的驱动器电路和移位寄存器以及显示装置的制作方法

文档序号:6751449阅读:304来源:国知局
专利名称:显示装置的驱动器电路和移位寄存器以及显示装置的制作方法
技术领域
本发明涉及一种用于实施预充电并对显示装置的信号供应线提供的信号的驱动器电路,并亦涉及一种移位寄存器和显示装置。
背景技术
当通过采用点顺次(point-at-a-time)方法在有源矩阵型液晶显示装置中交替驱动来驱动液晶显示面板时,数据信号线在通过数据信号线给像素提供视频信号之前被预充电,因此每个像素被稳定地充电至预定充电量。在这种布置中,当同时对所有数据信号线实施预充电时,需要用于预充电的电源具有高驱动能力以处理对所有数据信号线的大写入量。一些预充电系统已作为通过对小组的数据信号线实施预充电来解决该问题的技术而被介绍。
例如,公开于1995年11月10日的日本公开专利中请Tokukaihei07-295520/1995(对应于1997年11月11日授予的US专利No.5,686,936;以下被称为专利文件1)公开了这种布置,当视频信号被提供给数据信号线时,从数据信号线驱动器的移位寄存器输出的视频信号的采样信号打开另一个数据信号线的开关,从而通过开关从预充电电源实施数据信号线的预充电。
此外,公开于2000年3月31日的日本公开专利申请Tokukai2000-89194/2000(对应于2000年3月8日授予的欧洲专利出版物No.EP0984423A2;以下被称为专利文件2)公开了一种将数据信号线分为一些块以使每个块包括几个数量的数据信号线的布置。在这种布置中,当视频信号从数据信号线驱动器被提供给第n个数据信号线块时,视频信号的采样信号从预充电电源实施第n+1个数据信号线块的预充电。
此外,公开于2000年6月28日的日本公开专利申请Tokukai2000-206491/2000(以下被称为专利文件3)公开了一种布置将数据信号线驱动器的传递级的传递脉冲输入用作用于断开/闭合模拟开关的时序脉冲以实施传递级中的数据信号线的预充电,并亦将传递脉冲输入延迟到比用于预充电的时序脉冲晚,从而将该输入用作时序脉冲以断开/闭合被用于提供实际数据(视频信号)给数据信号线的模拟开关。在这种布置中,传递级的传递脉冲输出变为下一个传递级的传递脉冲输入,并且该输入被用作时序脉冲以实施下一级传递级的预充电,并亦被用作实际数据的输出的时序脉冲。
以上布置的数据信号线驱动器在每个数据信号线中使用了具有诸如包括TFT的MOSFET的电容性控制端子(例如,栅)。另外,控制端子的预充电电压被控制用于以点顺次方法来操作导通状态和非导通状态之间的开关。基于其输出,以点顺次方法来操作开关的控制信号(例如,栅信号)一般通过由多级触发器组成的移位寄存器在水平方向上移位。此外,以点顺次方法在导通状态和非导通状态之间被操作的另一个类似开关被另外提供以实施数据信号线的预充电。
此外,公开于那些出版物的以上布置可实现预充电电路区域的减小。例如,预充电电路被提供于数据信号线驱动器内以提供液晶显示装置的足够框架区域。
注意,公开于2001年5月18日的日本公开专利申请Tokukai2001-135093(亦以申请号09/703,918向US专利局提出申请;以下被称为专利文件4),其由与本发明相同的申请人在本申请之前申请,公开了一种配置,其中开关电路接收从移位寄存器的相应置位复位触发器输出的时钟信号,并且所接收的信号被用作下一级置位复位触发器的置位信号。另一方面,本实施例介绍了一个全新的思想,即所接收的时钟信号被用作实施数据信号线预充电的控制信号,并且预充电电势被提供给连接于数据信号线的开关。此外,公开于2001年11月2日的日本公开专利申请Tokukai 2001-307495(亦以申请号09/703,918向US专利局提出申请;以下被称为专利文件5)和公开于2000年12月8日的日本公开专利申请Tokukai 2000-339985(亦以申请号09/578,440向US专利局提出申请;以下被称为专利文件6),其由与本发明相同的申请人在本申请之前申请,公开了一种配置,其实施从构成移位寄存器的相应置位复位触发器输出的所接收时钟信号的电平移位,从而将时钟信号用作下一级置位复位触发器的置位信号。另一方面本实施例介绍了一个全新的思想,即通过使时钟信号经历电平移位而产生用于实施数据信号线预充电的控制信号,并且预充电电势被提供给连接于数据信号线的开关。
然而,在专利文件1和专利文件2中公开的数据信号线驱动器仅使用一个电路来提供用于操作导通状态和非导通状态之间的开关以输出视频信号给数据信号线的控制信号,并亦提供用于控制导通状态和非导通状态之间的不同开关以实施另一个数据信号线的预充电的控制信号。在这种布置中,当以交替驱动来实施预充电时,以上开关操作产生脉冲状态的高充电电流,这是因为交替驱动的预充电是通过相对于视频信号先前采样中的电势的而极大地改变数据信号线和像素电容的电势(几乎反转极性)来实施的。由于开关的控制端子是电容性的,相对高的这个大充电电流的频率分量通过控制端子的电容输出给控制信号电路,并因此可波动控制信号电路的电势,并可进一步波动通过写入视频信号的开关的控制端子提供给数据信号线的视频信号。视频信号的这种波动导致显示均匀性的减低,由此降级显示质量。
另一方面,专利文件3的数据信号线驱动器不需要共同使用控制信号电路,并因此可防止视频信号的波动;然而,除了用于传递传递脉冲的移位寄存器,这种布置还需要用于将传递脉冲延迟得比用于预充电的时序脉冲晚的移位寄存器,由此需要两倍规模的移位寄存器。
如所说明的,在通过使用具有小驱动能力的预充电电源借助内部预充电电路来实施诸如数据信号线的信号供应线的预充电的情况下,诸如数据信号线驱动器的显示装置的常规驱动器电路未能在保持移位寄存器的电路规模小的同时防止被提供给其它信号供应线的信号的波动。注意,专利文件4到6没有有关预充电的公开内容或建议。
发明概述本发明是考虑到以上常规问题而提出的,且目的是提供一种用于具有内部预充电电路的显示装置的驱动器电路,其用具有小驱动能力的预充电电源来实施信号供应线的预充电,并能在保持移位寄存器的电路规模小的同时防止被提供给其它信号供应线的信号的波动。此外,本发明亦提供一种用于驱动器电路的移位寄存器和包括驱动器电路的显示装置。
为了解决以上问题,依照本发明的驱动器电路包括写入电路,其是用于包括多个信号供应线的显示装置的驱动器电路,该写入电路具有用于每个信号供应线的多个第一开关以通过使第一开关成为导通来实施写入信号到信号供应线的写入,第一开关依照电容性第一控制端子的电压在导通状态和非导通状态之间被控制;移位寄存器,其具有多级触发器,用于向第一控制端子输出被用于写入的时序脉冲以使时序脉冲通过触发器顺序传递,从而以预定循环实施写入;以及预充电电路,其具有用于每个信号供应线的多个第二开关以通过使第二开关成为导通来实施信号供应线的预充电,第二开关依照电容性第二控制端子的电压在导通状态和非导通状态之间被控制,在对一部分信号供应线实施写入的同时,预充电电路实施至少一个剩余信号供应线的预充电,并且移位寄存器包括控制信号供应电路,其通过有别于传输时序脉冲给第一控制端子的第一信号线的第二信号线将用于控制第二开关的预充电控制信号输出给第二控制端子。
这种布置允许对信号供应线的信号写入,同时实施不同信号供应线的预充电。此外,在此,信号写入和预充电不是用第一开关的控制电路和第二开关的控制电路中的相同一个来实施的。由于这个原因,有可能防止这样一种现象,即在预充电时流入数据信号线的大电流通过第一开关和第二开关的电容性控制端子导致此时经历写入的数据信号线的写入信号电势的波动。此外,由于将用于控制第二开关的导通的预充电控制信号输出给第二控制端子的控制信号供应电路能以比触发器简单的结构来组成,移位寄存器的电路规模将比有两倍规模移位寄存器的常规配置小得多。
因此,为通过使用具有小驱动能力的预充电电源借助内部预充电电路来进行信号供应线的预充电,以上配置可提供一种显示装置的驱动器电路,其能防止被提供给不同信号供应线的信号的波动,同时保持移位寄存器的电路规模小。
注意,预充电电路可以是任何类型的电路,只要它能对信号供应线进行信号写入,同时实施不同的信号供应线的预充电,并因此不具体限定写入或预充电时信号供应线的数量。
此外,以上“两个有别的信号线”表示两个信号线不相互电连接的状态。这可以是两个信号线之一被连接于晶体管的源或漏而另一个被连接于晶体管的状态,或者是两个信号线被彼此隔离的状态。
此外,控制信号供应电路可以是(1)将外部提供的时钟信号(例如,从驱动器电路的外部)传递给第二控制端子作为预充电控制信号的电路,(2)将外部提供的时钟信号(例如,从驱动器电路的外部)传递给第二控制端子作为处理时钟信号(例如,电平移位)之后的预充电控制信号的电路,或者(3)产生预充电控制信号并将控制信号输出给第二控制端子的电路。在这些电路中,布置(1)和(2)在减小控制信号供应电路的电路规模方面是有利的。
此外,预充电控制信号优选地与时钟信号同步。与时钟信号同步的该信号可以是例如,时钟信号本身、由电平移位处理的时钟信号或时钟信号的反相信号。
此外,为了解决以上问题,依照本发明的移位寄存器包括多级触发器,用于输出被用于将写入信号写入到在显示装置中提供的多个信号供应线中的时序脉冲以使时序脉冲通过触发器顺序传递,从而以预定循环实施写入;以及多个控制信号供应电路,其依照在写入有效周期内被预充电的信号供应线的数量被提供,基于在作为在预定循环期间实施写入的周期的写入有效周期内来自触发器的时序脉冲的输入,该控制信号供应电路通过接收从与提供时序脉冲的信号源不同的信号源提供的时钟信号并输出与该时钟信号同步的预充电控制信号从而实施不经历写入的预定的一个信号供应线的预充电使第二开关成为导通。
因此,在通过使用具有小驱动能力的预充电电源借助内部预充电电路来进行信号供应线的预充电的情况下,以上布置可提供具有小电路规模的移位寄存器,其适用于能防止被提供给不同信号供应线的信号的波动的用于显示装置的驱动器电路。
此外,为了解决以上问题,依照本发明的显示装置包括多个像素;作为信号供应线的多个数据信号线和作为信号供应线的多个扫描信号线;数据信号线驱动器,用于相对于数据信号线和像素写入作为写入信号的视频信号;以及扫描信号线驱动器,用于将扫描信号作为写入信号而写入扫描信号线以选择视频信号被写入的像素,特征在于数据信号线驱动器起到用于显示装置的以上驱动器电路之一的作用。
因此,当数据信号线驱动器通过使用具有小驱动能力的预充电电源借助内部预充电电路来进行信号供应线的预充电时,以上配置可提供一种显示装置的驱动器电路,其能防止被提供给不同信号供应线的信号的波动,同时保持移位寄存器的电路规模小。因此,显示均匀性在显示装置中被确保,由此提供具有高显示质量的显示装置。
通过以下描述,本发明另外的目的、特点和长处(strength)将变得明确。此外,从参照附图的以下说明来看,本发明的优点将是明显的。
附图简述

图1是示出依照本发明第一实施例的数据信号线驱动器的布置的电路方块图。
图2是有关图1的数据信号线驱动器的操作的信号的时序图。
图3是示出依照本发明第二实施例的数据信号线驱动器的布置的电路方块图。
图4是有关图3的数据信号线驱动器的操作的信号的时序图。
图5是示出依照本发明第三实施例的数据信号线驱动器的布置的电路方块图。
图6是有关图5的数据信号线驱动器的操作的信号的时序图。
图7是示出依照本发明第四实施例的数据信号线驱动器的布置的电路方块图。
图8是有关图7的数据信号线驱动器的操作的信号的时序图。
图9是示出依照本发明第五实施例的数据信号线驱动器的布置的电路方块图。
图10是有关图9的数据信号线驱动器的操作的信号的时序图。
图11是示出依照本发明第六实施例的显示装置的布置的电路方块图。
图12是示出依照本发明第七实施例的数据信号线驱动器的布置的电路方块图。
图13是示出依照本发明第七实施例的另一个数据信号线驱动器的布置的电路方块图。
图14是示出依照本发明第七实施例的数据信号线驱动器的一部分的布置的电路方块图。
图15是示出依照本发明第七实施例的数据信号线驱动器的一部分的布置的电路方块图。
图16是示出电平移位电路的实例的布置的电路图。
图17是示出电平移位电路的输入信号、节点信号和输出信号的波形的时序图。
图18是示出电平移位电路的另一个实例的布置的电路图。
图19是示出开关电路的实例的布置的电路图。
实施例描述〔第一实施例〕以下将参照图1和2来说明本发明的一个实施例。
本实施例将被包括在液晶显示装置中的数据信号线驱动器用作本发明的显示装置的驱动器电路。图1示出作为这种数据信号线驱动器的实例的数据信号线驱动器31的配置。
数据信号线驱动器31包括移位寄存器31a和采样部分31b。
移位寄存器31a包括多级置位复位型触发器SRFF1、SRFF2、...,和多个开关电路(控制信号供应电路)ASW1、ASW2、...。开关电路ASWk(k=1,2,...)将触发器SRFFk的Q输出用作在导通状态和非导通状态之间开关其本身的控制信号。基于其导通状态,奇数编号的开关电路ASWk接收从外部源提供的时钟信号(预充电控制信号(用于实施预充电的信号))SCK,并亦输出时钟信号。该时钟信号不同于稍后描述的时序脉冲。此外,基于其导通状态,偶数编号的开关电路ASWk接收从外部源提供的时钟信号(预充电控制信号)SCKB,并亦输出时钟信号。该时钟信号亦不同于时序脉冲。时钟信号SCKB是时钟信号SCK的反相信号。
开关电路ASW1、ASW2、...通过有别于信号线(第一信号线)S1的信号线(第二信号线)S2将时钟信号SCK/SCKB(输出信号SR1、SR”、...;稍后描述)输出给开关P-ASWn(稍后描述),信号线S1用于将触发器SRFFk的Q输出传输给开关V-ASWn(稍后描述)。此外,开关电路ASW1、ASW2、...通过有别于信号线(第一信号线)S1的信号线从外部源接收时钟信号SCK/SCKB,信号线S1用于将触发器SRFFk的Q输出传输给开关V-ASWn(稍后描述)。
开关电路ASW1输出输出信号DSR1,并且开关电路ASW2、ASW3...分别输出输出信号SR1、SR2...。每个开关电路ASWk的输出信号被用作触发器SRFF(k+1)的置位信号,并亦被用作至采样部分31b(稍后描述)的预充电电路中包括的开关P-ASW(k+1)的输入信号。
以下将参照图19来说明可被用作开关电路ASW1、ASW2、...的开关电路的实例。图19是示出开关电路的实例的布置的电路图。
该开关电路由反相器电路INV11、包括pch晶体管p11和nch晶体管n11的CMOS开关以及nch晶体管n12组成。基于外部提供的控制信号EN的输入,并且当该控制信号EN为HIGH时,nch晶体管n12被闭合,而CMOS开关的pch晶体管p11和nch晶体管n11被断开,并且外部提供的信号CKIN被没有修改地输出为输出信号OUT。此外,当控制信号EN为LOW时,CMOS开关的pch晶体管p11和nch晶体管n11被闭合,而nch晶体管n12被断开,并且输出信号OUT被固定为LOW。控制信号EN对应于图1的触发器SRFFk的Q输出,此外,输入信号CKIN对应于图1的时钟信号SCK或时钟信号SCKB。此外,输出信号OUT对应于图1的输出信号DSR1、SR1、SR2、...。
当k=1时,触发器SRFFk将输出信号DQ1输出为Q输出,而当k=2、3...时,输出输出信号Q1、Q2、...。开关电路ASW(k+2)的输出信号被用作触发器SRFFk的复位信号。至于第一级触发器SRFF1的置位信号,起动脉冲SSP是外部提供的。该起动脉冲SSP亦起到开关P-ASW的输入信号的作用。触发器SRFF1的输出信号DQ1被输入给开关电路ASW1,而触发器SRFF2、SRFF3、...的输出信号Q1、Q2、...通过采样部分31b的缓冲器Buf1、Buf2、...被分别输入给采样部分31b(稍后描述)的开关V-ASW1、V-ASW2、...。输出信号Q1、Q2、...变为用于视频信号VIDEO(稍后描述)的采样的时序脉冲。
接下来,采样部分(写入电路、预充电电路)31b包括缓冲器Buf1、Buf2、...,开关V-ASW1、V-ASW2、...和预充电电路。预充电电路包括开关P-ASW1、P-ASW2、...。写入电路由缓冲器Buf1、Buf2、...和开关V-ASW1、V-ASW2、...组成。
缓冲器Bufn(n=1,2,...)被连接于处于级联连接状态的一组四个反相器,并如由此所描述的,被提供了移位寄存器31a的输出信号Qn。开关(第一开关)V-ASWn被提供了缓冲器Bufn的输出信号作为输入信号。开关V-ASWn由以下组成模拟开关,包括输入信号通过栅(第一控制端子)G被直接输入的N沟道MOS晶体管(TFT)和输入信号的反相信号通过栅G被输入的P沟道MOS晶体管(TFT);以及反相器,用于反转被提供给P沟道MOS晶体管的栅的输入信号。相应MOS晶体管的每个栅G是电容性控制端子,并且开关V-ASWn依照栅的充电电压在导通状态和非导通状态之间被开关。此外,每个开关V-ASWn的模拟开关的沟道路径(path)的一端被提供了公用模拟视频信号(写入信号)VIDEO,该信号是外部提供的。
如在以上说明中所描述的,开关(第二开关)P-ASWn被提供了触发器SRFFk(k=n)的置位信号作为输入信号。开关P-ASWn由以下组成模拟开关,包括输入信号通过栅(第二控制端子)G’被直接输入的N沟道MOS晶体管(TFT)和输入信号的反相信号通过栅G’被输入的P沟道MOS晶体管(TFT);以及反相器,用于反转被提供给P沟道MOS晶体管的栅的输入信号。相应MOS晶体管的每个栅G’是电容性控制端子,并且开关P-ASWn依照栅的充电电压在导通状态和非导通状态之间被开关。此外,每个开关P-ASWn的模拟开关的沟道路径的一端被提供了公用预充电电势PVID,该电势是外部提供的。
此外,每个开关V-ASWn的模拟开关的沟道路径的另一端和每个开关P-ASWn的模拟开关的沟道路径的另一端被连接于在液晶显示面板上提供的数据信号线(信号供应线)SLn(n=1,2,...)。液晶显示面板进一步包括扫描信号线GL1、GL2、...,其每个被提供以与数据信号线SLn正交。此外,以矩阵方式在数据信号线SLn和扫描信号线GLm(m=1,2,...)的交点上提供像素。与一般有源矩阵型液晶显示装置一样,每个像素具有N沟道MOS晶体管(TFT)、液晶电容和辅助电容。扫描信号线GLm以预定循环被选择,并在所选周期内使被连接于扫描信号线GLm的像素的MOS晶体管成为导通。
以下将参照图2中所示的时序图来说明具有以上配置的数据信号线驱动器的操作。
以下将说明作为在扫描信号线GLm被选择期间的时间周期的1个周期。在该周期内,当实施对数据信号线SL的预充电时,在扫描信号线GLm被选择时,数据信号线SL和被选择并连接于数据信号线SL的像素均被预充电。基于起动脉冲SSP的输入,输出信号DQ1从触发器SRFF1被输出,并且起动脉冲SSR被提供给开关P-ASW1。因此,开关P-ASW1的模拟开关变为导通(开关的传导状态将在以下被描述为开关变为导通/非导通),并且预充电电势PVID被提供给数据信号线SL1。通过该操作,数据信号线SL1和所选像素的电容均被预充电。在此,由于开关V-ASW1是非导通的,预充电电势PVID将不干扰数据信号线SL1上的视频信号VIDEO。
此外,开关电路ASW1由于输出信号DQ1变为导通,并且接收时钟信号SCK并输出输出信号DSR1。输出信号DSR1被用作触发器SRFF2的置位信号,并且触发器SRFF2输出输出信号Q1。同样,开关ASW2由于输出信号Q1变为导通,并且接收时钟信号SCKB并输出输出信号SR1。此外,输出信号Q1起到时序脉冲的作用并通过缓冲器Buf1使开关V-ASW1成为导通。因此,数据信号线SL1被提供了视频信号VIDEO,并且数据信号线SL1和像素电容被充电至预定电压。更具体而言,视频信号VIDEO被采样,并且采样有效周期(写入有效周期)被起动。在该采样有效周期内,在预定周期内的相应数据信号线被顺序采样。
由于起动脉冲SSR在该级变为低,因此开关P-ASW1是非导通的,并因此预充电电势PV ID将不干扰数据信号线SL1上的视频信号VIDEO。此外,输出信号DSR1使开关P-ASW2成为导通,并因此视频信号VIDEO被输出给数据信号线SL2,与此同时,数据信号线SL2和像素电容被预充电。同时,由于输出信号LR1起到触发器SRFF1的复位信号的作用,触发器SRFF1的的输出信号DQ1变为低。因此,开关ASW1变为非导通的。
以这种方式,通过顺序重复以下这种操作以点顺次方法实施了采样在数据信号线SLn的预充电之后,视频信号VIDEO被提供给数据信号线SLn,并且在数据信号线SLn被提供视频信号VIDEO的同时,数据信号线SL(n+1)被预充电。该操作对应于时序脉冲的操作,该时序脉冲通过触发器SRFFk和开关ASWk在移位寄存器中向后级触发器SRFF顺序传递。如图2中所示,两个相邻的采样周期相互重叠了时钟信号SCk和SCKB的半个周期。在此情况下,在相应的采样周期内,在时序脉冲的下降期,通过像素电容和数据信号线的预充电电势来确定采样电势。
以上提及的采样有效周期是直到最后一级数据信号线SL的采样被完成的时间周期,并且在该周期内不被采样的数据信号线的预充电进行如下从与提供时序脉冲的信号源不同的信号源提供的时钟信号SCK和SCKB由开关电路ASWk接收并输出,并且开关P-ASWn(n=k+1)在控制端子(栅G’)的充电时变为导通。为了在采样有效周期内恒定地实施这种预充电,开关电路ASWk的总数等于在采样有效周期内被预充电的数据信号线SL的数量。该开关电路可被用于在采样为无效的周期内实施预充电(例如,数据信号线SL1的预充电)的其它装置所替换。
利用以上布置,有可能实施对数据信号线SL的视频信号VIDEO的采样,同时实施其它数据信号线SL的预充电。此外,在此,由于用于采样的时序脉冲从不同的系统被提供到用于提供预充电信号的系统,开关V-ASW的控制信号电路和开关P-ASW的控制信号电路将不被提供为一个电路。由于这个原因,有可能防止这样一种现象,即依据预充电而流入数据信号线SL的大电流通过开关P-ASW的电容性控制端子(栅G’)导致此时经历写入的数据信号线SL的视频信号VIDEO的电势的波动。此外,由于用于接收和输出时钟信号SCK和SCKB的开关电路ASWk能以触发器简单的结构来组成,移位寄存器31a的电路规模将比有两倍规模移位寄存器的常规配置小得多。
因此,为通过使用具有小驱动能力的预充电电源借助内部预充电电路来进行信号供应线的预充电,以上配置可提供一种显示装置的驱动器电路,其能防止被提供给不同信号供应线的信号的波动,同时保持移位寄存器的电路规模小。
注意,与专利文件4相比,本实施例介绍了一个全新的思想,即所接收时钟信号被用作实施数据信号线预充电的控制信号,并且预充电电势被提供给连接于数据信号线的开关。
〔第二实施例〕以下将参照图3和4来说明本发明的另一个实施例。为便于说明,具有与属于以上第一实施例的附图中所示的等效的功能的材料将给予相同的参考符号,并且其说明在此将被省略。
本实施例将被包括在液晶显示装置中的数据信号线驱动器用作本发明的显示装置的驱动器电路。图3示出作为这种数据信号线驱动器的实例的数据信号线驱动器32的配置。
数据信号线驱动器32包括移位寄存器32a和采样部分(写入电路、预充电电路)32b。
移位寄存器32a具有与移位寄存器31a相同的内部布置;然而,在该移位寄存器32a中,用于预充电的信号被输出给不同的开关。被用作触发器SRFF1的置位信号的起动脉冲SSP被输入给开关P-ASW2作为用于预充电的信号。此外,输出信号DSR1被提供给开关P-ASW3。此外,输出信号SR(k-1)(k=2,3,...)被提供给开关P-ASWn(n=k+2)。
与图1中所示的采样部分31b相比,采样部分32b不包括开关P-ASW1。此外,图1的数据信号线SL1被替换为虚(dummy)数据信号线DSL,并且图1的数据信号线SL2、SL3...被替换为图3中的数据信号线SL1、SL2...。此外,被连接于数据信号线DSL的像素被替换为虚像素m-D(m=1,2,...),并因此被连接于数据信号线SL1、SL2...的像素在水平方向上由虚像素来移位。也就是说,本实施例的数据信号线驱动器32适合被用作包括虚数据信号线和虚像素的显示装置的驱动器电路。
图4是示出具有以上装置的数据信号线驱动器32的操作的时序图。由于信号传输原理与图1的情况相同,详细的描述被省略。该数据信号线驱动器32的特征是,预充电的结束和采样的开始之间相差了相同数据信号线SL中的时钟信号SCK和SCKB的半个周期。具体而言,在由于起动脉冲SSR使开关P-ASW2导通时的数据信号线SL1的预充电之后,当经过时钟信号SCK和SCKB的半个周期时,对数据信号线SL1的采样被实施。
由于这个原因,除了在第一实施例中所述的作用,还有可能可靠地防止预充电电势PVID和视频信号VIDEO相互干扰,由此提高显示质量。注意,由于虚像素通常在被称为黑矩阵的光阻塞体之下被提供,虚像素的显示不在屏幕上出现。由此,虚像素和虚数据信号线的预充电是不必要的。
〔第三实施例〕以下将参照图5和6来说明本发明的又一个实施例。为便于说明,具有与属于以上第一和第二实施例的附图中所示的等效的功能的材料将给予相同的参考符号,并且其说明在此将被省略。
本实施例将被包括在液晶显示装置中的数据信号线驱动器用作本发明的显示装置的驱动器电路。图5示出作为这种数据信号线驱动器的实例的数据信号线驱动器33的配置。
数据信号线驱动器33包括移位寄存器33a和采样部分(写入电路、预充电电路)33b。
移位寄存器33a包括多级D触发器DFFD1、DFF1、DFF2...,和多开关电路ASWD1、ASW1、ASW2、...。第一级触发器DFFD1的输入IN是起动脉冲SSP,并且那些触发器以级联连接的状态被相互连接,因此每个触发器的输出被用作下一级触发器的输入信号IN。此外,开关电路都具有相同的布置,并且开关电路ASWD1使用起动脉冲SSP,开关电路ASW1使用触发器DFFD1的Q输出,开关电路ASW2、ASW3、...分别将触发器DFF1、DFF2、...的Q输出用作在导通状态和非导通状态之间开关其本身的控制信号。
基于导通状态,开关电路ASWD1和偶数编号的开关电路ASWk接收时钟信号SCK以操作触发器,并亦输出时钟信号。该时钟信号SCK从不同于提供稍后描述的时序脉冲的源的外部源被提供。此外,基于导通状态,奇数编号的开关电路ASWk接收时钟信号SCKB以操作触发器,并亦输出时钟信号。该时钟信号亦从外部源被提供并不同于时序脉冲。时钟信号SCK和SCKB被用于触发器内的定时(clocked)反相器的操作。
开关电路ASWD1输出输出信号DSR1,并且开关电路ASW2、ASW3...分别输出输出信号SR1、SR2...。开关电路ASDW1、ASW1、ASW2、...的每个的输出信号被用作至采样部分33b的预充电电路中包括的开关P-ASW1、P-ASW2、P-ASW3...的输入信号。
触发器DFFD1输出输出信号DQ1,并且触发器DFFn(n=1,2...)输出输出信号Qn作为Q输出。触发器DFFn的输出信号Qn通过采样部分33b的缓冲器Bufn被分别输入给采样部分33b的开关V-ASWn。输出信号Qn变为用于视频信号VIDEO(稍后描述)的采样的时序脉冲。
此外,采样部分33b(写入电路)具有与图1的采样部分31b相同的内部布置,并具有与移位寄存器33a的以上连接关系。此外,数据信号线SLn(n=1,2,...)、扫描信号线SLm(m=1,2,...)和像素Pixm-n(m=1,2,...,n=1,2,...)与图1的那些相同。
以下将参照图6中所示的时序图来说明具有以上配置的数据信号线驱动器33的操作。
以下将说明作为在扫描信号线GLm被选择期间的时间周期的1个周期。在该周期内,当实施对数据信号线SL的预充电时,在扫描信号线GLm被选择时,数据信号线SL和被选择并连接于数据信号线SL的像素均被预充电。基于起动脉冲SSP的输入,开关电路ASWD1变为导通,并且接收时钟信号SCK并输出输出信号DSR1。这使得开关P-ASW1成为导通,并且预充电电势PVID被施加给数据信号线SL1,由此实施对数据信号线SL1和像素电容的预充电。
此外,在时钟信号SCK的上升期,触发器DFFD1开始将起动脉冲SSP输出为输出信号DQ1,并保持输出信号DQ1的输出,直到时钟信号SCK的下一个上升。在输出信号DQ1的输入期间,在时钟信号SCKB的上升期,触发器DFF1开始将输出信号DQ1输出为输出信号Q1,并保持输出信号DQ1的输出,直到时钟信号SCKB的下一个上升。在输出信号Q1被保持为“高”的同时,输出信号Q1作为用于采样的时序脉冲通过缓冲器Buf1使开关V-ASW1成为导通。因此,视频信号VIDEO被采样给数据信号线SL1和像素电容,并且采样有效周期(写入有效周期)被起动。由于输出信号DSR1在该级变为低,因此开关P-ASW1是非导通的,并因此预充电电势PVID将不干扰数据信号线SL1上的视频信号VIDEO。
此外,开关电路ASW1由于输出信号DQ1变为导通,并且接收时钟信号SCKB并输出输出信号DSR2。这样,在对数据信号线SL1的采样期间,数据信号线SL2被预充电。
以这种方式,通过顺序重复以下这种操作以点顺次方法实施了采样在数据信号线SLn的预充电之后,视频信号VIDEO被提供给数据信号线SLn,并且在数据信号线SLn被提供视频信号VIDEO的同时,数据信号线SL(n+1)被预充电。该操作对应于时序脉冲的操作,该时序脉冲通过触发器DFFD1、DFF1、DFF2...在移位寄存器中向后级触发器顺序传递。如图6中所示,两个相邻的采样周期相互重叠了时钟信号SCk和SCKB的半个周期。在这种布置中,在相应的采样周期内,在时序脉冲的下降期,通过像素电容和数据信号线的预充电电势来确定采样电势。
以上提及的采样有效周期是直到最后一级数据信号线驱动器SL的采样被完成的时间周期,并且在该周期内不被采样的数据信号线的预充电被进行如下从与提供时序脉冲的源不同的源提供的时钟信号SCK和SCKB由开关电路ASWD1、ASW1、ASW2、...接收并输出,并且开关P-ASWn在控制端子(栅G’)的充电时变为导通。为了在采样有效周期内恒定地实施这种预充电,开关电路ASWk的总数等于在采样有效周期内被预充电的数据信号线SL的数量。该开关电路可被替换为用于在除了采样有效周期的周期内实施预充电(例如,数据信号线SL1的预充电)的其它装置。
利用以上布置,有可能实施对数据信号线SL的视频信号VIDEO的采样,同时实施其它数据信号线SL的预充电。此外,在此,由于用于采样的时序脉冲从不同的系统被提供到用于预充电的信号从中被提供的系统,开关V-ASW的控制信号电路和开关P-ASW的控制信号电路将不被提供为一个电路。由于这个原因,有可能防止这样一种现象,即在预充电时流入数据信号线SL的大电流通过开关P-ASW的电容性控制端子(栅G’)导致此时经历写入的数据信号线SL的视频信号VIDEO的电势的波动。此外,由于用于接收和输出时钟信号SCK和SCKB的相应开关电路ASWD1和ASWk能以触发器简单的结构来组成,移位寄存器33a的电路规模将比有两倍规模移位寄存器的常规配置小得多。
因此,为通过使用具有小驱动能力的预充电电源借助内部预充电电路来进行信号供应线的预充电,以上配置可提供一种显示装置的驱动器电路,其能防止被提供给不同信号供应线的信号的波动,同时保持移位寄存器的电路规模小。
〔第四实施例〕以下将参照图7和8来说明本发明的又一个实施例。为便于说明,具有与属于以上第一到第三实施例的附图中所示的等效的功能的材料将给予相同的参考符号,并且其说明在此将被省略。
本实施例将被包括在液晶显示装置中的数据信号线驱动器用作本发明的显示装置的驱动器电路。图7示出作为这种数据信号线驱动器的实例的数据信号线驱动器34的配置。
数据信号线驱动器34包括移位寄存器34a和采样部分(写入电路、预充电电路)34b。
移位寄存器34a包括图1的触发器SRFFk(k=1,2,...)和电平移位电路LSD0、LSD1、LS1、LS2、...。电平移位电路LSD1、LS1、LS2、...分别被用作开关电路ASW1、ASW2、ASW3...的替换。电平移位电路LSD1、LS1、LS2、...都具有相同的布置,并且其每个都基于触发器的高Q输出的输入而接收时钟信号SCK和SCKB,并通过使用该信号来实施电平移位。电平移位电路LSD1、LS2、LS4、...实施时钟信号SCK的波形的电平移位,而电平移位电路LSD1、LS1、LS3、...实施时钟信号SCKB的波形的电平移位。此外,电平移位电路LSD1、LS1、LS2、...分别输出输出信号DLS1、LR1、LR2...(预充电控制信号)作为电平移位的结果。每个这些输出信号都被用作下一级触发器的置位信号。
此外,电平移位电路LSD0被提供起动脉冲SSP和SSPB以实施被输入给第一级触发器的起动脉冲SSP的电平移位。起动脉冲SSPB是起动脉冲SSP的反相信号。电平移位电路LSD0实施起动脉冲SSP的电平移位并将起动脉冲输出为输出信号DLR0。
也就是说,本实施例的数据信号线驱动器34适合被用作被提供电压电平低的外部信号的显示装置的驱动器电路,该外部信号如时钟信号SCK、SCKB,起动脉冲SSP。
采样部分34b具有与采样部分31b相同的内部布置。移位寄存器34a的输出信号DLS0、DLS1、LR1、LR2、...分别被用作至开关P-ASW1、P-ASW2、P-ASW3、P-ASW4、...的输入信号。
此外,数据信号线SLn(n=1,2,...)、扫描信号线SLm(m=1,2,...)和像素Pixm-n(m=1,2,...,n=1,2,...)与图1的那些相同。
在此,以下将参照图16来说明可被用作电平移位电路LSD0、LSD1、LS1、LS2、...的电平移位电路的实例。图16是示出电平移位电路的实例的布置的电路图。
当从外部提供的控制信号EN为HIGH时,电平移位电路从外部接收时钟信号SCK和SCKB,并将电平移位之后的时钟信号SCK输出为输出信号OUT。控制信号EN对应于图7的触发器的Q输出。此外,输出信号OUT对应于图7的输出信号DLS1、LR1、LR2、...。
然而应指出,当电平移位电路被用作电平移位电路LSD0时,起动脉冲SSP和SSPB而不是时钟信号SCK和SCKB被接收,并且起动脉冲SSP在电平移位之后被输出为输出信号OUT。
图16的电平移位电路的操作依照外部提供的控制信号EN来控制。此外,不论何时当控制信号EN为LOW时,电平移位电路将LOW信号输出为输出信号OUT。
以下将参照图16的符号和图17的时序图来说明电平移位电路的操作。图17是示出电平移位电路的输入信号、节点信号和输出信号的波形的时序图。
在此,如图17的时序图中所示,当控制信号EN为HIGH并且时钟信号SCK为HIGH时,依照控制信号EN,pch晶体管p3和p4被闭合,而nch晶体管n1和n2被断开。在此,由于时钟信号SCK为高,通过pch晶体管p1、p2和nch晶体管n3、n4经由pch晶体管p2,节点a被提供了HIGH信号,由此节点a变为HIGH。接下来,当时钟信号SCK为LOW时,通过nch晶体管n4,节点a被提供了LOW信号,由此节点a变为LOW。节点a的每个电势(HIGH或LOW)通过反相器电路INV1和INV2传输给电平移位电路的输出端,并被输出为输出信号OUT。该输出信号在输出端出现为已被电平移位处理的时钟信号SCK。
接下来,当控制信号EN为LOW时,pch晶体管p3和p4被断开,而另一方面,nch晶体管n1和n2被闭合。在此,电源电压VCC从电源VCC通过pch晶体管p3和p4被提供到nch晶体管p1和p2的栅。因此,pch晶体管p1和p2被闭合,并因此从电源VCC的电流通路被切断。此外,与nch晶体管p1和p2的栅一样,由于电源电压VCC亦被提供给nch晶体管n3的栅,因此nch晶体管n3被断开,并且节点a变为LOW。因此,电平移位电路的输出信号OUT变为LOW。因此,即使当在电势振幅上比电源电压VCC低的控制信号被提供时,电平移位电路的输出信号OUT仍可被获得为LOW信号。此外,由于当控制信号EN为LOW时,从电源VCC的电流通路被切断,因此变得有可能抑制不必要的功率消耗。
此外,尽管其操作的说明在此被省略,具有图18中所示布置的电平移位电路亦确保了与图16的电平移位电路相同的作用。注意,图18是示出电平移位电路另一个实例的布置的电路图。
接下来,以下将参照图8中所示的时序图来说明具有以上配置的数据信号线驱动器34的操作。
以下将说明作为在扫描信号线GLm被选择期间的时间周期的1个周期。在该周期内,当实施对数据信号线SL的预充电时,在扫描信号线GLm被选择时,数据信号线SL和被选择并连接于数据信号线SL的像素均被预充电。基于起动脉冲SSP和SSPB的输入,电平移位电路LSD0实施这些信号的电平移位,并输出输出信号DLR0。因此,输出信号DQ1从触发器SRFF1被输出,并且起动脉冲SSP亦被提供给开关P-ASW1。这使得开关P-ASW1成为导通,并且预充电电势PVID被施加给数据信号线SL1,由此实施对数据信号线SL1和所选像素的电容的预充电。在此,由于开关V-ASW1是非导通的,因此预充电电势PVID将不干扰数据信号线SL1上的视频信号VIDEO。
此外,基于输出信号DQ1的输入,电平移位电路LSD1接收时钟信号SCK和SCKB,并且实施时钟信号SCK的电平移位,然后输出输出信号DLS1。输出信号DLS1被用作触发器SRFF2的置位信号,并且触发器SRFF2输出输出信号Q1。基于输出信号Q1的输入,电平移位电路LS1接收时钟信号SCKB和SCK,并且实施时钟信号SCKB的电平移位,然后输出输出信号LR1。此外,输出信号Q1起到时序脉冲的作用,并通过缓冲器Buf1使开关V-ASW1成为导通。因此,数据信号线SL1被提供了视频信号VIDEO,并且数据信号线SL1和像素电容被充电至预定电压。更具体而言,视频信号VIDEO被采样,并且采样有效周期(写入有效周期)被起动。在该采样有效周期内,在预定周期内的相应数据信号线被顺序采样。
由于起动脉冲SSP和输出信号DLR0在该级变为低,因此开关P-ASW1是非导通的,并因此预充电电势PVID将不干扰数据信号线SL1上的视频信号VIDEO。此外,输出信号DLS1使开关P-ASW2成为导通,并因此视频信号VIDEO被输出给数据信号线SL1,与此同时,数据信号线SL2和像素电容被预充电。同时,由于输出信号SR1起到触发器SRFF1的复位信号的作用,触发器SRFF1的的输出信号DQ1变为低。因此,电平移位电路LSD1停止电平移位操作。
注意,在采用构成移位寄存器、以级联连接状态被连接的D触发器的情况下,需要每个触发器的输入信号和输出信号来控制电平移位电路的操作的加强和停止。相反,由于本发明的移位寄存器34a使用了置位复位触发器,仅需要前一级触发器的输出信号来控制电平移位电路操作的执行和停止,由此实现较简单的结构。
以这种方式,通过顺序重复以下这种操作以点顺次方法实施了采样在数据信号线SLn的预充电之后,视频信号VIDEO被提供给数据信号线SLn,并且在数据信号线SLn被提供视频信号VIDE0的同时,数据信号线SL(n+1)被预充电。该操作对应于时序脉冲的操作,该时序脉冲通过触发器SRFFk和相应的移位寄存器在移位寄存器中向后级触发器顺序传递。如图8中所示,两个相邻的采样周期相互重叠了时钟信号SCk和SCKB的半个周期。在此情况下,在相应的采样周期内,在时序脉冲的下降期,通过像素电容和数据信号线的预充电电势来确定采样电势。
以上提及的采样有效周期是直到最后一级数据信号线驱动器SL的采样被完成的时间周期,并且在该周期内不被采样的数据信号线的预充电被进行如下从与提供时序脉冲的源不同的源提供的时钟信号SCK和SCKB由电平移位电路LSD1、LS1、LS2...接收并输出,并且开关P-ASWn在控制端子(栅G’)的充电时变为导通。为了在采样有效周期内恒定地实施这种预充电,电平移位电路LSD1、LS1、LS2...的总数等于在采样有效周期内被预充电的数据信号线SL的数量。该电平移位电路可被用于在除了采样有效周期的周期内实施预充电(例如,数据信号线SL1的预充电)的其它装置所替代。
利用以上布置,有可能实施对数据信号线SL的视频信号VIDEO的采样,同时实施其它数据信号线SL的预充电。此外,在此,由于用于采样的时序脉冲从不同的系统被提供到用于预充电的信号从中被提供的系统,开关V-ASW的控制信号电路和开关P-ASW的控制信号电路将不被提供为一个电路。由于这个原因,有可能防止这样一种现象,即在预充电时流入数据信号线SL的大电流通过开关P-ASW的电容性控制端子(栅G’)导致此时经历写入的数据信号线SL的视频信号VIDEO的电势的波动。此外,由于用于接收和输出电平移位之后的时钟信号SCK和SCKB的相应电平移位电路LSD1、LS1、LS2...和电平移位电路LSD0能以触发器简单的结构来组成,移位寄存器34a的电路规模将比有两倍规模移位寄存器的常规配置小得多。
因此,为通过使用具有小驱动能力的预充电电源借助内部预充电电路来进行信号供应线的预充电,以上配置可提供一种显示装置的驱动器电路,其能防止被提供给不同信号供应线的信号的波动,同时保持移位寄存器的电路规模小。
此外,由于可借助本发明实现将低电压信号用作提供给电平移位电路的时钟信号,因此电平移位电路具有作为低电压接口的功能,由此减小了产生时钟信号的外部电路的功率消耗。
注意,与专利文件5和专利文件6相比,本实施例介绍了一个全新的思想,即用于实施数据信号线的预充电的控制信号是通过实施时钟信号的电平移位来产生的,并且预充电电势被提供给连接于数据信号线的开关。
〔第五实施例〕以下将参照图9和10来说明本发明进一步的实施例。为便于说明,具有与属于以上第一到第四实施例的附图中所示的等效的功能的材料将给予相同的参考符号,并且其说明在此将被省略。
数据信号线驱动器35包括移位寄存器35a和采样部分(写入电路、预充电电路)35b。
移位寄存器35a具有与移位寄存器35a相同的内部布置;然而,在该移位寄存器35a中,用于预充电的信号被输出给不同的开关。被用作触发器SRFF1的置位信号的输出信号DLR0被输入给开关P-ASW2作为用于预充电的信号。此外,输出信号DLS1被提供给开关P-ASW3。此外,输出信号LR1、LR2、...被提供给开关P-ASW4、P-ASW5、...。
与图7中所示的采样部分34b相比,采样部分35b不包括开关P-ASW1。此外,图7的数据信号线SL1被替换为虚数据信号线DSL,并且图7的数据信号线SL2、SL3...被替换为图9中的数据信号线SL1、SL2...。此外,被连接于数据信号线DSL的像素被替换为虚像素m-D(m=1,2,...),并因此被连接于数据信号线SL1、SL2...的像素在水平方向上由虚像素来移位。也就是说,本实施例的数据信号线驱动器35适合被用作包括虚数据信号线和虚像素的显示装置的驱动器电路。
图10是示出具有以上布置的数据信号线驱动器35的操作的时序图。由于信号传输原理与图7的情况相同,详细的描述被省略。该数据信号线驱动器35的特征是,预充电的结束和采样的开始之间相差了相同数据信号线SL中的时钟信号SCK和SCKB的半个周期。具体而言,在由于起动脉冲SSR使开关P-ASW2导通时的数据信号线SL1的预充电之后,当经过时钟信号SCK和SCKB的半个周期时,对数据信号线SL1的采样被实施。
由于这个原因,除了在第四实施例中所述的作用,还有可能可靠地防止预充电电势PVID和视频信号VIDEO相互干扰,由此提高显示质量。注意,由于虚像素通常在被称为黑矩阵的光阻塞体之下被提供,虚像素的显示不在屏幕上出现。由此,虚像素和虚数据信号线的预充电是不必要的。
〔第六实施例〕以下将参照图11来说明本发明仍进一步的实施例。为便于说明,具有与属于以上第一到第五实施例的附图中所示的等效的功能的材料将给予相同的参考符号,并且其说明在此将被省略。
图11示出作为依照本实施例的显示装置的液晶显示装置1。
液晶显示装置1是通过交替驱动以点顺次方法驱动的有源矩阵型液晶显示装置。液晶显示装置1包括具有以矩阵方式排列的像素Pix的显示部分2、用于驱动像素Pix的数据信号线驱动器3和扫描信号线驱动器4、控制电路5、数据信号线SL和扫描信号线GL。控制电路5产生视频信号VIDEO,其示出每个像素Pix的显示状态,从而基于视频信号VIDEO实施图像显示。
在此,显示部分2与在第一到第五实施例中所述的像素Pixm-n(m=1,2,...,n=1,2,...)和虚像素相同。数据信号线驱动器3是依照第一到第五实施例中所述的数据信号线驱动器31到35的一个而制成的。数据信号线驱动器3中包括的移位寄存器3a和采样部分(写入电路、预充电电路)3b对应于在第一到第五实施例中所述的移位寄存器31a到35a以及采样部分31b到35b。
此外,扫描信号线驱动器4是用于顺序驱动在第一到第五实施例中所述的扫描信号线GLn的电路,并选择被连接于扫描信号线GLn的像素的MOSFET(TFT)。此外,扫描信号线驱动器4包括移位寄存器4,其传递用于顺序实施扫描信号线GLn的选择的时序信号。
显示部分2、数据信号线驱动器3和扫描信号线驱动器4被提供于一个衬底上以减小制造人工和布线电容两者。此外,为了集成尽可能多的像素Pix并扩大显示区域,显示部分2、数据信号线驱动器3和扫描信号线驱动器4由在玻璃衬底上形成的多晶硅薄膜晶体管构成。此外,基于一般玻璃衬底(应变点在600°或以下)的采用,多晶硅薄膜晶体管以不大于600°的加工温度被制造,从而避免由应变点或以上的加工温度导致的扭曲或弯曲。
此外,控制电路5产生时钟信号SCK和SCKB、起动脉冲SSR、预充电电势PVID和视频信号VIDEO,并将这些信号输出到数据信号线驱动器3。此外,控制电路5产生时钟信号GCK、起动脉冲GSP和信号GPS,并将这些信号输出到扫描信号线驱动器4。
利用以上的配置,液晶显示装置1可提供在第一和第五实施例中所述的作用,由此以高显示质量来实施显示。
此外,本发明的显示装置不局限于液晶显示装置,而可以是需要布线电容的充电的任何显示装置,如有机EL显示装置。
〔第七实施例〕以下将参照图12到15来说明本发明又进一步的实施例。注意,为便于说明,具有与属于以上第一到第六实施例的附图中所示的等效的功能的材料将给予相同的参考符号,并且其说明在此将被省略。
在第一到第五实施例中描述的用于显示装置的驱动器电路采用了所谓的点顺次驱动方法,其顺序实施对多个数据信号线的写入。例如,在第一实施例的显示装置中的驱动器电路的情况下,用于控制开关V-ASW的导通和非导通以进行采样的移位寄存器的输出Q,以及被用于控制开关P-ASW的导通和非导通以进行预充电并亦被用作构成移位寄存器的下一级触发器SRFF的置位信号的信号SR,两者均涉及一个系统的开关;然而,如图12中所示,本发明亦可被用于以RGB信号采样的3-系统。
此外,如图13中所示,本发明亦可被用于这样一种布置,即视频信号通过使用多系统来采样以延迟采样周期。注意,由于图13是简化的附图,用于预充电的开关和用于实际采样的开关是由不同于图12中的符号来表示的;然而,与图12中所示相同的实际开关在图14中被示出。类似地,尽管用于驱动实际采样的模拟开关的缓冲器组是由与图12中所示不同的图13中的符号来示出的,与图12中的相同的实际缓冲器组在图15中被示出。类似地,实际的移位寄存器具有类似于图12的布置。然而应指出,缓冲器组的驱动能力相对于用于预充电和采样的系统的数量必须是足够的。
在此,在i(i是不小于2的整数)个信号供应线为单位来实施i个系统的采样的图12和13中所示的配置中,安排使用于顺序采样的开关以所述单位变为导通,且在每个单位中包括的开关同时变为导通,还有,开关电路的数量对应于信号供应线的数量,并且用于预充电的开关亦以i个信号供应线为单位变为顺序导通,且在每个单位中同时变为导通。该配置的操作基本上与1-系统的配置相同;然而,在这种配置中,多个预充电开关同时变为导通并且多个采样开关亦同时变为导通。此外,本发明不局限于图12和13的实例,并且图1到5中所示的用于显示装置的驱动器电路可采用使用图12和13中所示的多系统的采样方法和预充电方法。
如已经描述的,依照本发明的驱动器电路是用于具有多个信号供应线的显示装置的驱动器电路;该驱动器电路包括写入电路,其具有用于每个信号供应线的多个第一开关以通过使第一开关成为导通来实施写入信号到信号供应线的写入,第一开关依照电容性第一控制端子的电压在导通状态和非导通状态之间被控制;移位寄存器,其具有多级触发器,用于向第一控制端子输出被用于写入的时序脉冲以使时序脉冲通过触发器顺序传递,从而以预定循环实施写入;以及预充电电路,其具有用于每个信号供应线的多个第二开关以通过使第二开关成为导通来实施信号供应线的预充电,第二开关依照电容性第二控制端子的电压在导通状态和非导通状态之间被控制,在对一部分信号供应线实施写入的同时,预充电电路实施至少一个剩余信号供应线的预充电,并且移位寄存器包括通过有别于传输时序脉冲给第一控制端子的第一信号线的第二信号线将用于控制第二开关的预充电控制信号输出给第二控制端子的控制信号供应电路。
利用这种布置,起到写入电路作用的第一开关由从置位复位触发器提供的时序脉冲来控制,而起到预充电电路作用的第二开关由从控制信号供应电路提供的预充电控制信号来控制。
此外,以上布置允许通过写入电路将写入信号写入一部分信号供应线中,同时实施不同部分信号供应线的预充电。此外,在此,由于用于控制第二开关导通的预充电控制信号是通过与用于提供时序脉冲给第一控制端子的第一信号线有别的第二信号线而提供给第二开关的,因此用于将被用于通过写入电路进行写入的时序脉冲提供给第一开关的系统有别于用于将控制预充电电路的第二开关的导通的预充电控制信号提供给第二开关的系统。这样,第一开关的控制电路和第二开关的控制电路不被提供为一个电路。由于这个原因,有可能防止这样一种现象,即依据预充电而流入信号供应线的大电流通过第一开关的电容性第一控制端子和第二开关的电容性第二控制端子导致此时经历写入的信号供应线的写入信号电势的波动。此外,由于将用于控制第二开关的导通的预充电控制信号输出给第二控制端子的控制信号供应电路能以比触发器简单的结构来组成,移位寄存器的电路规模将比有两倍规模移位寄存器的常规配置小得多。
因此,为通过使用具有小驱动能力的预充电电源借助内部预充电电路来进行信号供应线的预充电,以上配置可提供一种显示装置的驱动器电路,其能防止被提供给不同信号供应线的信号的波动,同时保持移位寄存器的电路规模小。
依照本发明的驱动器电路可被布置如下,依据在作为在预定循环期间实施写入的周期的写入有效周期内来自触发器的时序脉冲的输入,控制信号供应电路通过接收从与提供时序脉冲的信号源不同的信号源提供的时钟信号并将与时钟信号同步的预充电控制信号输出到对应于不经历写入的预定的一个信号供应线的第二控制端子使第二开关成为导通,并且依照在写入有效周期内被预充电的信号供应线的数量来提供控制信号供应电路。
利用这种布置,在写入有效周期内对相应的信号供应线顺序实施写入,并且当触发器输出时序脉冲时,开关电路被提供了来自前一级触发器的时序脉冲,并且接收时钟信号并向第二开关的控制端子输出与时钟信号同步的控制信号,从而实施不经历写入的信号供应线的预充电。由此允许将写入信号写入信号供应线,同时实施不同信号供应线的预充电。此外,由于待输出的时钟信号是从不同的源接收的,电路规模可被减小。
依照本发明的驱动器电路可被安排以使触发器是置位复位触发器,并且控制信号供应电路是用于将时钟信号输出为预充电控制信号的开关电路,并且每个开关电路亦将时钟信号输出为被传递给输出时序脉冲的该置位复位触发器的下一个置位复位触发器的置位信号,而该置位复位触发器将该置位信号用作该置位复位触发器的上一个置位复位触发器的复位信号。
也就是说,如所述,依照本发明的用于显示装置的驱动器电路包括写入电路,其具有用于每个信号供应线的多个第一开关以通过使第一开关成为导通来实施写入信号到信号供应线的写入,第一开关依照电容性第一控制端子的电压在导通状态和非导通状态之间被控制;移位寄存器,其具有多级触发器,用于向第一控制端子输出被用于写入的时序脉冲以使时序脉冲通过触发器顺序传递,从而以预定循环实施写入;以及预充电电路,其具有用于每个信号供应线的多个第二开关以通过使第二开关成为导通来实施信号供应线的预充电,第二开关依照电容性第二控制端子的电压在导通状态和非导通状态之间被控制,其中触发器是置位复位触发器,并且依据在作为在预定循环期间实施写入的周期的写入有效周期内来自触发器的时序脉冲的输入,移位寄存器通过接收从与提供时序脉冲的信号源不同的信号源提供的时钟信号并将与时钟信号同步的预充电控制信号输出到对应于不经历写入的预定的一个信号供应线的第二控制端子使第二开关成为导通,并且依照在写入有效周期内被预充电的信号供应线的数量来提供控制信号供应电路,并且每个开关电路亦将时钟信号输出为被传递给输出时序脉冲的该置位复位触发器的下一个置位复位触发器的置位信号,而该置位复位触发器将置位信号用作该置位复位触发器的上一个置位复位触发器的复位信号。
利用这种布置,当通过来自置位复位触发器的用于写入写入信号的时序脉冲的输出来充电控制端子时,写入电路的第一开关变为导通,同时,当通过接收和输出通过开关电路从不同于时序脉冲源的源而提供的时钟信号来充电控制端子时,写入电路的第二开关变为导通。在写入有效周期内对相应的信号供应线顺序实施写入,并且当置位复位触发器输出时序脉冲时,开关电路被提供了来自前一级置位复位触发器的时序脉冲,并且接收时钟信号并输出与时钟信号同步的控制信号,从而实施不经历写入的信号供应线的预充电。
此外,每个开关电路将所接收的时钟信号输出为被传递给已被提供了时序脉冲的置位复位触发器的下一个置位复位触发器的置位信号,而每个置位复位触发器将所提供的置位信号用作上一个置位复位触发器的复位信号。因此,时序脉冲可被顺序传递。
如所述,以上布置允许通过写入电路将写入信号写入一部分信号供应线中,同时实施不同部分信号供应线的预充电。此外,在此,用于提供被用于写入的时序脉冲的系统有别于用于提供预充电控制信号的系统。这样,第一开关的控制电路和第二开关的控制电路不被提供为一个电路。由于这个原因,有可能防止这样一种现象,即依据预充电而流入信号供应线的大电流通过开关的电容性控制端子导致此时经历写入的信号供应线的写入信号电势的波动。此外,由于接收并输出时钟信号的开关电路能以比触发器简单的结构来组成,移位寄存器的电路规模将比有两倍规模移位寄存器的常规配置小得多。
因此,为通过使用具有小驱动能力的预充电电源借助内部预充电电路来进行信号供应线的预充电,以上配置可提供一种显示装置的驱动器电路,其能防止被提供给不同信号供应线的信号的波动,同时保持移位寄存器的电路规模小。
此外,具有以上布置的驱动器电路可进一步被安排以使触发器是D触发器,其将输出信号用作下一级的输入信号,且D触发器被提供了从不同于提供时序脉冲的信号源的信号源提供的时钟信号,并且控制信号供应电路是用于将时钟信号输出为预充电控制信号的开关电路。
也就是说,如所述,依照本发明的用于显示装置的驱动器电路包括写入电路,其具有用于每个信号供应线的多个第一开关以通过使第一开关成为导通来实施写入信号到信号供应线的写入,第一开关依照电容性第一控制端子的电压在导通状态和非导通状态之间被控制;移位寄存器,其具有多级触发器,用于向第一控制端子输出被用于写入的时序脉冲以使时序脉冲通过触发器顺序传递,从而以预定循环实施写入;以及预充电电路,其具有用于每个信号供应线的多个第二开关以通过使第二开关成为导通来实施信号供应线的预充电,第二开关依照电容性第二控制端子的电压在导通状态和非导通状态之间被控制,其中触发器是将输出信号用作下一级的输入信号的D触发器,且D触发器被提供了从不同于提供时序脉冲的信号源的信号源提供的时钟信号,而移位寄存器包括一种开关电路,其通过接收时钟信号并亦将时钟信号输出到对应于不经历写入的预定的一个信号供应线的第二开关的控制端子,依据在作为在预定循环期间实施写入的周期的写入有效周期内来自D触发器的时序脉冲的输入,使第二开关成为导通;并且依照在写入有效周期内被预充电的信号供应线的数量来提供控制信号供应电路。
利用这种布置,当通过来自D触发器的用于写入写入信号的时序脉冲的输出来充电控制端子时,写入电路的第一开关变为导通,同时,当通过接收和输出通过开关电路从不同于时序脉冲源的源而提供的用于D触发器的时钟信号来充电控制端子时,写入电路的第二开关变为导通。在写入有效周期内对相应的信号供应线实施写入,并且当D触发器输出时序脉冲时,开关电路被提供了来自前一级D触发器的时序脉冲,并且接收时钟信号并输出与时钟信号同步的控制信号,从而实施不经历写入的信号供应线的预充电。
因此,以上布置允许通过写入电路将写入信号写入一部分信号供应线中,同时实施不同部分信号供应线的预充电。此外,在此,用于提供被用于写入的时序脉冲的系统有别于用于提供预充电控制信号的系统。这样,第一开关的控制电路和第二开关的控制电路不被提供为一个电路。由于这个原因,有可能防止这样一种现象,即依据预充电而流入信号供应线的大电流通过开关的电容性控制端子导致此时经历写入的信号供应线的写入信号电势的波动。此外,由于接收并输出时钟信号的开关电路能以比触发器简单的结构来组成,移位寄存器的电路规模将比有两倍规模移位寄存器的常规配置小得多。
因此,为通过使用具有小驱动能力的预充电电源借助内部预充电电路来进行信号供应线的预充电,以上配置可提供一种显示装置的驱动器电路,其能防止被提供给不同信号供应线的信号的波动,同时保持移位寄存器的电路规模小。
此外,如所述,依照本发明的用于显示装置的驱动器电路可被安排以使第一开关由于来自触发器的时序脉冲顺序变为导通,并且开关电路的数量对应于信号供应线的数量以顺序使第二开关成为导通。
在使用通过来自触发器的时序脉冲对相应的信号供应线顺序实施写入的所谓点顺次驱动方法的驱动器电路中,当通过使用具有小驱动能力的预充电电源用具有控制到信号供应线的点顺次导通的开关电路的内部预充电电路来进行信号供应线的预充电时,以上布置可提供一种显示装置的驱动器电路,其能防止被提供给不同信号供应线的信号的波动,同时保持移位寄存器的电路规模小。
此外,如所述,依照本发明的用于显示装置的驱动器电路可被安排以使由于来自触发器的时序脉冲,第一开关以i(i是不小于2的整数)个信号供应线为单位顺序变为导通,且在每个所述i个信号供应线的单位中包括的第一开关同时变为导通,并且开关电路的数量对应于所述单位的数量,并且第二开关以所述单位顺序变为导通,且在每个所述单位中包括的第二开关同时变为导通。
在使用通过来自触发器的时序脉冲对一组多信号供应线顺序实施写入的所谓同时多点驱动方法的驱动器电路中,当通过使用具有小驱动能力的预充电电源用具有控制到信号供应线的同时多点导通的开关电路的内部预充电电路来进行信号供应线的预充电时,以上布置可提供一种显示装置的驱动器电路,其能防止被提供给不同信号供应线的信号的波动,同时保持移位寄存器的电路规模小。
此外,如所述,依照本发明的用于显示装置的驱动器电路可被安排以使触发器是置位复位触发器,而控制信号供应电路是用于执行时钟信号的电平移位并用于将电平移位之后的时钟信号输出为预充电控制信号的电平移位电路,并且电平移位电路亦将电平移位之后的时钟信号输出为被传递给输出时序脉冲的置位复位触发器的下一个置位复位触发器的置位信号,而置位复位触发器将置位信号用作上一个置位复位触发器的复位信号。也就是说,如所述,依照本发明的用于显示装置的驱动器电路包括写入电路,其具有用于每个信号供应线的多个第一开关以通过使第一开关成为导通来实施写入信号到信号供应线的写入,第一开关依照电容性第一控制端子的电压在导通状态和非导通状态之间被控制;移位寄存器,其具有多级触发器,用于向第一控制端子输出被用于写入的时序脉冲以使时序脉冲通过触发器顺序传递,从而以预定循环实施写入;以及预充电电路,其具有用于每个信号供应线的多个第二开关以通过使第二开关成为导通来实施信号供应线的预充电,第二开关依照电容性第二控制端子的电压在导通状态和非导通状态之间被控制,其中触发器是置位复位触发器,而移位寄存器包括电平移位电路,其通过接收时钟信号并在将时钟信号输出到对应于不经历写入的预定的一个信号供应线的第二开关的控制端子之前实施时钟信号的电平移位,基于在作为在预定循环期间实施写入的周期的写入有效周期内来自置位复位触发器的时序脉冲的输入,使第二开关成为导通;并且依照在写入有效周期内被预充电的信号供应线的数量来提供控制信号供应电路,并且每个开关电路亦将时钟信号输出为被传递给输出时序脉冲的所述置位复位触发器的下一个置位复位触发器的置位信号,而所述置位复位触发器将置位信号用作所述置位复位触发器的上一个置位复位触发器的复位信号。
利用这种布置,当通过来自置位复位触发器的用于写入写入信号的时序脉冲的输出来充电控制端子时,写入电路的第一开关变为导通,同时,当通过接收和输出通过开关电路从不同于时序脉冲源的源而提供的时钟信号来充电控制端子时,写入电路的第二开关变为导通。在写入有效周期内对相应的信号供应线顺序实施写入,并且当置位复位触发器输出时序脉冲时,电平移位电路被提供了来自前一级置位复位触发器的时序脉冲,并且接收时钟信号并实施时钟信号的电平移位以及输出时钟信号,从而实施不经历写入的信号供应线的预充电。
此外,每个电平移位电路将所接收的时钟信号输出为被传递给已被提供了时序脉冲的置位复位触发器的下一个置位复位触发器的置位信号,而每个置位复位触发器将所提供的置位信号用作上一个置位复位触发器的复位信号。因此,时序脉冲可被顺序传递。
如所述,以上布置允许通过写入电路将写入信号写入一部分信号供应线中,同时实施不同部分信号供应线的预充电。此外,在此,用于提供被用于写入的时序脉冲的系统有别于用于提供预充电控制信号的系统。这样,第一开关的控制电路和第二开关的控制电路不被提供为一个电路。由于这个原因,有可能防止这样一种现象,即依据预充电而流入信号供应线的大电流通过开关的电容性控制端子导致此时经历写入的信号供应线的写入信号电势的波动。此外,由于接收并输出时钟信号的开关电路能以比触发器简单的结构来组成,移位寄存器的电路规模将比有两倍规模移位寄存器的常规配置小得多。
因此,为通过使用具有小驱动能力的预充电电源借助内部预充电电路来进行信号供应线的预充电,以上配置可提供一种显示装置的驱动器电路,其能防止被提供给不同信号供应线的信号的波动,同时保持移位寄存器的电路规模小。
此外,由于可借助本发明实现将低电压信号用作提供给电平移位电路的时钟信号,因此电平移位电路具有作为低电压接口的功能,由此减小了产生时钟信号的外部电路的功率消耗。
此外,如所述,依照本发明的用于显示装置的驱动器电路可被安排以使第一开关由于来自触发器的时序脉冲顺序变为导通,并且电平移位电路的数量对应于信号供应线的数量以顺序使第二开关成为导通。
在使用通过来自触发器的时序脉冲对相应的信号供应线顺序实施写入的所谓点顺次驱动方法的驱动器电路中,当通过使用具有小驱动能力的预充电电源用具有控制到信号供应线的点顺次导通的电平移位电路的内部预充电电路来进行信号供应线的预充电时,以上布置可提供一种显示装置的驱动器电路,其能防止被提供给不同信号供应线的信号的波动,同时保持移位寄存器的电路规模小。
此外,如所述,依照本发明的用于显示装置的驱动器电路可被安排以通过来自触发器的时序脉冲,使第一开关以i(i是不小于2的整数)个信号供应线为单位顺序变为导通,且在每个所述i个信号供应线的单位中包括的第一开关同时变为导通,并且电平移位电路的数量对应于单位的数量,并且第二开关以所述单位顺序变为导通,且在每个所述单位中包括的第二开关同时变为导通。
在使用通过来自触发器的时序脉冲对一组多信号供应线顺序实施写入的所谓同时多点驱动方法的驱动器电路中,当通过使用具有小驱动能力的预充电电源用具有控制到信号供应线的同时多点导通的电平移位电路的内部预充电电路来进行信号供应线的预充电时,以上布置可提供一种显示装置的驱动器电路,其能防止被提供给不同信号供应线的信号的波动,同时保持移位寄存器的电路规模小。
此外,如所述,依照本发明的用于显示装置的驱动器电路可被安排以使多级触发器输出被用于将写入信号写入在显示装置中提供的多个信号供应线中的时序脉冲,因此时序脉冲通过触发器顺序传递,从而以预定循环实施写入;并且依照在写入有效周期内被预充电的信号供应线的数量来提供多个控制信号供应电路,基于在作为在预定循环期间实施写入的周期的写入有效周期内来自触发器的时序脉冲的输入,控制信号供应电路通过接收从与提供时序脉冲的信号源不同的信号源提供的时钟信号并输出与时钟信号同步的预充电控制信号以实施不经历写入的预定的一个信号供应线的预充电使第二开关成为导通。
这样,在通过使用具有小驱动能力的预充电电源借助内部预充电电路来进行信号供应线的预充电的情况下,该布置可提供具有小电路规模的移位寄存器,其适用于能防止被提供给不同信号供应线的信号的波动的用于显示装置的驱动器电路。
此外,如所述,依照本发明的用于显示装置的驱动器电路可被安排以使控制信号供应电路是用于将时钟信号输出为预充电控制信号的开关电路,并且控制信号供应电路是用于将时钟信号输出为用于实施不经历写入的预定的一个信号供应线的预充电的预充电控制信号的开关电路,并且开关电路亦将时钟信号输出为被传递给输出时序脉冲的置位复位触发器的下一个置位复位触发器的置位信号,而该置位复位触发器将该置位信号用作上一个置位复位触发器的复位信号。
也就是说,如所述,依照本发明的用于显示装置的驱动器电路包括多级触发器,用于输出被用于将写入信号写入在显示装置中提供的多个信号供应线中的时序脉冲以使时序脉冲通过触发器顺序传递,从而以预定循环实施写入;和依照在写入有效周期内被预充电的信号供应线的数量来提供的多个开关电路,基于在作为在预定循环期间实施写入的周期的写入有效周期内来自触发器的时序脉冲的输入,开关电路接收从与提供时序脉冲的信号源不同的信号源提供的时钟信号,并输出与时钟信号同步的预充电控制信号以实施不经历写入的预定的一个信号供应线的预充电,并且每个开关电路亦将时钟信号输出为被传递给输出时序脉冲的该置位复位触发器的下一个置位复位触发器的置位信号,而该置位复位触发器将该置位信号用作该置位复位触发器的上一个置位复位触发器的复位信号。
因此,在通过使用具有小驱动能力的预充电电源借助内部预充电电路来进行信号供应线的预充电的情况下,该布置可提供具有小电路规模的移位寄存器,其适用于能防止被提供给不同信号供应线的信号的波动的用于显示装置的驱动器电路。
此外,如所述,依照本发明的用于显示装置的驱动器电路可被安排以使触发器是将输出信号用作下一级输入信号的D触发器,D触发器被提供了从不同于提供时序脉冲的信号源的信号源提供的时钟信号,并且控制信号供应电路是用于将时钟信号输出为用于实施不经历写入的预定的一个信号供应线的预充电的预充电控制信号的开关电路。
也就是说,如所述,依照本发明的用于显示装置的驱动器电路包括多级D触发器,用于输出被用于将写入信号写入在显示装置中提供的多个信号供应线中的时序脉冲以使时序脉冲通过触发器顺序传递,从而以预定循环实施写入,D触发器被提供了从不同于提供时序脉冲的信号源的信号源提供的时钟信号;和依照在写入有效周期内被预充电的信号供应线的数量来提供的多个开关电路,基于在作为在预定循环期间实施写入的周期的写入有效周期内来自D触发器的时序脉冲的输入,开关电路接收时钟信号,并将时钟信号输出为实施不经历写入的预定的一个信号供应线的预充电的预充电控制信号。
这样,在通过使用具有小驱动能力的预充电电源借助内部预充电电路来进行信号供应线的预充电的情况下,该布置可提供具有小电路规模的移位寄存器,其适用于能防止被提供给不同信号供应线的信号的波动的用于显示装置的驱动器电路。
此外,如所述,依照本发明的用于显示装置的驱动器电路可被安排以使开关电路的数量对应于所述单位的数量。
这样,当通过使用具有小驱动能力的预充电电源用具有控制到信号供应线的点顺次导通的开关电路的内部预充电电路来进行信号供应线的预充电时,以上布置提供了具有小电路规模的移位寄存器,其适用于能防止被提供给不同信号供应线的信号的波动的用于显示装置的驱动器电路。
此外,如所述,依照本发明的用于显示装置的驱动器电路可被安排以使开关电路的数量对应于所述单位的数量,其每一个由i(i是不小于2的整数)个信号供应线组成。
这样,当通过使用具有小驱动能力的预充电电源用具有控制到信号供应线的同时多点导通的开关电路的内部预充电电路来进行信号供应线的预充电时,以上布置提供了具有小电路规模的移位寄存器,其适用于能防止被提供给不同信号供应线的信号的波动的用于显示装置的驱动器电路。
此外,如所述,依照本发明的用于显示装置的驱动器电路可被安排以使触发器是置位复位触发器,而控制信号供应电路是电平移位电路,用于执行时钟信号的电平移位并用于将电平移位之后的时钟信号输出为用于实施不经历写入的预定的一个信号供应线的预充电的预充电控制信号,并且电平移位电路亦将电平移位之后的时钟信号输出为被传递给输出时序脉冲的置位复位触发器的下一个置位复位触发器的置位信号,而该置位复位触发器将所述置位信号用作该置位复位触发器的上一个置位复位触发器的复位信号。
也就是说,如所述,依照本发明的用于显示装置的驱动器电路包括多级置位复位触发器,用于输出被用于将写入信号写入在显示装置中提供的多个信号供应线中的时序脉冲以使时序脉冲通过触发器顺序传递,从而以预定循环实施写入;和依照在写入有效周期内被预充电的信号供应线的数量来提供的多个电平移位电路,基于在作为在预定循环期间实施写入的周期的写入有效周期内来自置位复位触发器的时序脉冲的输入,电平移位电路接收从与提供时序脉冲的信号源不同的信号源提供的时钟信号,并实施时钟信号的电平移位,然后将时钟信号输出为实施不经历写入的预定的一个信号供应线的预充电的预充电控制信号,并且电平移位电路亦将电平移位之后的时钟信号输出为被传递给输出时序脉冲的置位复位触发器的下一个置位复位触发器的置位信号,而该置位复位触发器将置位信号用作该置位复位触发器的上一个置位复位触发器的复位信号。
因此,在通过使用具有小驱动能力的预充电电源借助内部预充电电路来进行信号供应线的预充电的情况下,该布置可提供具有小电路规模的移位寄存器,其适用于能防止被提供给不同信号供应线的信号的波动的用于显示装置的驱动器电路。
此外,如所述,依照本发明的用于显示装置的驱动器电路可被安排以使电平移位电路的数量对应于信号供应线的数量。
这样,当通过使用具有小驱动能力的预充电电源用具有控制到信号供应线的点顺次导通的电平移位电路的内部预充电电路来进行信号供应线的预充电时,以上布置提供了具有小电路规模的移位寄存器,其适用于能防止被提供给不同信号供应线的信号的波动的用于显示装置的驱动器电路。
此外,如所述,依照本发明的用于显示装置的驱动器电路可被安排以使电平移位电路的数量对应于单位的数量,其每个由i(i是不小于2的整数)个信号供应线组成。
这样,当通过使用具有小驱动能力的预充电电源用具有控制到信号供应线的同时多点导通的电平移位电路的内部预充电电路来进行信号供应线的预充电时,以上布置提供了具有小电路规模的移位寄存器,其适用于能防止被提供给不同信号供应线的信号的波动的用于显示装置的驱动器电路。
此外,如所述,依照本发明的显示装置包括多个像素;作为信号供应线的多个数据信号线和作为信号供应线的多个扫描信号线;用于相对于数据信号线和像素写入作为写入信号的视频信号的数据信号线驱动器;以及扫描信号线驱动器,用于将扫描信号作为写入信号而写入扫描信号线以选择视频信号被写入的像素,其中数据信号线驱动器起到用于显示装置的以上驱动器电路之一的作用。
利用这种布置,当数据信号线驱动器通过使用具有小驱动能力的预充电电源借助内部预充电电路来进行信号供应线的预充电时,以上配置可提供一种显示装置的驱动器电路,其能防止被提供给不同信号供应线的信号的波动,同时保持移位寄存器的电路规模小。因此,显示均匀性在显示装置中被确保,由此提供具有高显示质量的显示装置。
在以上详细说明中讨论的实施的实施例和具体实例仅用来说明本发明的技术细节,其不应在这种实施例和具体实例的范围内被狭义地解释,而是可被应用于本发明精神范围内的多种变化(假定这种变化不超出以下提出的专利权利要求的范围内)。
权利要求
1.一种用于具有多个信号供应线(SLn;n=1,2,...)的显示装置的驱动器电路(31、32、33、34、35),包括写入电路,其具有用于每个信号供应线(SLn)的多个第一开关(V-ASWn)以通过使第一开关(V-ASWn)成为导通来实施写入信号(VIDEO)到信号供应线(SLn)的写入,第一开关(V-ASWn)依照电容性第一控制端子(G)的电压在导通状态和非导通状态之间被控制;移位寄存器(31a、32a、33a、34a、35a),其具有多级触发器(SRFFn、DFFn),用于向第一控制端子(G)输出被用于写入的时序脉冲(Qn)以使时序脉冲(Qn)通过触发器(SRFFn、DFFn)顺序传递,从而以预定循环实施写入;以及预充电电路,其具有用于每个信号供应线(SLn)的多个第二开关(P-ASWn)以通过使第二开关(P-ASWn)成为导通来实施信号供应线(SLn)的预充电,第二开关(P-ASWn)依照电容性第二控制端子(G’)的电压在导通状态和非导通状态之间被控制,驱动器电路(31、32、33、34、35)特征在于在对一部分信号供应线(SLn)实施写入的同时,预充电电路实施至少一个剩余信号供应线(SLn)的预充电,移位寄存器(31a、32a、33a、34a、35a)包括通过有别于传输时序脉冲(Qn)给第一控制端子(G)的第一信号线(S1)的第二信号线(S2)将用于控制第二开关(P-ASWn)的预充电控制信号(SCK、SCKB、LRn)输出给第二控制端子(G’)的控制信号供应电路(ASWn、LSn)(ASWn、LSn)。
2.权利要求1的驱动器电路,其中依据在作为在预定循环期间实施写入的周期的写入有效周期内来自触发器(SRFFn、DFFn)的时序脉冲(Qn)的输入,控制信号供应电路(ASWn、LSn)通过接收从与提供时序脉冲(Qn)的信号源不同的信号源提供的时钟信号(SCK、SCKB)并将与时钟信号(SCK、SCKB)同步的预充电控制信号(SCK、SCKB、LRn)输出到对应于不经历写入的预定的一个信号供应线(SLn)的第二控制端子(G’)使第二开关(P-ASWn)成为导通,并且依照在写入有效周期内被预充电的信号供应线(SLn)的数量来提供控制信号供应电路(ASWn、LSn)。
3.权利要求2的驱动器电路,其中触发器(SRFFn、DFFn)是置位复位触发器(SRFFn),并且控制信号供应电路(ASWn、LSn)是用于将时钟信号(SCK、SCKB)输出为预充电控制信号(SCK、SCKB、LRn)的开关电路(ASWn),并且每个开关电路(ASWn)亦将时钟信号(SCK、SCKB)输出为被传递给输出时序脉冲(Qn)的所述置位复位触发器(SRFFn)的下一个置位复位触发器(SRFFn)的置位信号,而置位复位触发器(SRFFn)将置位信号用作所述置位复位触发器(SRFFn)的上一个置位复位触发器(SRFFn)的复位信号。
4.权利要求2的驱动器电路,其中触发器(SRFFn、DFFn)是D触发器(DFFn),其将输出信号用作下一级的输入信号,D触发器(DFFn)被提供了从不同于提供时序脉冲(Qn)的信号源的信号源提供的时钟信号(SCK、SCKB),并且控制信号供应电路(ASWn、LSn)是用于将时钟信号(SCK、SCKB)输出为预充电控制信号(SCK、SCKB、LRn)的开关电路(ASWn)。
5.权利要求3或4的驱动器电路,其中第一开关(V-ASWn)由来自触发器(SRFFn、DFFn)的时序脉冲(Qn)顺序变为导通,并且开关电路(ASWn)的数量对应于信号供应线(SLn)的数量以顺序使第二开关(P-ASWn)成为导通。
6.权利要求3或4的驱动器电路,其中通过来自触发器(SRFFn、DFFn)的时序脉冲(Qn),第一开关(V-ASWn)以i(i是不小于2的整数)个信号供应线(SLn)为单位顺序变为导通,且在每个所述i个信号供应线(SLn)的单位中包括的第一开关(V-ASWn)同时变为导通,并且开关电路(ASWn)的数量对应于所述单位的数量,并且第二开关(P-ASWn)以所述单位顺序变为导通,且在每个所述单位中包括的第二开关(P-ASWn)同时变为导通。
7.权利要求2的驱动器电路,其中触发器(SRFFn、DFFn)是置位复位触发器(SRFFn),而控制信号供应电路(ASWn、LSn)是用于执行时钟信号(LRn)的电平移位并用于将电平移位之后的时钟信号(LRn)输出为预充电控制信号(SCK、SCKB、LRn)的电平移位电路(LSn),并且每个电平移位电路(LSn)亦将电平移位之后的时钟信号(LRn)输出为被传递给输出时序脉冲(Qn)的置位复位触发器(SRFFn)的下一个置位复位触发器(SRFFn)的置位信号,而置位复位触发器(SRFFn)将置位信号用作所述置位复位触发器(SRFFn)的上一个置位复位触发器(SRFFn)的复位信号。
8.权利要求7的驱动器电路,其中第一开关(V-ASWn)通过来自触发器(SRFFn)的时序脉冲(Qn)顺序变为导通,并且电平移位电路(LSn)的数量对应于信号供应线(SLn)的数量以顺序使第二开关(P-ASWn)成为导通。
9.权利要求7的驱动器电路,其中通过来自触发器(SRFFn)的时序脉冲(Qn),所述第一开关(V-ASWn)以i(i是不小于2的整数)个信号供应线(SLn)为单位顺序变为导通,且在每个所述i个信号供应线(SLn)的单位中包括的第一开关(V-ASWn)同时变为导通,并且所述电平移位电路(LSn)的数量对应于所述单位的数量,并且第二开关(P-ASWn)以单位顺序变为导通,且在每个所述单位中包括的第二开关(P-ASWn)同时变为导通。
10.一种移位寄存器(31a、32a、33a、34a、35a),包括多级触发器(SRFFn、DFFn),用于输出被用于将写入信号(VIDEO)写入在显示装置中提供的多个信号供应线(SLn)中的时序脉冲(Qn)以使时序脉冲(SLn)通过触发器(SRFFn、DFFn)顺序传递,从而以预定循环实施写入,移位寄存器的特征在于进一步包括依照在写入有效周期内被预充电的信号供应线(SLn)的数量来提供的多个控制信号供应电路,基于在作为在预定循环期间实施写入的周期的写入有效周期内来自触发器(SRFFn、DFFn)的时序脉冲(Qn)的输入,所述控制信号供应电路(ASWn、LSn)接收从与提供时序脉冲(Qn)的信号源不同的信号源提供的时钟信号(SCK,SCKB),并输出与时钟信号(SCK,SCKB)同步的预充电控制信号(SCK,SCKB、LRn)以实施不经历写入的预定的一个信号供应线(SLn)的预充电。
11.权利要求10的驱动器电路,其中所述触发器(SRFFn、DFFn)是置位复位触发器(SRFFn),所述控制信号供应电路(ASWn、LSn)是用于将时钟信号(SCK、SCKB)输出为预充电控制信号(SCK,SCKB、LRn)的开关电路,而所述控制信号供应电路(ASWn、LSn)是用于将时钟信号(SCK、SCKB)输出为用于实施不经历写入的预定的一个信号供应线(SLn)的预充电的预充电控制信号(SCK,SCKB、LRn)的开关电路,并且每个开关电路(ASWn)亦将时钟信号(SCK,SCKB)输出为被传递给输出时序脉冲(Qn)的所述置位复位触发器(SRFFn)的下一个置位复位触发器(SRFFn)的置位信号,而所述置位复位触发器(SRFFn)将置位信号用作所述置位复位触发器(SRFFn)的上一个置位复位触发器(SRFFn)的复位信号。
12.权利要求11或12的驱动器电路,其中所述触发器(SRFFn、DFFn)是将输出信号用作下一级输入信号的D触发器(DFFn),所述D触发器(DFFn)被提供了从不同于提供时序脉冲(Qn)的信号源的信号源提供的时钟信号(SCK、SCKB),并且所述控制信号供应电路(ASWn、LSn)是用于将时钟信号(SCK、SCKB)输出为用于实施不经历写入的预定的一个信号供应线(SLn)的预充电的预充电控制信号(SCK,SCKB、LRn)的开关电路。
13.权利要求12的驱动器电路,其中所述开关电路(ASWn)的数量对应于信号供应线(SLn)的数量。
14.权利要求12的驱动器电路,其中所述开关电路(ASWn)的数量对应于所述单位的数量,其每一个由i(i是不小于2的整数)个信号供应线(SLn)组成。
15.权利要求10的驱动器电路,其中所述触发器(SRFFn、DFFn)是将输出信号用作下一级输入信号的D触发器(DFFn),所述D触发器(DFFn)被提供了从不同于提供时序脉冲(Qn)的信号源的信号源提供的时钟信号(SCK、SCKB),并且所述控制信号供应电路(ASWn、LSn)将时钟信号(SCK、SCKB)输出为实施不经历写入的预定的一个信号供应线(SLn)的预充电的预充电控制信号(SCK,SCKB、LRn)。
16.权利要求15的驱动器电路,其中所述开关电路(ASWn)的数量对应于信号供应线(SLn)的数量。
17.权利要求15的驱动器电路,其中所述电平移位电路(LSn)的数量对应于所述单位的数量,其每一个由i(i是不小于2的整数)个信号供应线(SLn)组成。
18.一种显示装置(1),包括多个像素(Pix);作为信号供应线的多个数据信号线(SL)和作为信号供应线的多个扫描信号线(GL);数据信号线驱动器(3),用于将视频信号(VIDEO)作为写入信号写入数据信号线(SL)和像素(Pix);以及扫描信号线驱动器(4),用于将扫描信号作为写入信号而写入扫描信号线(GL)以选择视频信号(VIDEO)被写入的像素(Pix),数据信号线驱动器(3)包括写入电路,其是用于包括多个信号供应线(SLn)的显示装置的驱动器电路,该写入电路具有用于每个信号供应线(SLn)的多个第一开关(V-ASWn)以通过使第一开关(V-ASWn)成为导通来实施写入信号(VIDEO)到信号供应线(SLn)的写入,第一开关(V-ASWn)依照电容性第一控制端子(G)的电压在导通状态和非导通状态之间被控制;移位寄存器(31a、32a、33a、34a、35a),其具有多级触发器(SRFFn、DFFn),用于向第一控制端子(G)输出被用于写入的时序脉冲(Qn)以使时序脉冲(Qn)通过触发器(SRFFn、DFFn)顺序传递,从而以预定循环实施写入;以及预充电电路,其具有用于每个信号供应线(SLn)的多个第二开关(P-ASWn)以通过使第二开关(P-ASWn)成为导通来实施信号供应线(SLn)的预充电,第二开关(P-ASWn)依照电容性第二控制端子(G’)的电压在导通状态和非导通状态之间被控制,显示装置的特征在于在对一部分信号供应线(SLn)实施写入的同时,预充电电路实施至少一个剩余信号供应线(SLn)的预充电,移位寄存器(31a、32a、33a、34a、35a)包括控制信号供应电路(ASWn、LSn),其通过有别于传输时序脉冲(Qn)给第一控制端子(G)的第一信号线(S1)的第二信号线(S2)将用于控制第二开关(P-ASWn)的预充电控制信号(SCK、SCKB、LRn)输出给第二控制端子(G’)。
全文摘要
一种用于显示装置的驱动器电路包括多个置位复位触发器和开关电路,并被安排以使从触发器输出的用于采样的时序脉冲被提供给开关电路,从而使开关电路接收时钟信号。时钟信号起到下一级触发器的置位信号的作用,并被输出为用于借助开关实施数据信号线和被连接于数据信号线的所选像素的预充电。这样,在通过使用具有小驱动能力的预充电电源借助内部预充电电路来进行信号供应线的预充电的情况下,该布置装置可提供一种用于显示装置的驱动器电路,其能防止被提供给不同信号供应线的信号的波动,同时保持移位寄存器的电路规模小。
文档编号G11C19/00GK1471068SQ03138299
公开日2004年1月28日 申请日期2003年5月30日 优先权日2002年5月30日
发明者鹫尾一, 林俊辅 申请人:夏普公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1