一种微功耗eeprom灵敏放大器电路的制作方法

文档序号:6767165阅读:392来源:国知局
一种微功耗eeprom灵敏放大器电路的制作方法
【专利摘要】本发明涉及一种微功耗EEPROM灵敏放大器电路,属于存储电路【技术领域】。微功耗EEPROM灵敏放大器由镜像电流模块、第一CMOS反向器、二输入或非门、第二CMOS反向器、第三CMOS反向器和一个NMOS开关管组成。微功耗EEPROM灵敏放大器通过镜像电流给EEPROM的位线进行预充电,并由所述二输入或非门和所述的第一CMOS反向器组成锁存器,读出并锁存EEPROM的数据信息,再经过所述的第二CMOS反向器和所述的第三CMOS反向器整形放大,输出EEPROM的存储信息。电路在不工作和读取状态时几乎没有功耗,在预充电过程中仅消耗镜像电流的功耗,实现低功耗下EEPROM信息的读取和放大。
【专利说明】一种微功耗EEPROM灵敏放大器电路

【技术领域】
[0001]本发明涉及一种微功耗EEPROM灵敏放大器电路,属于存储电路【技术领域】。

【背景技术】
[0002]电可擦写只读存储器(Electrically Erasable Programmable Read-OnlyMemory, EEPROM)存储阵列的基本存储信息单元为两管单元,由选择管和控制管组成,选择管为普通NMOS管,控制管为浮栅管。利用隧穿效应向浮栅管进行充电和放电,通过改变浮栅上电荷的数量,从而改变浮栅管的阈值电压达到区分“O”和“ I”的目的。
[0003]在EEPROM的设计中,需要灵敏放大器(SA)来实现对EEPROM的读取,灵敏放大器通过放大EEPROM位线上的微小信号的变化来读取EEPROM存储单元的数据信息。灵敏放大器包括预充电、信号转换、整形、锁存等工作状态。
[0004]随着半导体工艺的不断进步,电路元件阈值电压的不断降低,这就要求集成电路在低电压和弱电流的条件下工作,因此低功耗电路已是当今电路设计的热点。随着电源电压的降低,信号的动态范围减小,运算放大器对EEPROM的信号读取也越加困难。


【发明内容】

[0005]本发明提供一种微功耗EEPROM灵敏放大器电路,其连接EEPROM的位线以读取和放大EEPROM存储单元数据信息。所采用技术方案是:
[0006]一种微功耗EEPROM灵敏放大器电路,包括:
[0007]镜像电流模块,其为电路提供稳定的偏置电流作为镜像电流。
[0008]还包括第一 CMOS反向器,其由第一 PMOS管和第一 NMOS管连接构成;所述第一PMOS管接所述第一 NMOS管的栅极作为第一 CMOS反向器的输入端,所述第一 PMOS管接所述第一 NMOS管的漏极作为第一 CMOS反向器的输出端;所述第一 PMOS管的源极接所述镜像电流,所述第一 NMOS管的源极接地。
[0009]还包括二输入或非门,其由第二 PMOS管、第三PMOS管和第二 NMOS管、第三NMOS管连接构成;所述第二 PMOS管的栅极接所述第二 NMOS管的栅极作为所述二输入或非门的第一输入端,所述第三PMOS管的栅极接所述第三NMOS管的栅极作为所述二输入或非门的第二输入端,所述第三PMOS管漏极同时接所述第二 NMOS管漏极和所述第三NMOS管漏极,作为所述二输入或非门的输出端;所述第二PMOS管的漏极接所述第三PMOS管源极,所述第二 PMOS管的源极接电源,所述第二 NMOS管源极接地,所述第三NMOS管源极接地。
[0010]还包括第二 CMOS反向器,其由第四PMOS管和第四NMOS管连接构成;所述第四PMOS管接所述第四NMOS管的栅极作为第二 CMOS反向器的输入端,所述第四PMOS管接所述第四NMOS管的漏接作为第二 CMOS反向器的输出端;所述第四PMOS管的源极接电源,所述第四NMOS管的源极接地。
[0011]还包括第三CMOS反向器,其由第五PMOS管和第五NMOS管连接构成;所述第五PMOS管接所述第五NMOS管的栅极作为第三CMOS反向器的输入端,所述第五PMOS管接所述第五NMOS管的漏接作为第三CMOS反向器的输出端;所述第五PMOS管的源极接电源,所述第五NMOS管的源极接地。
[0012]还包括开关管,其为第六NMOS管构成;所述开关管的源极接EEPROM位线,所述开关管的漏极连接所述第一 CMOS反向器的输出端和所述二输入或非门的第二输入端,所述开关管的栅极作为控制信号输入端。
[0013]所述第一 CMOS反向器的输入端同时连接所述二输入或非门的输出端和第二 CMOS反向器的输入端,所述第一 CMOS反向器输出端同时连接二输入或非门的输出端和第二CMOS反向器的输入端,所述第二CMOS反向器的输出端连接所述第三CMOS反向器的输入端。
[0014]所述二输入或非门的第一输入端,作为read信号输入端;所述第三CMOS反向器的输出端作为数据信号输出端。
[0015]进一步的,所述镜像电流模块由支路电流源、第六PMOS管和第七PMOS管连接构成;所述第六PMOS管的栅极与所述第七PMOS管的栅极对接后,与第六PMOS管的漏极连接并接入所述支路电流源;所述第六PMOS管的源极接电源,第七PMOS管的源极接电源;所述第七PMOS管的漏极作为镜像电流输出端。
[0016]微功耗EEPROM灵敏放大器电路的工作过程:
[0017](I)当所述二输入或非门的第一输入端输入read信号为电源电平,所述第六NMOS管的栅极输入控制信号为低电平时,所述的微功耗EEPROM灵敏放大器电路处于未工作状态。
[0018](2)当所述read信号为电源电平,控制信号为高电平时,EEPROM灵敏放大器电路处于预充电状态,此时EEPROM的位线充电,预备读出EEPROM的数据信息。
[0019](3)当所述read信号为低电平,所述控制信号为高电平时,为数据读取状态;所述二输入或非门和所述的第一 CMOS反向器组成锁存器,读出并锁存EEPROM的数据信息,并经过所述的第二 CMOS反向器和所述的第三CMOS反向器整形放大,输出EEPROM的存储信息。
[0020]与现有的技术相比,本发明在不工作和读取状态时几乎没有消耗功耗,而在预充电过程中也仅消耗镜像电流的功耗,实现低功耗下有效读取和放大EEPROM存储的数据信肩、O

【专利附图】

【附图说明】
[0021]图1是本发明中微功耗EEPROM灵敏放大器电路图。
[0022]图2是本发明中微功耗EEPROM灵敏放大器电路与EEPROM存储单元的连接示意图。

【具体实施方式】
[0023]下面结合附图对本发明作进一步的说明:
[0024]附图1示出的微功耗EEPROM灵敏放大器的电路结构,其中,按照常规电路标示,所有PMOS管依序记为(MP),NMOS管依序记为(MN),Bitline端接EEPROM的位线,vpwr接电源,vgnd接地。
[0025]微功耗EEPROM灵敏放大器由镜像电流模块(5)、第一 CMOS反向器⑴、二输入或非门⑵、和构成放大电路模块的第二 CMOS反向器(3)、第三CMOS反向器⑷,以及一个开关管(6)组成。
[0026]第一 CMOS反向器⑴由MPl和丽I连接构成;MP1和丽I的栅极相连作为输入端,MPl和丽I的漏极相连作为输出端;MP1的源极接入镜像电流,丽I的源极接地。
[0027]二输入或非门⑵由MP2、MP3和丽2、丽3连接构成;MP2的栅极接丽2的栅极作为二输入或非门(2)的第一输入端,MP3的栅极接丽3的栅极作为二输入或非门(2)的第二输入端,MP3漏极同时接丽2漏极和丽3漏极,作为二输入或非门(2)的输出端;MP2的漏极接MP3源极,MP2的源极接电源,丽2源极接地,丽3源极接地。
[0028]第二 CMOS反向器(3)由MP4和MN4管连接构成;MP4接MN4的栅极作为第二 CMOS反向器⑶的输入端,MP4接MN4的漏接作为第二 CMOS反向器(3)的输出端;MP4的源极接电源,MN4的源极接地。
[0029]第三CMOS反向器⑷由MP5和丽5连接构成;MP5接丽5的栅极作为第三CMOS反向器⑷的输入端,MP5接丽5的漏接作为第三CMOS反向器(4)的输出端;MP5的源极接电源,丽5的源极接地。
[0030]第一 CMOS反向器⑴的输入端同时连接二输入或非门⑵的输出端和第二 CMOS反向器⑶的输入端,第一 CMOS反向器⑴输出端同时连接二输入或非门⑵的输出端和第二 CMOS反向器(3)的输入端,第二 CMOS反向器(3)的输出端连接第三CMOS反向器(4)的输入端。第二 CMOS反向器(3)、第三CMOS反向器⑷构成放大电路模块。
[0031]开关管(6)由MN6构成,MN6的源极接EEPROM位线,MN6的漏极连接第一 CMOS反向器(I)的输出端和二输入或非门(2)的第二输入端,MN6的栅极作为控制信号输入端。
[0032]二输入或非门⑵的第一输入端,作为read信号输入端;第三CMOS反向器⑷的输出端作为数据信号输出端。
[0033]镜像电流(5)模块中,MP6的栅极和MP7的栅极对接,并与MP6的漏极并接入支路电流源;MP6的源极接电源,和MP7的源极接电源;MP7的漏极输出镜像电流。
[0034]如附图2所示,微功耗EEPROM灵敏放大器连接EEPROM存储单元Merory Cell (7) 0由开关管(6)中MN6的源极连接EEPROM位线(Bitline),Merory Cell接入一个MP管的源极,MP管漏极接地,MP管栅极为PROGRAM控制端。
[0035]微功耗EEPROM灵敏放大器的工作过程如下:
[0036](I)不工作时,二输入或非门第一输入端的read信号为电源电平,MN6的栅极为低信号,从而MN6截止。二输入或非门⑵输出OUTb为低电平,经过第二 CMOS反向器(3)、第三CMOS反向器(4)整形放大,本发明微功耗EEPROM灵敏放大器电路输出一个低电平。OUTb为低电平,MPl打开,给MPl的漏极充电,由于二输入或非门和第一 CMOS反向器(I)组成锁存器,形成了一个反馈电路,较快了给MPl漏极充电的时间。在这个过程中电路几乎没有消耗功耗。
[0037](2)预充电过程,二输入或非门⑵第一输入端的read信号为电源电平,MN6的栅极为电源信号,Merory Cell的MS管的栅极SG为电源电平,Merory Cell的MC管的栅极CG为一个区分浮栅管“O ”和“ I ”阈值电压的中间电平,PROGRAM接电源电平,MN6打开,镜像电流通过MPl和MN6给存储器单元的位线Bitline充电。如果浮栅管为高阈值管,则MC管不导通,Bitline为高电平,既二输入或非门(2)的第二输入端为高电平,如果浮栅管为低阈值管,则MC管导通,MN6的源极电压为MP的源漏电压、MC管的源漏电压、MS管的源漏电压、MN6管源漏电压的总和,而这些元件都处在线性区,而MP7为镜像电流管,处在饱和区。从而导致MN6的源极电压不足以打开MN2,既可认为二输入或非门(2)的第二输入端为低电平;
[0038](3)读取过程,二输入或非门(2)第一输入端的read信号为低电平,MN6的栅极为电源信号,Merory Cell的MS管的栅极SG为电源电平,Merory Cell的MC管的栅极CG为一个区分浮栅管“O”和“I”阈值电压的中间电平,PROGRAM接电源电平,由于二输入或非门
(2)第一输入端的read信号为低电平,根据二输入或非门(2)逻辑关系,二输入或非门(2)的输出电平由二输入或非门(2)的第二输入端控制。
[0039]根据预充电过程,如果存储单元的浮栅管为高阈值管,二输入或非门(2)的第二输入端为高电平,那么二输入或非门(2)输出为低电平,MPl导通,二输入或非门(2)与第一CMOS反向器(I)组成锁存器,二输入或非门(2)输出经过第二 CMOS反向器(3)、第三CMOS反向器⑷整形放大,微功耗EEPROM灵敏放大器电路输出低电平。
[0040]如果存储单元的浮栅管为低阈值管,二输入或非门(2)的第二输入端为低电平,那么二输入或非门(2)输出为高电平,MNl导通,MPl截止,进一步使得二输入或非门(2)的第二输入端为低电平,二输入或非门(2)与第一 CMOS反向器(I)组成锁存器,二输入或非门⑵输出经过第二 CMOS反向器(3)、第三CMOS反向器(4)整形放大,微功耗EEPROM灵敏放大器电路输出高电平。在读取过程中EEPROM灵敏放大器电路几乎没有额外功耗。
[0041]以上描述只是本发明的【具体实施方式】,各例说明不对本发明的实质内容构成限制,所属【技术领域】的技术人员对前述的【具体实施方式】做修改或变形,不背离本发明的实质。
【权利要求】
1.一种微功耗EEPROM灵敏放大器电路,其接入EEPROM的位线以读取和放大EEPROM的数据信号,其特征在于,包括: 镜像电流模块,其为电路提供稳定的偏置电流作为镜像电流; 第一 CMOS反向器,其由第一 PMOS管和第一 NMOS管连接构成;所述第一 PMOS管接所述第一 NMOS管的栅极作为第一 CMOS反向器的输入端,所述第一 PMOS管接所述第一 NMOS管的漏极作为第一 CMOS反向器的输出端;所述第一 PMOS管的源极接所述镜像电流,所述第一NMOS管的源极接地; 二输入或非门,其由第二 PMOS管、第三PMOS管和第二 NMOS管、第三NMOS管连接构成;所述第二 PMOS管的栅极接所述第二 NMOS管的栅极作为所述二输入或非门的第一输入端,所述第三PMOS管的栅极接所述第三NMOS管的栅极作为所述二输入或非门的第二输入端,所述第三PMOS管漏极同时接所述第二 NMOS管漏极和所述第三NMOS管漏极,作为所述二输入或非门的输出端;所述第二 PMOS管的漏极接所述第三PMOS管源极,所述第二 PMOS管的源极接电源,所述第二 NMOS管源极接地,所述第三NMOS管源极接地; 第二 CMOS反向器,其由第四PMOS管和第四NMOS管连接构成;所述第四PMOS管接所述第四NMOS管的栅极作为第二 CMOS反向器的输入端,所述第四PMOS管接所述第四NMOS管的漏接作为第二 CMOS反向器的输出端;所述第四PMOS管的源极接电源,所述第四NMOS管的源极接地; 第三CMOS反向器,其由第五PMOS管和第五NMOS管连接构成;所述第五PMOS管接所述第五NMOS管的栅极作为第三CMOS反向器的输入端,所述第五PMOS管接所述第五NMOS管的漏接作为第三CMOS反向器的输出端;所述第五PMOS管的源极接电源,所述第五NMOS管的源极接地; 开关管,其为第六NMOS管构成;所述开关管的源极接所述EEPROM的位线,所述开关管的漏极连接所述第一 CMOS反向器的输出端和所述二输入或非门的第二输入端,所述开关管的栅极作为控制信号输入端; 所述第一 CMOS反向器的输入端同时连接所述二输入或非门的输出端和第二 CMOS反向器的输入端,所述第一 CMOS反向器输出端同时连接二输入或非门的输出端和第二 CMOS反向器的输入端,所述第二 CMOS反向器的输出端连接所述第三CMOS反向器的输入端; 所述二输入或非门的第一输入端,作为read信号输入端; 所述第三CMOS反向器的输出端作为数据信号输出端。
2.如权利要求1所述的微功耗EEPROM灵敏放大器电路,其特征在于,所述镜像电流模块由支路电流源、第六PMOS管和第七PMOS管连接构成;所述第六PMOS管的栅极与所述第七PMOS管的栅极对接后,与第六PMOS管的漏极连接并接入所述支路电流源;所述第六PMOS管的源极接电源,第七PMOS管的源极接电源;所述第七PMOS管的漏极作为镜像电流输出端。
【文档编号】G11C16/06GK104269189SQ201410581491
【公开日】2015年1月7日 申请日期:2014年10月27日 优先权日:2014年10月27日
【发明者】刘敬术, 潘明尤, 李盛龙, 廖强 申请人:北海市蕴芯电子科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1