薄膜晶体管阵列基板制造方法及薄膜晶体管阵列基板的制作方法

文档序号:7047927阅读:149来源:国知局
薄膜晶体管阵列基板制造方法及薄膜晶体管阵列基板的制作方法
【专利摘要】本发明公开了一种薄膜晶体管阵列基板制造方法,包括在所述基板上形成多晶硅层,所述多晶硅层上沉积栅极绝缘层,所述栅极绝缘层上形成金属氧化物层,所述金属氧化物层上形成栅极金属层,对所述栅极金属层进行蚀刻以定义栅极,以所述栅极作为第二光罩蚀刻掉第二光罩范围以外的所述金属氧化物层,以所述栅极与剩余的所述金属氧化物层作为第三光罩进行离子植入以分别形成轻掺杂漏极区于所述多晶硅层两侧,于所述栅极与所述栅极绝缘层上形成绝缘层,在绝缘层上形成金属层,并于其上定义源极及漏极分别与所述源极掺杂区和所述漏极掺杂区相连。本发明还公开了一种具有上述制造方法制备而成的薄膜晶体管阵列基板。
【专利说明】薄膜晶体管阵列基板制造方法及薄膜晶体管阵列基板【技术领域】
[0001]本发明涉及一种阵列基板制造方法及阵列基板,特别是涉及一种低温多晶硅薄膜晶体管阵列基板的制造方法及薄膜晶体管阵列基板。
【背景技术】
[0002]液晶显示器(Liquid Crystal Display, LCD)由于具有体积小、重量轻、消耗功率低等优点,而大量的应用于各式电子产品中。为了实现高精细度的组件与像素排列,低温多晶娃(Low Temperature Poly Silicon, LTPS)薄膜晶体管液晶显示器成为研发的主流。
[0003]然而低温多晶硅具有下述问题,现有标准低温多晶硅薄膜晶体管(LTPS-TFT)的结构在多晶硅层上会包含两个作为源极与漏极之用的η型重掺杂区,由于两个η型掺杂区的掺杂浓度较高,且与栅电极导体间的间距甚小,导致漏极附近的电场太强,因而产生热载流子效应(hot carrier effect),使多晶娃薄膜晶体管在关闭状态下会有漏电流(leakagecurrent)的问题产生。为解决这个问题,现有技术多采用轻掺杂漏极结构(lightly dopeddrain, LDD),用来降低漏极接触处的电场进而减少漏电流。如图1所示,一般低温多晶硅薄膜晶体管的制程中,在形成自对准(self-align)轻掺杂漏极结构薄膜晶体管阵列基板的流程如下:1.在基板10上沉积缓冲层11和非晶硅层,并通过雷射回火(ELA)程序使之结晶化为多晶硅层12,通过光罩定义出多晶硅区。2.通过光罩定义出η型重掺杂区13并通过离子植入程序植入离子,形成η型重掺杂区13。3.借着低温化学气相沉积法(PECVD)沉积栅极绝缘层14。4.在栅极绝缘层14上沉积栅极15,通过光罩定义栅极区,并采用干式蚀刻法蚀刻掉其他区域的金属。5.以栅极15为光罩进行离子植入程序(图中箭头处),形成轻惨杂漏极区16。
[0004]由于采用干式刻蚀法蚀刻栅极金属的同时会对栅极绝缘层产生一定的刻蚀导致栅极绝缘层流失,后续在进行离子植入程序以形成轻掺杂漏极区的时候,植入的能量和剂量上会产生不均匀,最终会使得通道上各个地方的电性产生差异,导致显示器亮度不均或造成各种痕迹。

【发明内容】

[0005]本发明目的在于提供一种薄膜晶体管阵列基板制造方法及薄膜晶体管阵列基板,避免在进行干刻蚀栅极的时候导致栅极绝缘层流失,改进了栅极绝缘层厚度的均匀性,使得植入的轻掺杂漏极区的剂量保持一致。
[0006]为达上述技术目的,本发明提供一种薄膜晶体管阵列基板制造方法,其特征在于,所述制造方法包括以下步骤:
[0007]提供一基板;
[0008]在所述基板上形成一多晶硅层;
[0009]于所述多晶硅层中形成一漏极掺杂区及一源极掺杂区;
[0010]于所述多晶硅层上沉积一栅极绝缘层;[0011 ] 于所述栅极绝缘层上形成一金属氧化物层;
[0012]于所述金属氧化物层上形成一栅极金属层;
[0013]使用一第一光罩对所述栅极金属层进行蚀刻以定义一栅极;
[0014]以所述栅极作为一第二光罩蚀刻掉第二光罩范围以外的所述金属氧化物层;
[0015]以所述栅极与剩余的所述金属氧化物层作为一第三光罩进行一离子植入以分别形成轻掺杂漏极区于所述多晶硅层两侧;
[0016]于所述栅极与所述栅极绝缘层上形成一绝缘层,分别定义所述多晶硅层的源极掺杂区和漏极掺杂区上方的一过孔;
[0017]于所述绝缘层上沉积一金属层,并定义一源极及一漏极,所述源极及所述漏极分别通过所述过孔与所述源极掺杂区和所述漏极掺杂区相连。
[0018]依据本发明制法,在所述基板上形成所述多晶硅层之前更可包括形成一缓冲层的步骤。
[0019]依据本发明制法,形成所述漏极掺杂区及所述源极掺杂区为以磷离子植入于所述
多晶娃层。
[0020]依据本发明制法,对所述栅极金属层进行蚀刻为采用一干蚀刻程序以蚀刻掉所述第一光罩以外的栅极金属层以形成所述栅极,对所述金属氧化物层进行蚀刻为采用一湿蚀刻程序并以所述栅极作为第二光罩蚀刻掉所述第二光罩以外的金属氧化物层。
[0021]依据本发明制法,所述栅极绝缘层为一氧化硅(SiO2)层、一氮化硅(SiNx)层或为两者层迭结构。
[0022]依据本发明制法,所述金属氧化物层的材质为氧化铟锡(ITO)。
[0023]依据本发明制法,所述金属氧化物层与所述栅极间的尺寸偏差小于0.3um。
[0024]依据本发明制法,所述薄膜晶体管阵列基板适用于有机发光二极管(OrganicLight-Emitting Diode, 0LED)显不器。
[0025]另一方面,为达上述技术目的,本发明提供一种薄膜晶体管阵列基板,包括:
[0026]一基板,所述基板上具有一多晶硅层,所述多晶硅层上具有一栅极绝缘层,所述栅极绝缘层上具有一栅极,所述多晶硅层具一漏极掺杂区及一源极掺杂区,所述多晶硅层两侧各具有一轻掺杂漏极区,所述栅极与所述栅极绝缘层上具一绝缘层,分别于所述多晶硅层的源极掺杂区和漏极掺杂区上方形成一过孔,于所述绝缘层上沉积一金属层,所述金属层具一源极及一漏极,所述源极及所述漏极分别通过所述过孔与所述源极掺杂区和所述漏极掺杂区相连,其特征在于,所述栅极与栅极绝缘层间具一金属氧化物层,所述栅极与所述金属氧化物层覆盖范围相同且并未覆盖所述轻掺杂漏极区。
[0027]依据本发明薄膜晶体管阵列基板,所述基板与所述多晶硅层间更可包括一缓冲层。
[0028]依据本发明薄膜晶体管阵列基板,所述金属氧化物层的材质为氧化铟锡(ITO)。
[0029]依据本发明薄膜晶体管阵列基板,所述金属氧化物层与所述栅极间的尺寸偏差小于 0.3umο
【专利附图】

【附图说明】
[0030]图1为现有低温多晶硅薄膜晶体管的制程与结构示意图;[0031]图2为依据本发明的一优选实施例的薄膜晶体管阵列基板制造方法的流程示意图;以及
[0032]图3至图9为依据本发明的一优选实施例的薄膜晶体管阵列基板的制程与结构示意图。
【具体实施方式】
[0033]有关本发明的技术内容及详细说明,现配合【专利附图】
附图
【附图说明】如下:
[0034]请参阅图2,为一种依据本发明的优选实施例的薄膜晶体管阵列基板制造方法,其特征在于,所述制造方法包括以下步骤:提供一基板,所述基板可以使用玻璃、石英、或者类似的透明绝缘材质。
[0035]在所述基板上形成一多晶硅层,其中所述多晶硅层由一非晶硅层形成于基板上,并对非晶硅层进行雷射回火(ELA)程序,使得非晶硅转为多晶硅,以做为薄膜晶体管之通道区域使用,后续通过光罩处理与蚀刻处理定义出至少一多晶硅区(未图示)。于本发明不同实施例中,在所述基板上形成所述多晶硅层之前更可包括形成一缓冲层的步骤。
[0036]接着涂布光阻于所述多晶硅层上,并对基板施以背面曝光程序,以定义一光阻图案于多晶硅层上,再以光阻图案为光罩,对基板采用离子植入,以η型薄膜晶体管而言,选择如磷、砷等五价的杂质离子进行离子植入(ion implantation);以口型薄膜晶体管而言,选择如硼、镓等三价的杂质离子进行离子植入,藉此于所述多晶硅层中形成一漏极掺杂区及一源极掺杂区。于本实施例中,于所述多晶硅层的多晶硅区植入磷离子,用以形成所述漏极掺杂区及所述源极掺杂区,所述漏极掺杂区及所述源极掺杂区分别形成于所述多晶硅层两侧。
[0037]后藉由低温化学气相沉积法(PECVD)于所述多晶硅层上沉积一栅极绝缘层,于本实施例中,所述栅极绝缘层为一氧化硅(SiO2)层、一氮化硅(SiNx)层或为两者层迭结构,但不以此为限。
[0038]后于所述栅极绝缘层上形成一金属氧化物层,优选地,所述金属氧化物层的材质为氧化铟锡(ITO),但不以此为限。
[0039]紧接于所述金属氧化物层上形成一栅极金属层,使用一第一光罩定义出一栅极区(未图示),对所述栅极金属层进行一蚀刻程序以定义一栅极,于本实施例中,对所述栅极金属层进行蚀刻为采用一干蚀刻程序以蚀刻掉所述第一光罩以外的栅极金属层以形成所述栅极,采用干蚀刻程序主要是因为在每英吋脉冲数(PPi)高的情况下,干蚀刻程序的关键尺寸(Critical Dimension,⑶)误差会比湿蚀刻程序的误差为小。
[0040]接着,以所述栅极作为一第二光罩蚀刻掉第二光罩范围以外的所述金属氧化物层,于本实施例中,对所述金属氧化物层进行蚀刻为采用一湿蚀刻程序,并以所述栅极作为第二光罩蚀刻掉所述第二光罩以外的金属氧化物层。
[0041]后以所述栅极与剩余的所述金属氧化物层作为一第三光罩进行一离子植入以分别形成轻掺杂漏极区于所述多晶硅层两侧,剩余的所述金属氧化物层位于所述栅极与所述栅极绝缘层间,并且,剩余的所述金属氧化物层与所述栅极具有相同覆盖范围。即所述离子植入是以所述栅极与剩余的所述金属氧化物层作为第三光罩,因此,所述栅极与剩余的所述金属氧化物层覆盖的范围并不会与所述轻掺杂漏极区有所重迭,且所述轻掺杂漏极区在剩余的所述金属氧化物层及所述栅极覆盖范围之外,所述轻掺杂漏极区分别与所述漏极掺杂区及所述源极掺杂区邻接。如此还可达到自对准(self-align)的效果,并可控制以所述栅极与剩余的所述金属氧化物层为第三光罩发生的偏移(shift)小于0.3um,避免造成关键尺寸(Critical Dimension, CD)的误差,亦不会影响到栅极的线宽。
[0042]后于所述栅极与所述栅极绝缘层上形成绝缘层,在绝缘层上形成一金属层且所述金属层具一源极及一漏极,绝缘层通过光罩分别在源极与漏极开有过孔,分别定义所述多晶硅层的源极掺杂区和漏极掺杂区与所述过孔对应,所述源极及所述漏极分别通过所述过孔与所述源极掺杂区和所述漏极掺杂区相连。
[0043]此外,请参阅图3至图9,本发明提供一种薄膜晶体管阵列基板,包括:一基板20,所述基板20上具有一多晶硅层22,所述多晶硅层22上具有一栅极绝缘层23,所述栅极绝缘层23上具有一栅极24,所述多晶硅层22具一漏极掺杂区221及一源极掺杂区222,所述多晶硅层22两侧各具有一轻掺杂漏极区30,所述轻掺杂漏极区30分别邻接于所述漏极掺杂区221与所述源极掺杂区222,所述栅极24与所述栅极绝缘层23上具绝缘层25,所述绝缘层25分别对应所述多晶硅层22的源极掺杂区222和漏极掺杂区221上方设有过孔27,在绝缘层25上形成一金属层28,且所述金属层28具一源极281及一漏极282,其分别通过过孔27与多晶硅层22的源极掺杂区222和漏极掺杂区221相连,其特征在于,所述栅极24与栅极绝缘层23间具一金属氧化物层26,所述栅极24与所述金属氧化物层25覆盖范围相同且并未覆盖所述轻掺杂漏极区23。
[0044]优选地,本实施例的薄膜晶体管阵列基板采用栅极24与金属氧化物层26共同作为光罩以对轻掺杂漏极区30进行离子植入(图7箭头所示),故如图7所示,由垂直方向观察,栅极24与金属氧化物层26和轻掺杂漏极区30是切齐对齐的,栅极24与金属氧化物层26覆盖范围并不会与轻掺杂漏极区30有所交集。
[0045]优选地,所述金属氧化物层26的材质为氧化铟锡(ITO),且所述金属氧化物层26与所述栅极24间的尺寸偏差小于0.3um,且所述薄膜晶体管阵列基板适用于有机发光二极管(Organic Light-Emitting Diode, 0LED)显不器。
[0046]于本发明不同实施例中,所述基板20与所述多晶硅层22间更可包括一缓冲层21。
[0047]综上所述,本发明提供一种薄膜晶体管阵列基板制造方法及薄膜晶体管阵列基板,通过在栅极下方设置金属氧化物层的方式,通过金属氧化物层来抵挡对栅极进行干式蚀刻程序过程中造成对于栅极绝缘层的刻蚀,进而提高的栅极绝缘层的均匀性,且所述栅极与所述金属氧化物层间的尺寸偏差可控制在小于0.3um,避免在对栅极进行干式蚀刻程序的时候产生栅极绝缘层流失,使得形成所述轻掺杂漏极区时离子植入的深度和剂量保持很好的均匀性,确保植入后的轻掺杂漏极区的剂量保持一致。如此将可避免植入轻掺杂漏极区的离子的能量和剂量上会产生不均匀,最终会使得通道上各个地方的电性产生差异,导致显示器亮度不均或造成各种痕迹的缺失。
[0048]虽然本发明已以优选实施例公开如上,但上述优选实施例并非用以限定本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。
【权利要求】
1.一种薄膜晶体管阵列基板制造方法,其特征在于,所述制造方法包括以下步骤: 提供一基板; 于所述基板上形成一多晶娃层; 于所述多晶硅层中形成一漏极掺杂区及一源极掺杂区; 于所述多晶硅层上沉积一栅极绝缘层; 于所述栅极绝缘层上形成一金属氧化物层; 于所述金属氧化物层上形成一栅极金属层; 使用一第一光罩对所述栅极金属层进行蚀刻以定义一栅极; 以所述栅极作为一第二光罩蚀刻掉所述第二光罩范围以外的所述金属氧化物层;以所述栅极与剩余的所述金属氧化物层作为一第三光罩进行一离子植入以分别形成轻掺杂漏极区于所述多晶硅层两侧; 于所述栅极 与所述栅极绝缘层上形成绝缘层,分别定义所述多晶硅层的源极掺杂区和漏极掺杂区上方的一过孔; 于所述绝缘层上沉积一金属层,并定义一源极及一漏极,所述源极及所述漏极分别通过所述过孔与所述源极掺杂区和所述漏极掺杂区相连。
2.根据权利要求1所述的薄膜晶体管阵列基板制造方法,其特征在于,在所述基板上形成所述多晶硅层之前更可包括形成一缓冲层的步骤。
3.根据权利要求1所述的薄膜晶体管阵列基板制造方法,其特征在于,形成所述漏极掺杂区及所述源极掺杂区为以磷离子植入于所述多晶硅层形成。
4.根据权利要求1所述的薄膜晶体管阵列基板制造方法,其特征在于,对所述栅极金属层进行蚀刻为采用一干蚀刻程序以蚀刻掉所述第一光罩以外的栅极金属层以形成所述栅极,对所述金属氧化物层进行蚀刻为采用一湿蚀刻程序并以所述栅极作为第二光罩蚀刻掉所述第二光罩以外的金属氧化物层。
5.根据权利要求1所述的薄膜晶体管阵列基板制造方法,其特征在于,所述栅极绝缘层为一氧化娃层、一氮化娃层或为两者层迭结构。
6.根据权利要求1所述的薄膜晶体管阵列基板制造方法,其特征在于,所述金属氧化物层的材质为氧化铟锡。
7.根据权利要求1所述的薄膜晶体管阵列基板制造方法,其特征在于,所述金属氧化物层与所述栅极间的尺寸偏差小于0.3um。
8.根据权利要求1所述的薄膜晶体管阵列基板制造方法,其特征在于,所述薄膜晶体管阵列基板适用于有机发光二极管显示器。
9.一种薄膜晶体管阵列基板,包括: 一基板,所述基板上具有一多晶硅层,所述多晶硅层上具有一栅极绝缘层,所述栅极绝缘层上具有一栅极,所述多晶硅层具一漏极掺杂区及一源极掺杂区,所述多晶硅层两侧各具有一轻掺杂漏极区,所述栅极与所述栅极绝缘层上具一绝缘层,分别于所述多晶硅层的源极掺杂区和漏极掺杂区上方形成一过孔,于所述绝缘层上沉积一金属层,所述金属层具一源极及一漏极,所述源极及所述漏极分别通过所述过孔与所述源极掺杂区和所述漏极掺杂区相连,其特征在于,所述栅极与栅极绝缘层间具一金属氧化物层,所述栅极与所述金属氧化物层覆盖范围相同且并未覆盖所述轻掺杂漏极区。
10.根据权利要求9所述的薄膜晶体管阵列基板,其特征在于,所述基板与所述多晶硅层间更可包括一缓冲层。
11.根据权利要求9所述的薄膜晶体管阵列基板,其特征在于,所述金属氧化物层的材质为氧化铟锡。
12.根据权利要求9所述的薄膜晶体管阵列基板,其特征在于,所述金属氧化物层与所述栅极间的尺寸偏差小于0.3um。
【文档编号】H01L27/12GK103985716SQ201410188477
【公开日】2014年8月13日 申请日期:2014年5月6日 优先权日:2014年5月6日
【发明者】戴天明 申请人:深圳市华星光电技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1