一种半导体器件的制作方法

文档序号:7063994阅读:92来源:国知局
一种半导体器件的制作方法
【专利摘要】本发明揭示了一种半导体器件的制作方法,在衬底上形成U型腔后,在腔内进行表面氧化处理以形成氧化层,然后将氧化层去除,以扩大形成的U形腔的容积,并在腔内生长锗硅层。本发明通过将衬底材料表面氧化,然后去除氧化层,减小了U型腔内衬底材料的量,从而扩大了U型腔内的容积,同时增大了可用于锗硅应力层生长的表面积,因此后续形成较大的锗硅应力层,提高半导体器件的电性能。
【专利说明】一种半导体器件的制作方法

【技术领域】
[0001]本发明涉及一种器件的制作方法,特别涉及一种半导体器件的制作方法。

【背景技术】
[0002]在半导体技术中,提高半导体器件的性能是一个很重要的课题。随着关键尺寸以及栅极氧化层不断的缩小,导致载流子的迁移率大大降低,从而引起器件开态电流的降低并导致器件性能的退化。对于纳米级高性能半导体工艺来说,简单的缩小关键尺寸的大小,已经无法满足器件性能的要求,尤其是PMOS器件或NMOS器件,因为空穴迁移率比电子迁移率要低两倍。锗的电子迁移率是硅中的2倍,空穴迁移率是硅的4倍,所以锗硅工艺被提出,该工艺可以通过提高载流子的迁移率来提高器件性能,是纳米级高性能工艺中最为重要和核心的工艺技术。其中,嵌入式锗硅技术通过在PMOS晶体管或者或NMOS晶体管的源漏区形成锗硅应力层,能够提高沟道空穴的迁移率而成为PMOS或NMOS应力工程的主要技术之
O
[0003]现有技术中揭示了在硅衬底上刻蚀出U型腔后,在腔上外延生长锗硅层,从而形成源极和漏极,锗硅应力层越大,在锗硅层应力的作用下,半导体材料中空穴的迁移率就越大,由于空穴与电子总是成对出现,空穴迁移率增加必然导致电子的移动率增加,从而可以提高半导体器件的导电性能。


【发明内容】

[0004]为了增大锗硅应力层,本发明提供一种半导体器件的制作方法,包括以下步骤:
[0005]步骤S1:提供一衬底;
[0006]步骤S2:在衬底上形成图案化的掩膜光阻;
[0007]步骤S3:对步骤S2掩膜光阻露出的衬底进行刻蚀,形成U型腔;
[0008]步骤S4:将步骤S2形成掩膜光阻去除;
[0009]步骤S5:利用热氧化技术对步骤S3形成的U型腔进行表面氧化处理,以在U型腔表面形成一层氧化层;
[0010]步骤S6:刻蚀步骤S5形成的氧化层,以扩大步骤S5的U形腔的容积;
[0011]步骤S7:采用硅或锗或者锗硅合金在所述步骤S6中扩大容积的U形腔中进行外延生长。
[0012]作为优选,所述S6中的刻蚀采用湿法刻蚀。
[0013]作为优选,所述步骤S3中刻蚀采用等离子气体刻蚀。
[0014]作为优选,所述衬底为硅衬底或锗衬底。
[0015]作为优选,所述半导体器件为PMOS器件或NMOS器件。
[0016]与现有技术相比,本发明的有益效果是:通过在刻蚀后形成的U型腔上通过表面氧化处理形成一层氧化层,然后将这层氧化层刻蚀去除,使得原有的硅或锗衬底中硅或锗的量减小,扩大了所述U型腔的腔内容积,同时增大了可以用于生长锗硅层的表面积,增大了锗硅层的量,从而增大了锗硅应力层;此外本发明通过氧化衬底材料并去除该氧化层,减少了锗硅层与沟道的距离,减少了锗硅层与沟道中间衬底材料的量,提高了电性能。本发明特别适用于在40nm技术节点及以下高性能半导体器件的设计。

【专利附图】

【附图说明】
[0017]图1为本发明提供的半导体器件的腔结构的处理方法流程图;
[0018]图2为本发明提供的刻蚀形成的U型腔结构示意图;
[0019]图3为本发明提供的在U型腔结构上形成氧化层的示意图;
[0020]图4为本发明提供的刻蚀去除U型腔结构上氧化层的示意图;
[0021]图5为本发明提供的在U型腔结构内生长锗硅层示意图;
[0022]图中:1-氧化层、2-U型腔、3-衬底、4-栅极、5_间隔柱,6_锗硅层。

【具体实施方式】
[0023]以下将对本发明的带有一种半导体器件的制作方法作进一步的详细描述。
[0024]下面将参照附图对本发明进行更详细的描述,其中表示了本发明的优选实施例,应该理解本领域技术人员可以修改在此描述的本发明而仍然实现本发明的有利效果。因此,下列描述应当被理解为对于本领域技术人员的广泛知道,而并不作为对本发明的限制。
[0025]为了清楚,不描述实际实施例的全部特征。在下列描述中,不详细描述公知的功能和结构,因为它们会使本发明由于不必要的细节而混乱。应当认为在任何实际实施例的开发中,必须作出大量实施细节以实现开发者的特定目标,例如按照有关系统或有关商业的限制,由一个实施例改变为另一个实施例。另外,应当认为这种开发工作可能是复杂和耗费时间的,但是对于本领域技术人员来说仅仅是常规工作。
[0026]为使本发明的目的、特征更明显易懂,下面结合附图对本发明的【具体实施方式】作进一步的说明。需说明的是,附图采用非常简化的形式且使用非精准的比率,仅用以方便、明晰地辅助说明本发明实施例的目的。
[0027]请参照图1,本发明提供一种半导体器件的的制作方法,包括以下步骤:
[0028]步骤S1:请参考图2,提供一衬底3 ;
[0029]步骤S2:在衬底3上形成图案化的掩膜光阻;
[0030]步骤S3:请参照图2,对步骤S2掩膜光阻露出的衬底3进行刻蚀,形成U型腔2 ;
[0031]步骤S4:将步骤S2形成掩膜光阻去除
[0032]步骤S5:请参照图3,利用热氧化技术对步骤S3形成的U型腔2进行表面氧化处理,以在U型腔2表面形成一层氧化层I ;
[0033]步骤S6:请参照图4,刻蚀步骤S5形成的氧化层1,以扩大步骤S5的U形腔2的容积;
[0034]步骤S7:请参照图5,采用硅或锗或者锗硅合金在所述步骤S6中扩大容积的U形腔2中进行外延生长。
[0035]较佳地,所述S6中的刻蚀采用湿法刻蚀。
[0036]较佳地,所述步骤S3中刻蚀采用等离子气体刻蚀。
[0037]较佳地,所述衬底3为硅衬底或锗衬底。
[0038]较佳地,所述半导体器件为PMOS器件或NMOS器件。
[0039]显然,本领域的技术人员可以对发明进行各种改动和变型而不脱离本发明的精神和范围。倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包括这些改动和变型在内。
【权利要求】
1.一种半导体器件的制作方法,其特征在于,包括以下步骤: 步骤(Si):提供一衬底; 步骤(S2):在衬底上形成图案化的掩膜光阻; 步骤(S3):对步骤(S2)掩膜光阻露出的衬底进行刻蚀,形成U型腔; 步骤(S4):将步骤(S2)形成掩膜光阻去除; 步骤(S5):利用热氧化技术对步骤(S3)形成的U型腔进行表面氧化处理,以在U型腔表面形成一层氧化层; 步骤(S6):刻蚀步骤(S5)形成的氧化层,以扩大步骤(S5)的U形腔的容积; 步骤(S7):采用硅或锗或者锗硅合金在所述步骤(S6)中扩大容积的U形腔中进行外延生长。
2.如权利要求1所述的半导体器件的制作方法,其特征在于,所述(S6)中的刻蚀采用湿法刻蚀。
3.如权利要求1所述的半导体器件的制作方法,其特征在于,所述(S6)中的刻蚀采用等离子气体刻蚀。
4.如权利要求1所述的半导体器件的制作方法,其特征在于,所述步骤(S3)中刻蚀采用湿法刻蚀。
5.如权利要求1所述的半导体器件的制作方法,其特征在于,所述步骤(S3)中刻蚀采用等离子气体刻蚀。
6.如权利要求1所述的半导体器件的制作方法,其特征在于,所述衬底为硅衬底。
7.如权利要求1所述的半导体器件的制作方法,其特征在于,所述衬底为锗衬底。
8.如权利要求1所述的半导体器件的制作方法,其特征在于,所述衬底为硅锗合金衬

9.如权利要求1所述的半导体器的制造方法,其特征在于,所述半导体器件为PMOS器件。
10.如权利要求1所述的半导体器的制造方法,其特征在于,所述半导体器件为PMOS器件。
【文档编号】H01L21/336GK104409355SQ201410707086
【公开日】2015年3月11日 申请日期:2014年11月27日 优先权日:2014年11月27日
【发明者】周海锋 申请人:上海华力微电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1