金属栅极器件形成方法

文档序号:9565800阅读:514来源:国知局
金属栅极器件形成方法
【技术领域】
[0001]本发明涉及半导体制造领域,具体涉及先进集成电路制造中的HKMG形成技术及通过应力改善器件性能的技术。更具体地说,本发明涉及一种金属栅极器件形成方法。
【背景技术】
[0002]随着CMOS集成电路制造工艺的发展以及关键尺寸的缩小,很多新的方法被运用到器件制造工艺中,用以改善器件性能。在M0S晶体管器件和电路制备中,最具挑战性的是传统CMOS器件在缩小的过程中由于Si02栅氧化层介质厚度减小带来的高的栅极漏电流。至28nm以下技术结点,氧化娃(k = 3.9)或S1N栅极介质已经完全不能满足需求,HKMG(high k metal gate,高介电常数金属栅极)工艺成为主流,具有较高介电常数的氧化铪成为主要的栅极介质材料(k>20)。由于阈值电压的要求,NM0S和PM0S需要使用不同的功函数金属。
[0003]在当前主流的HKMG工艺流程中,在金属硅化物形成之后:沉积一层氮化硅薄膜(一般厚度200-500A)作为后续化学机械研磨过程中的停止层,再沉积氧化硅作为层间填充介质;通过化学机械研磨工艺,将NM0S和PM0S区域的多晶硅栅极暴露出来。在这个过程中多晶栅极上面的氮化娃被去除;去除虚设的多晶娃栅极(dummy poly gate),通常是湿法刻蚀的方式;形成high k介质,TiN阻挡层以及NM0S区域的功函数调制金属N effF ;通过光刻和刻蚀工艺去除PM0S区域的功函数调制金属N effF ;沉积PM0S区域的功函数调制金属P effF ;通过光刻和刻蚀工艺去除沉积在NM0S区域的P eWF金属;金属铝填充;化学机械研磨去除多余的金属,然后再沉积一定厚度的氧化硅;进行后续接触通孔形成等工艺。
[0004]需要注意的是,对于上述步骤中的使用的氮化硅薄膜,在传统的多晶-氧化硅M0S器件中,通常会需要高应力的氮化硅薄膜,例如NM0S上可以使用高张应力的氮化硅薄膜,PM0S上可以选择高压应力的氮化硅薄膜,以提高器件的电性能。实际应用中,为了避免使用两种应力氮化硅造成制程过于复杂,很多选择高张应力氮化硅薄膜作为所谓的接触孔刻蚀停止层(Contact Etch Stop Layer,CESL),能够有效提高NM0S的电性能。高应力氮化娃薄膜由于能够有效提高M0S管载流子迀移率,进而提高器件运行速度,因此被引入到集成电路制造工艺中。
[0005]但是对于采用传统制造工艺的HKMG器件,在上述步骤中所形成的氮化硅薄膜,会在化学机械研磨工艺中被破坏(多晶硅栅极上的氮化硅被完全去除),也就是说这层氮化硅已经不具备完整性,即使在这里使用高应力的氮化硅薄膜,对器件电性能的影响也很有限。

【发明内容】

[0006]本发明所要解决的技术问题是针对现有技术中存在上述缺陷,提供一种金属栅极器件形成方法,能够在器件上形成完整的高应力氮化硅的接触孔刻蚀停止层CESL,有利于提高器件的电性能。
[0007]为了实现上述技术目的,根据本发明,提供了一种金属栅极器件形成方法,包括依次执行下述步骤:在形成有通过浅沟槽隔离隔开的NM0S区域和PM0S区域的硅片上形成金属硅化物;依次沉积第一氮化硅薄膜和研磨停止层;沉积第一介质层以覆盖研磨停止层;通过化学机械研磨,将NM0S和PM0S区域的多晶硅虚设栅极暴露出来,并且将暴露出的多晶硅虚设栅极去除;在去除多晶硅虚设栅极之后的凹槽中填充高介电常数介质层和金属栅极;去除所述第一介质层和研磨停止层;生长高应力氮化硅薄膜,然后生长作为层间介电材料的氧化硅介质薄膜。
[0008]优选地,所述金属栅极器件的金属栅极是高介电常数金属栅极。
[0009]优选地,所述第一氮化硅薄膜的厚度为30-100A。
[0010]优选地,研磨停止层的材料非晶硅。
[0011]优选地,研磨停止层的厚度为100-500A。
[0012]优选地,第一介质层的材料是非晶碳。
[0013]优选地,采用湿法刻蚀将暴露出的多晶硅虚设栅极去除。
[0014]优选地,高介电常数介质是Hf02。
[0015]优选地,氧化硅介质薄膜的厚度为2000-5000A。
[0016]优选地,氮化硅薄膜的厚度为100-400A,氮化硅薄膜为高张应力氮化硅薄膜或高压应力氮化硅薄膜。
[0017]本发明提出一种金属栅极器件形成方法,提供已经形成虚设的多晶硅栅极并完成金属硅化制程的集成电路晶圆,首先沉积第一氮化硅薄膜和研磨停止层,再沉积第一层间介质,然后通过化学机械研磨工艺对晶圆进行平坦化,随后完成虚设的多晶硅栅极的去除以及随后的高介电常数介质及金属栅极的形成,再去除第一层间介质和研磨停止层,最后沉积具有高应力特征的第二氮化硅薄膜和第二层间介质。通过本发明提出的技术方法,能够在金属栅极上面形成较完整的高应力氮化硅,提高器件性能。
【附图说明】
[0018]结合附图,并通过参考下面的详细描述,将会更容易地对本发明有更完整的理解并且更容易地理解其伴随的优点和特征,其中:
[0019]图1至图6示意性地示出了根据本发明优选实施例的金属栅极器件形成方法的各个步骤。
[0020]需要说明的是,附图用于说明本发明,而非限制本发明。注意,表示结构的附图可能并非按比例绘制。并且,附图中,相同或者类似的元件标有相同或者类似的标号。
【具体实施方式】
[0021]为了使本发明的内容更加清楚和易懂,下面结合具体实施例和附图对本发明的内容进行详细描述。
[0022]本发明提出的HKMG器件制造工艺流程示意,其中在金属硅化物工艺完成之后,现在晶圆上沉积一层很薄的氮化硅薄膜,然后沉积研磨停止层以及可去除的第一层间介电材料层。随后通过一系列工艺形成金属栅极,然后去除前面所述的研磨停止层及第一层间介电材料层。再重新生长高应力氮化硅薄膜和层间氧化物介电材料介质。由此可以在金属栅极上面形成$父完整的尚应力氣化娃,提尚器件性能。
[0023]图1至图6示意性地示出了根据本发明优选实施例的金属栅极器件形成方法的各个步骤。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1