用于逐次逼近型模数转换器的失调位补偿电路的制作方法

文档序号:7510216阅读:316来源:国知局
专利名称:用于逐次逼近型模数转换器的失调位补偿电路的制作方法
技术领域
本发明涉及一种用于逐次逼近型模数转换器的失调位补偿电路,属于数模混合信号处理技术领域。
背景技术
逐次逼近型模数转换器是现在最为流行的高速高精度模数转换器结构之一,在常见的用开关电容网络来实现的逐次逼近型模数转换器电路中,电容充放电的时间是影响转换速率的决定性因素,因电容充放电时间常数的增加造成了模数转换器转换速率的降低。

发明内容
技术问题本发明的目的在于提供一种用于逐次逼近型模数转换器的失调位补偿电路,解决上述现有技术中存在的由于电容充放电时间常数的增加而造成的模数转换器转换速率降低的问题,提高逐次逼近型模数转换器的转换速率。
技术方案为实现本发明的目的,本发明的失调位补偿电路,由比较器输出产生电路、失调位补偿产生电路、模数转换器输出调整电路构成,其中比较器输出产生电路和失调位补偿产生电路的数据信号输入端、时钟控制信号输入端分别对应接入比较器输出的有效数据信号和第一时钟控制信号;比较器输出产生电路的输出端接模数转换器输出调整电路的第一输入端,失调位补偿产生电路的输出端接模数转换器输出调整电路的第二输入端,模数转换器输出调整电路的时钟输入端接入第二时钟控制信号,从模数转换器输出调整电路的数据信号输出端引出模数转换器的输出数据信号,从溢出位输出端引出溢出信号。比较器输出产生电路和失调位补偿电路,在时钟信号的控制下产生比较器的输出结果和失调位,利用对某一相位的置位的功能,预先在电容上加上一定的电压偏移量以加快电容充放电过程,从而缩短电容的冲放电时间,提高模数转换器的转换速率,并通过增加补偿位来修正由于提前置位可能引起的误差。模数转换器输出调整电路对比较器输出产生和失调位产生电路的输出信号进行调整,消除用于提高转换速度的所增加的补偿位并通过调整产生溢出信号,判断模数转换器的输入信号是否超过输入范围。
有益效果本发明的失调位补偿电路,利用比较器产生电路和失调位产生电路的置位功能,缩短了电容的冲放电时间,提高了模数转换器的转换速率;在增加补偿位来修正由于提前置位可能引起的误差的同时,通过模数转换器的输出调整电路的输出信号进行调整并产生溢出信号,在提高模数转换器的转换速率的同时,又增大了模数转换器的信噪比和无杂散动态范围。


图1为本发明的失调位补偿电路框图。
图2为本发明的比较器输出产生电路和失调位补偿产生电路。
图3为本发明的模数转换器的输出调整电路。
图4为本发明的比较器产生电路和失调位补偿产生电路各相位的时序图。
具体实施例方式
下面结合附图与具体实施方式
对本发明作进一步详细描述。
参见图1,图1为本发明的原理框图。本发明的用于逐次逼近型模数转换器的失调位补偿电路,由比较器输出产生电路10、失调位补偿产生电路20和模数转换器输出调整电路30构成,其中,比较器输出产生电路10的数据输入端D10和失调位补偿产生电路20的数据输入端D20接入比较器比较结果信号Din1,比较器输出产生电路10的时钟输入端C10和失调位补偿产生电路20的时钟输入端C20接入第一时钟信号CLK1;比较器输出产生电路10的输出端B101接模数转换器输出调整电路30的第一输入端D301,失调位补偿产生电路20的输出端B201接模数转换器输出调整电路30的第二输入端D302;模数转换器输出调整电路30的时钟输入端C30接入第二时钟信号CLK2,从模数转换器输出调整电路30的数据信号输出端O301引出模数转换器的输出数据信号,从溢出位输出端O302引出溢出信号。比较器输出产生电路10和失调位补偿产生电路20,在第一时钟信号的控制下产生比较器的输出结果和失调位,利用对其中一个相位的置位的功能,预先在电容上加上一定的电压偏移量以加快电容充放电过程,缩短电容的冲放电时间,提高模数转换器的转换速率,并通过增加一位补偿位来修正由于提前置位可能引起的误差,在提高模数转换器的转换速率的同时,又增大了模数转换器的信噪比和无杂散动态范围。模数转换器输出调整电路30对比较器输出产生电路10和失调位补偿产生电路20的输出信号进行调整,消除用于提高转换速度的所增加的补偿位并通过调整产生溢出信号,判断模数转换器的输入信号是否超过输入范围。
参见图2,图2是本发明的比较器输出产生电路10和失调位补偿产生电路20的一个实施例的具体电路图。图中,比较器输出产生电路10和失调位补偿产生电路20由11个单元级联而成,比较器输出产生电路10的十个单元分别对应于10位有效数据信号B0、B1、B2、B3、B04、B5、B6、B7、B8、B9,第十一单元是失调位补偿产生电路20,对应于1位补偿位B04;每一个单元都由一个相位处理与非门、一个RS触发器、一个倒相器和一个传输门组成,相位处理与非门的输出端接RS触发器的第一输入端,RS触发器的输出端接倒相器的输入端,倒相器的输出端接传输门的输入端,传输门受互补时钟信号NI及I控制,这一结构用来锁存比较器的输出结果并在第一时钟信号CLK1的控制下将锁存信号输出。从传输门的输出端引出模数转换器输出的有效数据信号。
第三单元103、第四单元104、第五单元105、第六单元106和第十一单元失调位补偿产生电路20的RS触发器的内部构成及连接相同,第三单元103中第三RS触发器1030由第三三输入与非门1031和第四三输入与非门1032交叉耦合组成,其中,第三三输入与非门1031的第三输入端和第四三输入与非门1032的第一输入端分别连接对方的输出端,第三三输入与非门1031的第一输入端和输出端是该触发器的第一输入端和输出端,第三三输入与非门1031的第二输入端是该触发器的第二输入端,第四三输入与非门1032的第三输入端是该触发器的第三输入端,第四三输入与非门1032的第二输入端是该触发器的置位端。
第十单元100、第一单元101、第二单元102、第七单元107、第八单元108和第九单元109的RS触发器的内部构成及连接相同,第十单元100的中第十RS触发器1000由第十六三输入与非门1001和第十六两输入与非门1002交叉耦合组成,其中,第十六三输入与非门1001的第三输入端和第十六两输入与非门1002的第一输入端分别连接对方的输出端,第十六三输入与非门1001的第一输入端和输出端是该触发器的第一输入端和输出端,第十六三输入与非门1001的第二输入端是该触发器的第二输入端,第十六两输入与非门1002的第二输入端是第十RS触发器的置位端。
比较器比较结果信号Din1经过第一倒相器0001分别接入所述11个单元的相位处理与非门的第一输入端。
第一时钟信号CLK1在不同相位的时钟信号I6、I7、I8、I9、I10、I11、I12、I13、I14、I15、I16分别对应接入所述第九单元109、第八单元108、第七单元107、第六单元106、第五单元105、第四单元104、第十一单元20、第三单元103、第二单元102、第一单元101、第十单元100的相位处理与非门的第二输入端;第一时钟信号CLK1在不同相位的时钟信号“I6、I7、I13、I14、I15、I8、I9、I10、I11、I12”分别经过各自的倒相器对应接入所述第八单元108、第七单元107、第二单元102、第一单元101、第十单元100的RS触发器的置位端和第六单元106、第五单元105、第四单元104、第十一单元失调位补偿产生电路20、第三单元103的RS触发器的第三输入端;第一时钟信号CLK1在I5相位的时钟信号I5经其倒相器接入所述第三单元103的RS触发器1030的置位端;第一时钟信号CLK1在I1相位的时钟信号I1经过第二倒相器0002分别接入所述第七单元107、第八单元108、第九单元109、第十单元100、第一单元101、第二单元102的RS触发器的第二输入端和第六单元106、第九单元109的RS触发器的置位端;第一时钟信号CLK1在I3相位的时钟信号I3经过第三倒相器0003分别接入所述第四单元104、第五单元105、第十一单元20的RS触发器的置位端和第六单元106的RS触发器的第二输入端;第一时钟信号CLK1在I1和I4相位的时钟信号I1和I4分别对应接入第一或非门0004的两个输入端,第一或非门0004的输出端分别接第四单元104、第五单元105、第十一单元105的RS触发器的第二输入端;第一时钟信号CLK1在I1和I10相位的时钟信号I1和I10分别对应接入第二或非门0005的两个输入端,第二或非门0005的输出端接第三单元103的RS触发器1030的第二输入端。
本发明实施例的工作原理如下参见图4,图4为本发明的比较器输出产生电路和补偿为产生电路各相位的时序图,比较器的输出的比较结果信号Din1加在第一倒相器0001的输入端,第一倒相器0001的输出端产生信号,接第九单元109的两输入与非门的第一输入端,该两输入与非门的第二输入端接入第一时钟信号CLK1在I6相位的时钟信号I6,当该时钟信号I6上升沿到来时,第九单元109的两输入与非门的输出信号即是输入信号Din1,如果这个信号为逻辑高电平,则第九单元109的RS触发器被置位,且此时B9位逻辑高电平,如果第九单元109的两输入与非门的输出为逻辑低电平,那么第九单元109的RS触发器被复位,B9位逻辑低电平。
产生逻辑电平B9的第九单元109的RS触发器在第一时钟信号CLK1的I1相位时被复位,时钟信号I1经过第二倒相器0002的信号加在第九单元109的RS触发器的的第二输入端。产生逻辑电平B8、B7、B5、B4、B3、B2、B1、B0的相应单元的RS触发器在第一时钟信号CLK1的I1相位时也被复位。产生逻辑电平B6的第六单元的RS触发器在第一时钟信号CLK1的I1相位时被置位并且在第一时钟信号CLK1在I3相位的倒相信号I3N时被复位,倒相信号I3N同时也将产生逻辑电平B5、B4和补偿位B04的相应单元的RS触发器复位,同时,产生逻辑电平B5、B4和补偿位B04的相应单元的RS触发器也在第一时钟信号CLK1的I4相位时被复位,产生逻辑电平B3的第三单元103的第三RS触发器1030在第一时钟信号CLK1的I10相位时被复位。
除了复位和置位的信号有所不同以外,产生逻辑电平B8、B7、B6、B5、B4、B3、B2、B1、B0以及产生相应补偿位B04的其它相应10个单元的10个RS触发器的工作原理和产生逻辑电平B9的第九单元109的RS触发器的工作原理相同,所有单元的RS触发器的输出接在由互补时钟信号NI及I控制的传输门上,信号NI及I在相位I16时产生,当信号NI及I加载传输门上时,10位有效信号B9、B8、B7、B6、B5、B4、B3、B2、B1、B0加上一位补偿位B04共11位信号同时输出至模数转换器输出调整电路30,模数转换器输出调整电路30将11位信号转化为10位有效信号O0、O1、O2、O3、O4、O5、O6、O7、O8和O9对应于模数转换器的输出,并产生一位溢出位OVERFLOW用来判断是否溢出。表一为逻辑电平B9、B8、B7、B6、B5、B4、B3、B2、B1、B0十位有效数据加上一位补偿位B04,共十一位各时钟周期电容电压复位和置位情况。
如表一所示,在第一时钟信号CLK1的I5相位时对于逻辑电平B3的置位可以加快模数转换器的转换速率。通过对电容的预充电,缩短了决定高位数字量时开关电容需要的充放电时间,缩短的时间与B3对应的权重成正比。当高位产生以后,逻辑电平B3被复位,确保了最后正确的数字量的输出。补偿位B04用来补偿由于预先将逻辑电平B3置位可能引起的任何误差。

表1各时钟周期电容电压复位和置位情况预先被置位的B3所对应的权重为

对B3预先进行置位可以增加比较器的比较速度,从而增加整个模数转换器的转换速率,由于开关电容网络的充放电时间常数为RC,其中R为开关电阻,C为电容值,充放电时间与充放电时间常数和充放电前后电容上电压的变化量均有关。在需要对高位数字量进行确定时,预先在电容上加上小的电压偏移量,则可以缩短电容充放电所需要的建立时间,从而加快充放电过程,允许模数转换器在更高的转换速率下工作。例如,在决定最高位对应的数字量时,电容首先要被充电至

在预先对B3进行置位以后,即对电容与充电至

在决定最高位时,电容只需要被充电至12FS-1128FS=63128FS,]]>就可以正确的确定最高位,也就是说,只要输入的模拟信号大于 就可以以更快的速度决定高位数字量。当越来越多的数字量被确定后,在I10相位,B3被复位,这样比较器仍然可以在很高的速度下工作,并且保证了精度。但是这样做有可能会引入误差,当输入的模拟信号在 并且电容能够完全充电时,对于最高位的决定就会出现误差。从而导致整个模数转换器出现错误的转换。为解决上述问题,可以增加一个权重合适的补偿位,补偿位的权重应该比较小,在本发明中为 在确定最高位以后,由补偿位来判断是否应该将自身权重的 即对应于B3的权重加在比较器的求和节点上来改变部分和,从而得出正确的输出结果。补偿位的产生可以通过增加一个时钟周期I11来实现,在I11周期,可以确定比较器是否出错,从而决定补偿位是否应在加在求和节点已得到正确的输出结果。
参见图3,图3是本发明的模数转换器输出调整电路30的一个实施例的具体电路图。图中,模数转换器输出调整电路30由11个同相锁存器、6个加法器、11个两输入或非门、11个晶体管以及11个触发器级联而成。第一同相锁存器302、第二同相锁存器303、第三同相锁存器304、第四同相锁存器305、第六同相锁存器307、第七同相锁存器308、第八同相锁存器309、第九同相锁存器310、第十同相锁存器311、第十一同相锁存器312分别对应接入10位有效数据信号B0、B1、B2、B3、B04、B5、B6、B7、B8、B9,第五同相锁存器306接入1位补偿位B04。第一同相锁存器302、第二同相锁存器303、第三同相锁存器304、第四同相锁存器305的输出端分别对应连接第一两输入或非门313、第二两输入或非门314、第三两输入或非门315、第四两输入或非门316的第一输入端,第五同相锁存器306、第六同相锁存器307的输出端对应连接第一加法器342的两个输入端,第七同相锁存器308、第八同相锁存器309、第九同相锁存器310、第十同相锁存器311、第十一同相锁存器312的输出端分别对应连接第二加法器343、第三加法器344、第四加法器345、第五加法器346、第六加法器347的第二输入端用于产生最终比较结果。
第二加法器343、第三加法器344、第四加法器345、第五加法器346、第六加法器347的第一输入端分别对应连接第一加法器342、第二加法器343、第三加法器344、第四加法器345、第五加法器346的第二输出端;第一加法器342、第二加法器343、第三加法器344、第四加法器345、第五加法器346、第六加法器347的第一输出端分别对应连接第五两输入或非门317、第六两输入或非门318、第七两输入或非门319、第八两输入或非门320、第九两输入或非门321、第十两输入或非门322的第一输入端;第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4的栅极分别对应连接第一同相锁存器302、第二同相锁存器303、第三同相锁存器304、第四同相锁存器305的输出端,第五晶体管M5、第六晶体管M6、第七晶体管M7、第八晶体管M8、第九晶体管M9、第十晶体管M10的栅极分别对应连接第一加法器342、第二加法器343、第三加法器344、第四加法器345、第五加法器346、第六加法器347的第一输出端,第十一晶体管M0的漏极和所述其它十个晶体管的漏极接第十两输入或非门323的第一输入端,第十一晶体管M0的栅极和所述其它十个晶体管的源极接地,第十一晶体管M0的源极接电源;第六加法器347的第二输出端接第二十五倒相器349的输入端,第二十五倒相器349的输出端接所述11个两输入或非门的第二输入端,所述11个两输入或非门的输出端分别对应连接所述11个触发器的数据输入端,第二时钟信号CLK2经第二十五倒相器324后的输出信号接入所述11个触发器的时钟输入端,从第十一触发器340的输出端引出溢出信号OVERFLOW,从所述其它10个触发器的输出端引出10位数据信号。
本发明实施例的工作原理如下模数转换器在不同时刻从P0到P15的输出经过一定的格式转换,输出到下一级电路中去。其中,所述11个触发器为主从式触发器。在时钟信号CLK2经过第二十五倒相器324产生的信号上升沿时,所述11个触发器更新锁存输出;在时钟信号CLK2经过第二十五倒相器324产生的信号下降沿时,所述11个触发器接收数据。该电路在把11bit数据转换为10bit数据的同时,能够消除补偿位并产生溢出位的加法器电路,当输入信号低于或者高于模数转换器能够处理的信号范围时,模数转换器将溢出,产生溢出位判断错误信息。首先,对于向上的溢出,如图3所示,是通过所述11个晶体管的有比逻辑来实现的,由于输入模拟信号超过了模数转换器能处理的最大信号的上限,则比较器输出产生电路10的输出信号全部为逻辑高电平,即为1,并通过所述11个同相锁存器和所述11个加法器接在除第十一晶体管之外的所述10个晶体管的栅极,当这些晶体管的栅极输入均为1时这些晶体管导通,产生溢出位OVERFLOW的第二十三两输入或非门323的第一输入端为0,溢出位OVERFLOW输出为1,同时10个数据信号输出端的输出均为1,表示向上溢出。其次,对于向下的溢出,也是通过所述晶体管的有比逻辑来实现的,由于输入模拟信号超过了模数转换器能处理的最大信号的下限,则比较器输出产生电路10的输出信号全部为逻辑低电平,即为0,并通过所述11个同相锁存器和所述11个加法器接在除第十一晶体管之外的所述10个晶体管的栅极,当这些晶体管的栅极输入均为0时,这些晶体管截止,产生溢出位OVERFLOW的第二十三两输入或非门323的第一输入端为1,通过对第六加法器347的特殊设计,使得其第二输出端输出为1,则溢出位OVERFLOW输出为1。同时10个数据信号输出端的输出均为0,表示向下溢出。
权利要求
1.一种用于逐次逼近型模数转换器的失调位补偿电路,其特征在于,它包括比较器输出产生电路(10)、失调位补偿产生电路(20)和模数转换器输出调整电路(30),其中比较器输出产生电路(10)的数据输入端(D10)和失调位补偿产生电路(20)的数据输入端(D20)接入比较器比较结果信号(Din1),比较器输出产生电路(10)的时钟输入端(C10)和失调位补偿产生电路(20)的时钟输入端(C20)接入第一时钟信号(CLK1);比较器输出产生电路(10)的输出端(B101)接模数转换器输出调整电路(30)的第一输入端(D301),失调位补偿产生电路(20)的输出端(B201)接模数转换器输出调整电路(30)的第二输入端(D302);模数转换器输出调整电路(30)的时钟输入端(C30)接入第二时钟信号(CLK2),从模数转换器输出调整电路(30)的数据信号输出端(O301)引出模数转换器的输出数据信号(OUTPUT),从溢出位输出端(O302)引出溢出信号(OVERFLOW)。
2.根据权利要求1所述的用于逐次逼近型模数转换器的失调位补偿电路,其特征在于,比较器输出产生电路(10)和失调位补偿产生电路(20)由11个单元级联而成,比较器输出产生电路(10)的十个单元分别对应于10位有效数据信号,第十一单元是失调位补偿产生电路(20),对应于1位补偿位;每一个单元都由一个相位处理与非门、一个RS触发器、一个倒相器和一个传输门组成,相位处理与非门的输出端接RS触发器的第一输入端,RS触发器的输出端接倒相器的输入端,倒相器的输出端接传输门的输入端,传输门受互补时钟信号NI及I控制,从传输门的输出端引出模数转换器输出的数据信号。
3.根据权利要求1或2所述的用于逐次逼近型模数转换器的失调位补偿电路,其特征在于比较器输出产生电路(10)和失调位补偿产生电路(20)中,第三单元(103)、第四单元(104)、第五单元(105)、第六单元(106)和第十一单元失调位补偿产生电路(20)的RS触发器的内部构成及连接相同,第三单元(103)中第三RS触发器(1030)由第三三输入与非门(1031)和第四三输入与非门(1032)交叉耦合组成,其中,第三三输入与非门(1031)的第三输入端和第四三输入与非门(1032)的第一输入端分别连接对方的输出端,第三三输入与非门(1031)的第一输入端和输出端是该触发器的第一输入端和输出端,第三三输入与非门(1031)的第二输入端是该触发器的第二输入端,第四三输入与非门(1032)的第三输入端是该触发器的第三输入端,第四三输入与非门(1032)的第二输入端是该触发器的置位端;第十单元(100)、第一单元(101)、第二单元(102)、第七单元(107)、第八单元(108)和第九单元(109)的RS触发器的内部构成及连接相同,第十单元(100)的中第十RS触发器(1000)由第十六三输入与非门(1001)和第十六两输入与非门(1002)交叉耦合组成,其中,第十六三输入与非门(1001)的第三输入端和第十六两输入与非门(1002)的第一输入端分别连接对方的输出端,第十六三输入与非门(1001)的第一输入端和输出端是该触发器的第一输入端和输出端,第十六三输入与非门(1001)的第二输入端是该触发器的第二输入端,第十六两输入与非门(1002)的第二输入端是第十RS触发器的置位端;比较器比较结果信号Din1经过第一倒相器(0001)分别接入所述11个单元的相位处理与非门的第一输入端,第一时钟信号(CLK1)在不同相位的时钟信号“I6、I7、I8、I9、I10、I11、I12、I13、I14、I15、I16”分别对应接入所述第九单元(109)、第八单元(108)、第七单元(107)、第六单元(106)、第五单元(105)、第四单元(104)、第十一单元失调位补偿产生电路(20)、第三单元(103)、第二单元(102)、第一单元(101)、第十单元(100)的相位处理与非门的第二输入端;第一时钟信号(CLK1)在不同相位的时钟信号“I6、I7、I13、I14、I15、I8、I9、I10、I11、I12”分别经过各自的倒相器对应接入所述第八单元(108)、第七单元(107)、第二单元(102)、第一单元(101)、第十单元(100)的RS触发器的置位端和第六单元(106)、第五单元(105)、第四单元(104)、第十一单元失调位补偿产生电路(20)、第三单元(103)的RS触发器的第三输入端,第一时钟信号(CLK1)在I5相位的信号(I5)经其倒相器接入所述第三单元(103)的RS触发器(1030)的置位端;第一时钟信号(CLK1)在I1相位的时钟信号(I1)经过第二倒相器(0002)分别接入所述第七单元(107)、第八单元(108)、第九单元(109)、第十单元(100)、第一单元(101)、第二单元(102)的RS触发器的第二输入端和第六单元(106)、第九单元(109)的RS触发器的置位端;第一时钟信号(CLK1)在I3相位的时钟信号(I3)经过第三倒相器(0003)分别接入所述第四单元(104)、第五单元(105)、第十一单元失调位补偿产生电路(20)的RS触发器的置位端和第六单元(106)的RS触发器的第二输入端;第一时钟信号(CLK1)在I1和I4相位的时钟信号(I1)和(I4)分别对应接入第一或非门(0004)的两个输入端,第一或非门(0004)的输出端分别接第四单元(104)、第五单元(105)、第十一单元失调位补偿产生电路(20)的RS触发器的第二输入端;第一时钟信号(CLK1)在I1和I10相位的时钟信号(I1)和(I10)分别对应接入第二或非门(0005)的两个输入端,第二或非门(0005)的输出端接第三单元(103)的RS触发器(1030)的第二输入端
4.根据权利要求1所述的用于逐次逼近型模数转换器的失调位补偿电路,其特征在于,模数转换器输出调整电路(30)由11个同相锁存器、6个加法器、11个两输入或非门、11个晶体管以及11个触发器级联而成,11个同相锁存器的输入端分别对应连接比较器输出产生电路(10)和失调位补偿产生电路(20)的输出端,分别对应于10位有效数据信号及1位补偿位,其中第一同相锁存器(302)、第二同相锁存器(303)、第三同相锁存器(304)、第四同相锁存器(305)的输出端分别对应连接第一两输入或非门(313)、第二两输入或非门(314)、第三两输入或非门(315)、第四两输入或非门(316)的第一输入端,第五同相锁存器(306)、第六同相锁存器(307)的输出端对应连接第一加法器(342)的两个输入端,第七同相锁存器(308)、第八同相锁存器(309)、第九同相锁存器(310)、第十同相锁存器(311)、第十一同相锁存器(312)的输出端分别对应连接第二加法器(343)、第三加法器(344)、第四加法器(345)、第五加法器(346)、第六加法器(347)的第二输入端;第二加法器(343)、第三加法器(344)、第四加法器(345)、第五加法器(346)、第六加法器(347)的第一输入端分别对应连接第一加法器(342)、第二加法器(343)、第三加法器(344)、第四加法器(345)、第五加法器(346)的第二输出端;第一加法器(342)、第二加法器(343)、第三加法器(344)、第四加法器(345)、第五加法器(346)、第六加法器(347)的第一输出端分别对应连接第五两输入或非门(317)、第六两输入或非门(318)、第七两输入或非门(319)、第八两输入或非门(320)、第九两输入或非门(321)、第十两输入或非门(322)的第一输入端;第一晶体管(M1)、第二晶体管(M2)、第三晶体管(M3)、第四晶体管(M4)的栅极分别对应连接第一同相锁存器(302)、第二同相锁存器(303)、第三同相锁存器(304)、第四同相锁存器(305)的输出端,第五晶体管(M5)、第六晶体管(M6)、第七晶体管(M7)、第八晶体管(M8)、第九晶体管(M9)、第十晶体管(M10)的栅极分别对应连接第一加法器(342)、第二加法器(343)、第三加法器(344)、第四加法器(345)、第五加法器(346)、第六加法器(347)的第一输出端,第十一晶体管(M0)的漏极和所述其它十个晶体管的漏极接第十两输入或非门(323)的第一输入端,第十一晶体管(M0)的栅极和所述其它十个晶体管的源极接地,第十一晶体管(M0)的源极接电源;第六加法器(347)的第二输出端接第二十五倒相器(349)的输入端,第二十五倒相器(349)的输出端接所述11个两输入或非门的第二输入端,所述11个两输入或非门的输出端分别对应连接所述11个触发器的数据输入端,第二时钟信号(CLK2)接入第二十五倒相器(324)的输入端,第二十五倒相器(324)的输出端接所述11个触发器的时钟输入端,从第十一触发器(340)的输出端引出溢出信号(OVERFLOW),从所述其它10个触发器的输出端引出10位数据信号。
全文摘要
用于逐次逼近型模数转换器的失调位补偿电路,属于数模混合信号处理技术领域,该电路中的比较器输出产生电路和失调位补偿产生电路的第一输入端接第一时钟信号,比较器输出产生电路和失调位补偿产生电路的第二输入端接比较器比较结果,比较器输出产生电路的输出端和失调位补偿产生电路的输出端分别对应连接模数转换器输出调整电路的两个输入端,模数转换器输出调整电路的时钟输入端接入第二时钟信号,从模数转换器输出调整电路的输出端引出模数转换器的输出数据信号和溢出信号。该电路设置的置位功能,提高了模数转换器的转换速度,同时通过增加补偿位和利用输出调整电路对输出信号进行调整,消除提前置位所可能引起的误差并产生溢出信号。
文档编号H03M1/38GK101034890SQ20071002038
公开日2007年9月12日 申请日期2007年2月16日 优先权日2007年2月16日
发明者吴建辉, 龙善丽, 王沛, 茆邦琴, 张萌, 李红 申请人:东南大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1