接收器和具有该接收器的半导体集成电路的制作方法与工艺

文档序号:12836533阅读:158来源:国知局
接收器和具有该接收器的半导体集成电路的制作方法与工艺
接收器和具有该接收器的半导体集成电路相关申请的交叉引用通过整体引用的方式将于2012年3月30日提交的、包括说明书、附图和说明书摘要在内的第2012-082323号日本专利申请的公开内容结合于此。技术领域本发明涉及一种接收器和具有该接收器的半导体集成电路。更具体而言,本发明涉及一种例如通过AC耦合元件接收信号的接收器和具有这样的接收器的半导体集成电路。

背景技术:
在接线用来在供电电压不同的多个半导体芯片之间直接传输信号时,半导体芯片损坏或者信号传输失败可能由于待传输的信号的DC电压分量中的电压差而出现。因此,当将在供电电压不同的半导体芯片之间传输信号时,在半导体芯片之间耦合AC耦合元件以便仅传输AC信号。电容器或者变压器可以用作AC耦合元件。某种经过AC耦合元件的信号传输方法根据待传输的脉冲信号的幅度方向指示数据转变的方向。在例如传输具有正幅度的脉冲信号时,发现数据的电平已经从L向H转变(上升)。在传输具有负幅度的脉冲信号时,发现数据的电平从H向L转变(下降)。这一信号传输方法虽然与其他信号传输方法比较可以减少电流消耗和电路面积,但是具有以下问题。下文说明其中变压器用作AC耦合元件的情况。在传输具有正幅度的脉冲信号时,这一信号传输方法使电流从初级线圈的一端暂时流向另一端。然后根据初级线圈中的电流改变在次级线圈中生成正电动势(具有正幅度的脉冲信号)。另一方面,在传输具有负幅度的脉冲信号时,这一信号传输方法使电流从初级线圈的另一端暂时流向该一端。然后根据初级线圈中的电流改变在次级线圈中生成负电动势(具有负幅度的脉冲信号)。如果在传输具有正幅度的脉冲信号时,从初级线圈的一端流向另一端的电流被阻止,则根据初级线圈中的电流改变在次级线圈中生成负电动势(具有负幅度的反脉冲)。类似地,如果在传输具有负幅度的脉冲信号时,从初级线圈的另一端流向该一端的电流被阻止,则根据初级线圈中的电流改变在次级线圈中生成正电动势(具有正幅度的反脉冲)。因此,接收器可以获取这样的反脉冲作为指示数据转变的方向的正常脉冲信号。换而言之,接收器可能错误地确定数据的逻辑值。在“A2.5kVisolation35kV/usCMR250Mbps0.13mA/MbpsdigitalisolatorinstandardCMOSwithanon-chipsmalltransformer”(S.Kaeriyama,S.Uchida,M.Furumiya,M.Okada,M.Mizuno,2010SymposiumonVLSICircuits,TechnicalDigestofTechnicalPapers,2010,第197-198页)中公开一种对上述问题的解决方案。在“A2.5kVisolation35kV/usCMR250Mbps0.13mA/MbpsdigitalisolatorinstandardCMOSwithanon-chipsmalltransformer”(S.Kaeriyama,S.Uchida,M.Furumiya,M.Okada,M.Mizuno,2010SymposiumonVLSICircuits,TechnicalDigestofTechnicalPapers,2010,第197-198页)中公开的配置将具有正幅度的脉冲信号的幅度与具有负幅度的脉冲信号的幅度进行比较以确定哪个脉冲信号是表示数据转变的方向的正常脉冲信号。在上述文献中公开的相关技术使用这样的配置以防止错误地确定数据的逻辑值。在公开号为Hei8(1996)-236696和2011-142175的日本待审专利中公开其他有关技术。在公开号为Hei8(1996)-236696的日本待审专利中公开的一种集成电路具有通过竖直堆叠集成电路芯片来制定的三维结构。配置这一集成电路使得耦合电感M用来提供在一个芯片层Ln中的竖直集成电路的一个部分与另一芯片层Lnx中的竖直集成电路的另一部分之间的基于电感的信号传输。在公开号为2011-142175的日本待审专利中公开的一种配置包括AC耦合元件和接收器。AC耦合元件生成其电压根据输入传输信号V1的电流改变而改变的接收信号V2。接收器通过对基于从传输信号V1到接收信号V2的微分阶次的数值执行积分运算来根据接收信号V2再现传输信号V1。

技术实现要素:
然而,在“A2.5kVisolation35kV/usCMR250Mbps0.13mA/MbpsdigitalisolatorinstandardCMOSwithanon-chipsmalltransformer”(S.Kaeriyama,S.Uchida,M.Furumiya,M.Okada,M.Mizuno,2010SymposiumonVLSICircuits,TechnicalDigestofTechnicalPapers,2010,第197-198页)中公开的配置需要用于模拟电压比较的专用电路(具体为无源元件)。因此它不能抑制电路尺寸增加。相关技术的其他问题和本发明的新颖特征将从附图中和从下文具体描述中变得清楚。根据本发明的一个方面,提供一种包括正脉冲确定电路和负脉冲确定电路的接收器。正脉冲确定电路在第一时段期间输出第一逻辑值的第一确定结果,第一时段是在检测到具有负幅度的脉冲信号的时刻与未检测到具有正幅度的脉冲信号并且也未检测到具有负幅度的脉冲信号的时刻之间的时间间隔,并且如果在不同于第一时段的时段期间检测到具有正幅度的脉冲信号,则输出第二逻辑值的第一确定结果。负脉冲确定电路在第二时段期间输出第一和第二逻辑值中的一个逻辑值的第二确定结果,第二时段是在检测到具有正幅度的脉冲信号的时刻与未检测到具有正幅度的脉冲信号并且也未检测到具有负幅度的脉冲信号的时刻之间的时间间隔,并且如果在不同于第二时段的时段期间检测到具有负幅度的脉冲信号,则输出第一和第二逻辑值中的另一逻辑值的第二确定结果。根据本发明的另一方面,提供一种包括正脉冲确定电路和负脉冲确定电路的接收器。正脉冲确定电路在检测到具有负幅度的脉冲信号之后的预定时段期间输出第一逻辑值的第一确定结果,并且如果在不同于预定时段的时段期间检测到具有正幅度的脉冲信号,则输出第二逻辑值的第一确定结果。负脉冲确定电路在检测到具有正幅度的脉冲信号之后的预定时段期间输出第一和第二逻辑值中的一个逻辑值的第二确定结果,并且如果在不同于预定时段的时段期间检测到具有负幅度的脉冲信号,则输出第一和第二逻辑值中的另一逻辑值的第二确定结果。本发明的上述方面使得有可能提供一种具有小规模电路配置并且可以用高准确性接收数据的接收器。附图说明图1是图示根据本发明的第一实施例的半导体集成电路的框图;图2是图示如何实施根据第一实施例的半导体集成电路的示意图;图3是图示根据第一实施例的正脉冲确定电路和负脉冲确定电路的状态转变图;图4A是图示根据第一实施例的接收器的操作的时序图;图4B是图示根据第一实施例的接收器的操作的时序图;图5是图示根据第一实施例的正脉冲确定电路和负脉冲确定电路的示例性详细配置的图;图6是图示根据第一实施例的接收器的操作的时序图;图7是图示根据本发明的第二实施例的半导体集成电路的框图;图8是图示根据第二实施例的半导体集成电路的修改的框图;图9是图示根据第二实施例的正脉冲确定电路和负脉冲确定电路的状态转变图;图10A是图示根据第二实施例的接收器的操作的时序图;图10B是图示根据第二实施例的接收器的操作的时序图;图11是图示根据第二实施例的延迟电路的示例具体配置的图;图12是图示根据第二实施例的延迟电路的示例性详细配置的图;图13是图示根据第二实施例的接收器的操作的时序图;图14是图示根据本发明的第三实施例的半导体集成电路的框图;图15是图示根据第三实施例的正脉冲确定电路和负脉冲确定电路的示例性详细配置的图;图16是图示根据第三实施例的正脉冲确定电路和负脉冲确定电路的状态转变图;图17A是图示根据第三实施例的接收器的操作的时序图;图17B是图示根据第三实施例的接收器的操作的时序图;图18是图示如何实施根据第一至第三实施例的半导体集成电路的示意图;图19是图示如何实施根据第一至第三实施例的半导体集成电路的示意图;图20是图示如何实施根据第一至第三实施例的半导体集成电路的示意图;图21是图示如何实施根据第一至第三实施例的半导体集成电路的示意图;图22是图示如何实施根据第一至第三实施例的半导体集成电路的示意图;图23是图示如何实施根据第一至第三实施例的半导体集成电路的示意图;图24是图示如何实施根据第一至第三实施例的半导体集成电路的示意图;图25是图示如何实施根据第一至第三实施例的半导体集成电路的示意图;图26是图示根据第一至第三实施例的半导体集成电路被应用于的反相器的图;并且图27是图示根据第一至第三实施例的半导体集成电路被应用于的反相器的操作的时序图。具体实施方式现在将参照附图描述本发明的实施例。由于附图是简化的,所以它们不应用来狭义地解译每个实施例的技术范围。用相同的附图标记指明相同的元件,并且将不冗余地描述。在对实施例的下文描述中,如果为了方便而需要,将在多个章节或者实施例中以分开的方式给出对本发明的描述,但是如果未具体明示,则它们并非互不相关而是其中的一个是其中另一个的部分或者全部的修改、应用、详细说明或者补充说明这样的关系。也在下文描述的实施例中,当引用单元数(包括件数、数值、数量、范围等)时,单元数如果未具体明示或者除了其中该数在原理上明显限于具体数的情况之外不限于具体数。大于或者小于指定数的数也适用。另外,在下文描述的实施例中,它们的组成部分(包括操作步骤等)如果未具体明示或者除了其中组成部分在原理上明显不可或缺的情况之外未总是不可或缺。类似地,在下文描述的实施例中,当提到组成部分的形状、在它们之间的位置关系等时,如果未具体明示或者除了其中可设想在原理上明显排除基本上近似和相似形状等的情况之外包括它们。这同样适用于前述单元数(包括件数、数值、数量、范围等)。第一实施例图1是图示半导体集成电路1的示例性配置的框图,该半导体集成电路包括根据本发明的第一实施例的接收器以形成隔离器。在检测到具有正或者负幅度的脉冲信号并且确定它为正常脉冲信号之后,根据第一实施例的接收器在它未检测到具有正幅度的脉冲信号、也未检测到具有负幅度的脉冲信号之前,不确定任何脉冲信号为正常脉冲信号。因此,根据本实施例的接收器可以消除在接收信号VR中生成的噪声分量(包括反脉冲)。这使得有可能用高准确性接收(再现)数据。在这一实例中,根据本实施例的接收器不同于相关技术不包括用于模拟电压比较的专用电路并且用正脉冲确定电路和负脉冲确定电路实行数字控制。因此,可以通过使用小规模电路配置来准确接收数据。图1中所示半导体集成电路1至少包括传输器Tx1、接收器Rx1和AC耦合元件ISO1。在半导体芯片CHP0之上形成传输器Tx1。半导体芯片CHP0由属于第一电源系统的第一电源(供电电压VDD0、接地电压GND0)驱动。在半导体芯片CHP1之上形成AC耦合元件ISO1和接收器Rx1。半导体芯片CHP1由属于第二电源系统的第二电源(供电电压VDD1、接地电压GND)1驱动。在AC耦合元件ISO1是具有初级线圈L11和次级线圈L12的电感器(下文简称为变压器)这样的假设下给出下文描述。然而,本实施例不限于使用这样的AC耦合元件。例如,电容性元件(下文简称为电容器)或者GMR元件可以用作AC耦合元件ISO1。换而言之,本实施例不仅适用于使用电感器作为AC耦合元件ISO1的电感器隔离器而且适用于基于电容性元件的电容性地耦合的隔离器和基于GMR元件的GMR隔离器。变压器是通过用初级线圈将电信号转换成磁力并且用次级线圈L12将磁力转换成电信号来从初级线圈L11向次级线圈L12传输AC信号的AC耦合元件。图2是图示作为例子如何实施半导体集成电路1的图。图2主要示出如何装配传输器Tx1、接收器Rx1以及在传输器Tx1与接收器Rx1之间设置的AC耦合元件ISO1。参照图2,在半导体封装PKG0中装配半导体芯片CHP0和半导体芯片CHP1。半导体芯片CHP0和半导体芯片CHP1各自具有焊盘Pd。半导体芯片CHP0的和半导体芯片CHP1的焊盘Pd经过键合接线(未示出)耦合到半导体封装PKG0的多个引线端子(外部端子)T。如图2中所示,在半导体芯片CHP0之上形成传输器Tx1。在半导体芯片CHP1之上形成接收器Rx1以及配置AC耦合元件ISO1的初级和次级线圈L11、L12。另外,在半导体芯片CHP0之上形成将耦合到传输器Tx1的输出的焊盘,并且在半导体芯片CHP1之上形成将耦合到初级线圈L11的两端的焊盘。传输器Tx1经过这些焊盘和键合接线W耦合到在半导体芯片CHP1之上形成的初级线圈L11。在图2中所示例子,在单个半导体芯片中竖直堆叠的第一接线层中和第二接线层中分别形成初级线圈L11和次级线圈L12。返回图1,将详细描述半导体集成电路1的示例性配置。传输器Tx1从第一电源操作,该第一电源属于第一电源系统。另一方面,接收器Rx1从第二电源操作,该第二电源属于第二电源系统。传输器Tx1输出传输信号,该传输信号是具有与从外部供应的传输数据VIN的转变的方向对应的幅度的方向的脉冲信号。例如,在传输数据VIN从L电平向H电平转变(上升)时,传输器Tx1通过使电流I1从初级线圈L11的一端暂时流向另一端来输出具有正幅度的脉冲信号(传输信号)。另一方面,在传输数据VIN从H电平向L电平转变(下降)时,传输器Tx1通过使电流I1从初级线圈L11的另一端暂时流向该一端来输出具有负幅度的脉冲信号(传输信号)。AC耦合元件ISO1向接收器Rx1传输从传输器Tx1输出的传输信号作为接收信号VR。更具体而言,AC耦合元件ISO1操作使得在次级线圈L12中生成具有与流向初级线圈L11的电流的改变对应的电压电平的接收信号VR。例如,在传输器Tx1输出具有正幅度的脉冲信号(传输信号)时,也即,在电流I1从初级线圈L11的一端暂时流向另一端时,在次级线圈L12中生成正电动势(具有正幅度的脉冲信号)作为接收信号VR。另一方面,在传输器Tx1输出具有负幅度的脉冲信号(传输信号)时,也即,在电流I1从初级线圈L11的另一端暂时流向该一端时,在次级线圈L12中生成负电动势(具有负幅度的脉冲信号)作为接收信号VR。接收信号Rx1根据来自AC耦合元件ISO1的接收信号VR再现传输数据VIN并且输出传输数据VIN作为输出数据VO。(接收器Rx1的示例性配置)接收器Rx1包括脉冲检测电路11、正脉冲确定电路(正脉冲确定部)12、负脉冲确定电路(负脉冲确定部)13和锁存电路(数据生成部)14。脉冲检测电路11检测在次级线圈L12中生成的具有正幅度的脉冲信号(接收信号VR)和具有负幅度的脉冲信号(接收信号VR)并且输出检测到的接收信号VR分别作为检测结果(第一检测结果)d1和作为检测结果(第二检测结果)d2。例如,在接收信号VR的电压电平不低于高电平阈值电压Vth+时,脉冲检测电路11检测到具有正幅度的脉冲信号,并且在检测到这样的脉冲信号期间输出H电平检测结果d1。另一方面,在接收信号VR的电压电平低于高电平阈值电压Vth+时,脉冲检测电路11未检测到具有正幅度的脉冲信号并且输出L电平检测结果d1。类似地,在接收信号VR的电压电平不高于低电平阈值电压Vth-时,脉冲检测电路11检测到具有负幅度的脉冲信号,并且在检测到这样的脉冲信号期间输出H电平检测结果d2。另一方面,在接收信号VR的电压电平高于低电平阈值电压Vth-时,脉冲检测电路11未检测到具有负幅度的脉冲信号并且输出L电平检测结果d2。正脉冲确定电路12根据从脉冲检测电路11输出的检测结果d1、d2确定具有指示传输数据VIN上升的正幅度的脉冲信号,并且输出确定结果为确定结果(第一确定结果)s1。更具体而言,正脉冲确定电路12在检测结果d2在H电平的时刻与检测结果d1、d2均在L电平的时刻之间的时段(第一时段)期间输出L电平(第一逻辑值)确定结果(第一确定结果)s1,并且如果在其他时段期间检测结果d1在H电平则输出H电平(第二逻辑值)确定结果(第一确定结果)s1。负脉冲确定电路13根据从脉冲检测电路11输出的检测结果d1、d2确定具有指示传输数据VIN下降的负幅度的脉冲信号,并且输出确定结果为确定结果(第二确定结果)s2。更具体而言,负脉冲确定电路13在检测结果d1在H电平的时刻与检测结果d1、d2均在L电平的时刻之间的时段(第二时段)期间输出L电平(第一逻辑值)确定结果(第二确定结果)s2,并且如果在其他时段期间检测结果d2在H电平则输出H电平(第二逻辑值)确定结果(第二确定结果)s2。正和负脉冲确定电路12、13具有相同电路配置。然而,正脉冲确定电路12使用输入端子IN1以接收检测结果d1的供应,使用输入端子IN2以接收检测结果d2的供应。并且使用输出端子OUT以输出确定结果s1。同时,负脉冲确定电路13使用输入端子IN1以接收检测结果d2的供应,使用输入端子IN2以接收检测结果d1的供应,并且使用输出端子OUT以输出确定结果s2。(正脉冲确定电路12和负脉冲确定电路13的状态转变图)现在将参照图3描述正脉冲确定电路12的基本操作。图3是正脉冲确定电路12(负脉冲确定电路13)的状态转变图。图3中的符号“IN1”、“IN2”和“OUT”分别表示正脉冲确定电路12(负脉冲确定电路13)的输入端子和输出端子。这里假设IN1=d1并且IN2=d2而且还假设OUT=s1。首先,在稳定状态(ST1)中,正脉冲确定电路12根据L电平检测结果d1、d2输出L电平确定结果s1。例如,如果检测结果d1在稳定状态中上升,则正脉冲确定电路12输出H电平确定结果s1(T12)。正脉冲确定电路12然后从稳定状态(ST1)向H输出状态(ST2)转变。同时,如果检测结果d2在稳定状态中上升,则正脉冲确定电路12连续输出L电平确定结果s1(T13)。正脉冲确定电路12然后从稳定状态(ST1)向锁定状态(ST3)转变。接着,如果检测结果d1在H输出状态中保持于H电平,则正脉冲确定电路12无论检测结果d2是上升还是下降都连续输出H电平确定结果s1(T22)。在这一实例中,正脉冲确定电路12保持处在H输出状态(ST2)中。同时,如果在H输出状态中,检测结果d2在L电平并且检测结果d1下降,则正脉冲确定电路12输出L电平确定结果s1(T21)。正脉冲确定电路12然后从H输出状态(ST2)向稳定状态(ST1)转变。如果在H输出状态中,检测结果d2在H电平并且检测结果d1下降,则正脉冲确定电路12输出L电平确定结果s1(T23)。正脉冲确定电路12然后从H输出状态(ST2)向锁定状态(ST3)转变。接着,如果在锁定状态中,检测结果d1、d2之一在H电平,则正脉冲确定电路12连续输出L电平确定结果s1(T33)而不管检测结果d1、d2中的另一检测结果的转变(上升或者下降)。在这一实例中,正脉冲确定电路12保持于锁定状态(ST3)中。同时,如果在锁定状态中,检测结果d1、d2之一在L电平并且检测结果d1、d2中的另一检测结果下降,则正脉冲确定电路12连续输出L电平确定结果s1(T31)。正脉冲确定电路12然后从锁定状态(ST3)向稳定状态(ST1)转变。现在将参照图3描述负脉冲确定电路13的基本操作。这里假设IN1=d2,并且IN2=d1,而且还假设OUT=s2。首先,在稳定状态(ST1)中,负脉冲确定电路13根据L电平检测结果d1、d2输出L电平(第一逻辑值)确定结果s2。例如,如果检测结果d2在稳定状态中上升,则负脉冲确定电路13输出H电平(第二逻辑值)确定结果s2(T12)。负脉冲确定电路13然后从稳定状态(ST1)向H输出状态(ST2)转变。同时,如果检测结果d1在稳定状态中上升,则负脉冲确定电路13连续输出L电平确定结果s2(T13)。负脉冲确定电路13然后从稳定状态(ST1)向锁定状态(ST3)转变。接着,如果检测结果d2在H输出状态中保持于H电平,则负脉冲确定电路13连续输出H电平确定结果s2(T22)而不管检测结果d1的转变(上升或者下降)。在这一实例中,负脉冲确定电路13保持于H输出状态(ST2)中。同时,如果在H输出状态中,检测结果d1在L电平并且检测结果d2下降,则负脉冲确定电路13输出L电平确定结果s2(T21)。负脉冲确定电路13然后从H输出状态(ST2)向稳定状态(ST1)转变。在H输出状态中,如果检测结果d1在H电平并且检测结果d2下降,则负脉冲确定电路13输出L电平确定结果s2(T23)。负脉冲确定电路13然后从H输出状态(ST2)向锁定状态(ST3)转变。接着,在锁定状态中,如果检测结果d1、d2之一在H电平,则负脉冲确定电路13连续输出L电平确定结果s2(T33)而不管检测结果d1、d2中的另一检测结果的转变(上升或者下降)。在这一实例中,负脉冲确定电路13保持于锁定状态(ST3)中。同时,在锁定状态中,如果检测结果d1、d2之一在L电平并且检测结果d1、d2中的另一检测结果下降,则负脉冲确定电路13连续输出L电平确定结果s2(T31)。负脉冲确定电路13然后从锁定状态(ST3)向稳定状态(ST1)转变。返回图1,锁存电路14根据从正脉冲确定电路12输出的确定结果s1和从负脉冲确定电路13输出的确定结果s2将输出数据(data)VO输出。锁存电路14是所谓的SR锁存电路。锁存电路14使用置位输入端子S以接收确定结果s1的供应,使用复位输入端子R以接收确定结果s2的供应,并且使用输出端子Q以将输出数据VO输出。(时序图)现在将参照图4A描述接收器Rx1的操作。图4A是图示接收器Rx1的示例性操作的时序图。可以不仅在变压器用作AC耦合元件ISO1时而且在例如电容器或者GMR元件用作AC耦合元件ISO1时执行图4A中描绘的操作。在初始状态(时间t0)中,传输数据VIN在L电平。因此,传输器Tx1未使电流I1流向初级线圈L11(I1=近似0A)。因此,接收信号VR保持于参考电压。脉冲检测电路11未检测到具有正幅度的脉冲信号或者具有负幅度的脉冲信号。因此,脉冲检测电路11在这些情况下输出L电平检测结果d1、d2。因此,正脉冲确定电路12输出L电平确定结果s1,而负脉冲确定电路13输出L电平确定结果s2。换而言之,正脉冲确定电路12和负脉冲确定电路13均在稳定状态(ST1)中。因而,锁存电路14输出L电平输出数据VO。在传输数据VIN从L电平向H电平转变时(时间t1),传输器Tx1通过使电流I1从初级线圈L11的一端暂时流向另一端来输出具有正幅度的脉冲信号(传输信号)(时间t1到时间t3)。因此,在次级线圈L12中生成与初级线圈L11中的电流改变对应的正电动势(具有正幅度的脉冲信号)作为接收信号VR(图4A中的A)(时间t1到时间t2)。在这一实例中,如果从初级线圈L11的一端流向另一端的电流I1被阻止,则也在次级线圈L12中生成与初级线圈L11中的电流改变对应的负电动势(具有负幅度的反脉冲)作为接收信号VR(图4A中的B)(时间t2到时间t3)。当具有正幅度的脉冲信号不低于阈值电压Vth+时,脉冲检测电路11输出H电平检测结果d1(时间t1到时间t2)。另外,当具有负幅度的反脉冲不高于阈值电压Vth-时,脉冲检测电路11输出H电平检测结果d2(时间t2到时间t3)。实际上,进行调整使得检测结果d1在H电平的时段与检测结果d2在H电平的时段重叠。虽然具有负幅度的反脉冲不总是等于或者低于阈值电压Vth-,但是在具有负幅度的反脉冲非有意地等于或者低于阈值电压Vth-这样的假设下描述图4A中所示例子。正脉冲确定电路12在至少检测结果d1上升的时刻与检测结果d1在H电平的时刻之间的时间间隔期间输出H电平确定结果s1(时间t1到时间t2),并且在检测结果d1下降(检测结果d2上升)的时刻与检测结果d1、d2均在L电平的时刻之间的时间间隔期间连续输出L电平确定结果s1(时间t2到时间t3)。更具体而言,正脉冲确定电路12根据图3的状态转变图操作。首先,当向输入端子IN1供应的检测结果d1上升时,正脉冲确定电路12输出H电平确定结果s1(时间t1)。正脉冲确定电路12然后从稳定状态(ST1)向H输出状态(ST2)转变。接着,在向输入端子IN2供应的检测结果d2与检测结果d1的下降同时上升至H电平时,正脉冲确定电路12输出L电平确定结果s1(时间t2)。正脉冲确定电路12然后从H输出状态(ST2)向锁定状态(ST3)转变。接着,在检测结果d2下降时,正脉冲确定电路12连续输出L电平确定结果s1(时间t3)。正脉冲确定电路12然后从锁定状态(ST3)向稳定状态(ST1)转变。同时,负脉冲确定电路13在检测结果d1上升的时刻与检测结果d1、d2均在L电平的时刻之间的时间间隔期间连续输出L电平确定结果s2(时间t1到时间t3)。更具体而言,负脉冲确定电路13也根据图3的状态转变图操作。首先,在向输入端子IN2供应的检测结果d1上升时,负脉冲确定电路13输出L电平确定结果s2(时间t1)。负脉冲确定电路13然后从稳定状态(ST1)向锁定状态(ST3)转变。接着,即使在检测结果d1下降时,负脉冲确定电路13仍然连续输出L电平确定结果s2(时间t2),这是因为向输入端子IN1供应的检测结果d2已经上升并且在H电平。在这一实例中,负脉冲确定电路13保持于锁定状态(ST3)中。接着,在检测结果d2下降时,负脉冲确定电路13连续输出L电平确定结果s2(时间t3)。负脉冲确定电路13然后从锁定状态(ST3)向稳定状态(ST1)转变。随后,在传输数据VIN从H电平向L电平转变时(时间t4),传输器Tx1通过使电流从初级线圈L11的另一端暂时流向该一端来输出具有负幅度的脉冲信号(传输信号)(时间t4到时间t6)。因此,在次级线圈L12中生成与初级线圈L11中的电流改变对应的负电动势(具有负幅度的脉冲信号)作为接收信号VR(图4A中的C)(时间t4到时间t5)。在这一实例中,如果从初级线圈L11的另一端流向该一端的电流I1被阻止,则也在次级线圈L12中生成与初级线圈中的电流改变对应的正电动势(具有正幅度的反脉冲)作为接收信号VR(图4A中的D)(时间t5到时间t6)。当具有负幅度的脉冲信号不高于阈值电压Vth-时,脉冲检测电路11输出H电平检测结果d2(时间t4到时间t5)。另外,当具有正幅度的反脉冲不低于阈值电压Vth+时,脉冲检测电路11输出H电平检测结果d1(时间t5到时间t6)。实际上,进行调整使得检测结果d2在H电平的时段与检测结果d1在H电平的时段重叠。虽然具有正幅度的反脉冲不总是等于或者高于阈值电压Vth+,但是在具有正幅度的反脉冲非有意地等于或者高于阈值电压Vth+这样的假设下描述图4A中所示例子。正脉冲确定电路12在检测结果d2上升的时刻与检测结果d2在H电平的时刻之间的时间间隔期间以及在检测结果d2上升的时刻与检测结果d1、d2均在L电平的时刻之间的时间间隔期间连续输出L电平确定结果s1(时间t4到时间t6)。实际上,正脉冲确定电路12根据图3的状态转变图操作。将不描述正脉冲确定电路12在时间t4与时间t6之间执行的操作,因为它与负脉冲确定电路13在时间t1与时间t3之间执行的操作相同。然而,应当将“检测结果d1”和“检测结果d2”分别解读为“检测结果d2”和“检测结果d1”,并且应当将“确定结果s2”解读为“确定结果s1”。同时,负脉冲确定电路13在至少检测结果d2上升的时刻与检测结果d2在H电平的时刻之间的时间间隔期间输出H电平确定结果s2(时间t4到时间t5),并且在检测结果d2下降(检测结果d1上升)的时刻与检测结果d1、d2均在L电平的时刻之间的时间间隔期间连续输出L电平确定结果s2(时间t5到时间t6)。实际上,负脉冲确定电路13根据图3的状态转变图操作。将不描述负脉冲确定电路13在时间t4与时间t6之间执行的操作,因为它与正脉冲确定电路12在时间t1与时间t13之间执行的操作相同。然而,应当将“检测结果d1”和“检测结果d2”分别解读为“检测结果d2”和“检测结果d1”,并且应当将“确定结果s1”解读为“确定结果s2”。锁存电路14使输出数据VO与确定结果s1的上升同步上升(时间t1),并且使输出数据VO与确定结果s2的上升同步下降(时间t4)。如上文描述的那样,接收器Rx1通过消除在次级线圈L12中生成的噪声分量(包括反脉冲)来用高准确性接收(再现)数据。参照图4A,在检测结果d2在H电平的时刻与检测结果d1、d2均在L电平的时刻之间的时段(第一时段)是在时间t4与时间t6之间的时段以及在时间t2与时间t3之间的时段。在检测结果d1在H电平的时刻与检测结果d1、d2均在L电平的时刻之间的时段(第二时段)是在时间t1与时间t3之间的时段以及在时间t5与时间t6之间的时段。图4A用来描述其中检测到具有负幅度的反脉冲(时间t2到时间t3)并且检测到具有正幅度的反脉冲(时间t5到时间t6)的情况。然而,例如根据阈值电压Vth+、Vth-的设置和操作条件(温度和供电电压),可以不会检测到具有负或者正幅度的反脉冲。即使在这样的情况下,自然的是接收器Rx1可以准确地接收数据。图4B是图示接收器Rx1的另一操作的时序图。图4B的时序图与图4A的时序图不同在于没有检测到反脉冲。图4B也指示接收器Rx1用高准确性接收(再现)数据。将不描述在图4B的时序图中描绘的另一操作,因为它与图4A中描绘的操作相同。(正脉冲确定电路12和负脉冲确定电路13的示例性详细配置)图5是图示正脉冲确定电路12和负脉冲确定电路13的示例性详细配置的图。参照图5,正脉冲确定电路12包括SR锁存电路(第一SR锁存电路)121和逻辑AND电路(第一逻辑AND电路)(下文简称为AND电路)122。负脉冲确定电路13包括SR锁存电路(第二SR锁存电路)131和AND电路(第二逻辑AND电路)132。SR锁存电路121使用置位输入端子S以从脉冲检测电路11接收检测结果d2的供应,使用复位输入端子R以从脉冲检测电路11接收检测结果d1的反相信号的供应并且使用输出端子Q以输出中间信号(第一中间信号)。AND电路122输出检测结果d1和来自SR锁存电路121的中间信号的逻辑AND作为确定结果s1。SR锁存电路131使用置位输入端子S以从脉冲检测电路11接收检测结果d1的供应,使用复位输入端子R以从脉冲检测电路11接收检测结果d2的反相信号的供应并且使用输出端子Q以输出中间信号(第二中间信号)。AND电路132输出检测结果d2和来自SR锁存电路131的中间信号的逻辑AND作为确定结果s2。图6是图示接收器Rx1在正脉冲确定电路12和负脉冲确定电路13如图5中所示地那样配置时执行的操作的时序图。图6的时序图也描绘SR锁存电路121、131的输出信号。在图6中所示例子中,每个SR锁存电路121、131在置位信号和复位信号均为活跃(在H电平)时输出H电平信号。换而言之,置位信号优先。将不描述图6的其他部分,因为它与图4A中所示的相同。在检测到具有正或者负幅度的脉冲信号并且将其确定为正常脉冲信号时,根据本实施例的接收器Rx1在未检测到具有正幅度的脉冲信号、也未检测到具有负幅度的脉冲信号二者之前,不确定任何脉冲信号为正常脉冲信号。因此,根据本实施例的接收器Rx1可以消除在接收信号VR中生成的噪声分量(包括反脉冲)。这使得根据本实施例的接收器Rx1能够用高准确性接收(再现)数据。在这一实例中,根据本实施例的接收器Rx1不同于相关技术不具有用于模拟电压比较的专用电路并且用正脉冲确定电路和负脉冲确定电路实行数字控制。这使得有可能通过使用小规模电路配置来准确接收数据。第二实施例图7是图示半导体集成电路2的示例性配置的框图,该半导体集成电路包括根据本发明的第二实施例的接收器Rx2以形成隔离器。现在将详细描述第二实施例。图7中所示半导体集成电路2与图1中所示半导体集成电路1不同在于前者包括接收器Rx2来取代接收器Rx1。将不描述图7中所示半导体集成电路2的其他部分的配置,因为它与图1中所示半导体集成电路1的其他部分的配置相同。接收器Rx2与接收器Rx1不同在于前者还包括延迟电路15、16。延迟电路15、16输出检测结果d1’、d2’,通过将脉冲检测电路11的检测结果d1、d2的下降相对于它们的上升显著延迟来获得检测结果d1’、d2’。延迟电路15和正脉冲确定电路12形成正脉冲确定部22。延迟电路16和负脉冲确定电路13形成负脉冲确定部23。将在接收器Rx2包括两个延迟电路15、16这样的假设下描述本实施例。然而,延迟电路数目不限于两个。如图8中所示,接收器Rx2可以包括将被共享的一个延迟电路15。正脉冲确定电路12根据检测结果d1’、d2’而不是检测结果d1、d2输出确定结果。更具体而言,正脉冲确定电路12使用输入端子IN1以接收检测结果d1’的供应,使用输入端子IN2以接收检测结果d2’的供应并且使用输出端子OUT以输出确定结果s1。因此,正脉冲确定电路12在检测结果d2’在H电平的时刻与检测结果d1’、d2’均在L电平的时刻之间的时段(第一时段)期间输出L电平(第一逻辑值)确定结果(第一确定结果)s1,并且如果在其他时段期间检测结果d1’在H电平则输出H电平(第二逻辑值)确定结果(第一确定结果)s1。负脉冲确定电路13根据检测结果d1’、d2’而不是检测结果d1、d2输出确定结果。更具体而言,负脉冲确定电路13使用输入端子IN1以接收检测结果d2’的供应,使用输入端子IN2以接收检测结果d1’的供应并且使用输出端子OUT以输出确定结果s2。因此,负脉冲确定电路13在检测结果d1’在H电平的时刻与检测结果d1’、d2’均在L电平的时刻之间的时段(第二时段)期间输出L电平(第一逻辑值)确定结果(第二确定结果)s2,并且如果在其他时段期间检测结果d2’在H电平则输出H电平(第二逻辑值)确定结果(第二确定结果)s2。将不描述接收器Rx2的其他部分的电路配置,因为它与接收器Rx1的相同。(正脉冲确定部22和负脉冲确定部23的状态转变图)现在将参照图9描述正脉冲确定部22的基本操作。图9是正脉冲确定部22(负脉冲确定部23)的状态转变图。图9中的符号“IN1”、“IN2”和“OUT”分别表示正脉冲确定部22(负脉冲确定部23)的输入端子和输出端子。这里假设IN1=d1并且IN2=d2而且还假设OUT=s1。为了简化,也假设延迟电路15通过仅延迟检测结果d1、d2的下降来输出检测结果d1’、d2’。首先,在稳定状态(ST1)中,正脉冲确定部22根据L电平检测结果d1、d2输出L电平确定结果s1。例如,如果检测结果d1在稳定状态中上升,则正脉冲确定部22输出H电平确定结果s1(T12)。正脉冲确定部22然后从稳定状态(ST1)向H输出状态(ST2)转变。同时,如果检测结果d2在稳定状态中上升,则正脉冲确定部22连续输出L电平确定结果s1(T12)。正脉冲确定部22然后从稳定状态(ST1)向锁定状态(ST3)转变。接着,如果检测结果d1在H输出状态中保持于H电平,则正脉冲确定部22无论检测结果d2是上升还是下降都连续输出H电平确定结果s1(T22)。在这一实例中,正脉冲确定部22保持于H输出状态(ST2)中。同时,如果在H输出状态中,检测结果d1下降,则正脉冲确定部22从H输出状态(ST2)向延迟等待状态(ST4)转变。在从检测结果d1的下降之后流逝预定延迟时间时,则正脉冲确定部22从延迟等待状态(ST4)向另一状态转变。例如,如果检测结果d1、d2均在L电平,则检测结果d1’、d2’相应地均在L电平。因此,正脉冲确定部22输出L电平确定结果s1(T41)。正脉冲确定部22然后从延迟等待状态(ST4)向稳定状态(ST1)转变。同时,如果检测结果d1或者检测结果d2在H电平,则检测结果d1’或者检测结果d2’相应地在H电平。因此,正脉冲确定部22输出L电平确定结果s1(T43)。正脉冲确定部22然后从延迟等待状态(ST4)向锁定状态(ST3)转变。接着,如果检测结果d1、d2之一在锁定状态中在H电平,则检测结果d1’、d2’中之一相应地在H电平。因此,正脉冲确定部22连续输出L电平确定结果s1而不管检测结果d1、d2(d1’、d2’)中的另一检测结果的转变(T33)。在这一实例中,正脉冲确定部22保持于锁定状态(ST3)。同时,如果在锁定状态中,检测结果d1、d2(d1’、d2’)之一在L电平并且检测结果d1、d2中的另一检测结果下降,则检测结果d1’、d2’中的另一检测结果相应地下降。因此,正脉冲确定部22连续输出L电平确定结果s1(T31)。正脉冲确定部22然后从锁定状态(ST3)向稳定状态(ST1)转变。现在将参照图9描述负脉冲确定部23的基本操作。这里假设IN1=d1并且IN2=d1,而且还假设OUT=s2。首先,在稳定状态(ST1)中,负脉冲确定部23根据L电平检测结果d1、d2输出L电平确定结果s2。如果检测结果d2在稳定状态中上升,则负脉冲确定部23输出H电平确定结果s2(T12)。负脉冲确定部23然后从稳定状态(ST1)向H输出状态(ST2)转变。同时,如果检测结果d1在稳定状态中上升,则负脉冲确定部23连续输出L电平确定结果s2(T13)。负脉冲确定部23然后从稳定状态(ST1)向锁定状态(ST3)转变。接着,如果检测结果d2保持于H电平,则负脉冲确定部23无论检测结果d1是上升还是下降都连续输出H电平确定结果s2(T22)。在这一实例中,负脉冲确定部23保持于H输出状态(ST2)中。同时,如果检测结果d2在H输出状态中下降,则负脉冲确定部23从H输出状态(ST2)向延迟等待状态(ST4)转变。在从检测结果d2的下降之后流逝预定延迟时间时,则负脉冲确定部23从延迟等待状态(ST4)向另一状态转变。例如,如果检测结果d1、d2均在L电平,则检测结果d1’、d2’相应地均在L电平。因此,负脉冲确定部23输出L电平确定结果s2(T41)。负脉冲确定部23然后从延迟等待状态(ST4)向稳定状态(ST1)转变。同时,如果检测结果d1或者检测结果d2在H电平,则检测结果d1’或者检测结果d2’相应地在H电平。因此,负脉冲确定部23输出L电平确定结果s2(T43)。负脉冲确定部23然后从延迟等待状态(ST4)向锁定状态(ST3)转变。接着,如果检测结果d1、d2之一在锁定状态中在H电平,则检测结果d1’、d2’中之一相应地在H电平。因此,负脉冲确定部23连续输出L电平确定结果s2而不管检测结果d1、d2(d1’、d2’)中的另一检测结果的转变(T33)。在这一实例中,负脉冲确定部23保持于锁定状态(ST3)。同时,如果在锁定状态中,检测结果d1、d2(d1’、d2’)之一在L电平并且检测结果d1、d2中的另一检测结果下降,则检测结果d1’、d2’中的另一检测结果相应地下降。因此,负脉冲确定部23连续输出L电平确定结果s2(T31)。负脉冲确定部23然后从锁定状态(ST3)向稳定状态(ST1)转变。(时序图)现在将参照图10A描述接收器Rx2的操作。图10A是图示接收器Rx2的示例性操作的时序图。可以不仅在变压器用作AC耦合元件ISO1时而且在例如电容器或者GMR元件用作AC耦合元件ISO1时执行图10A中描绘的操作。在初始状态(时间t0)中,传输数据VIN在L电平。因此,传输器Tx1未使电流I1流向初级线圈L11(I1=近似0A)。因此,接收信号VR保持于参考电压。脉冲检测电路11未检测到具有正幅度的脉冲信号或者具有负幅度的脉冲信号。因此,脉冲检测电路11在这些情况下输出L电平检测结果d1、d2。因此,正脉冲确定部22输出L电平确定结果s1,而负脉冲确定部23输出L电平确定结果s2。换而言之,正脉冲确定部22和负脉冲确定部23均在稳定状态(ST1)中。因而,锁存电路14输出L电平输出数据VO。在传输数据VIN从L电平向H电平转变时(时间t1),传输器Tx1通过使电流I1从初级线圈L11的一端暂时流向另一端来输出具有正幅度的脉冲信号(传输信号)(时间t1到时间t6)。因此,在次级线圈L12中生成与初级线圈L11中的电流改变对应的正电动势(具有正幅度的脉冲信号)作为接收信号VR(图10A中的A)(时间t1到时间t2)。在这一实例中,如果从初级线圈L11的一端流向另一端的电流I1被阻止,则也在次级线圈L12中生成与初级线圈L11中的电流改变对应的负电动势(具有负幅度的反脉冲)作为接收信号VR(图10A中的B)(时间t2到时间t6)。当具有正幅度的脉冲信号不低于阈值电压Vth+时,脉冲检测电路11输出H电平检测结果d1(时间t1到时间t2)。另外,当具有负幅度的反脉冲不高于阈值电压Vth-时,脉冲检测电路11输出H电平检测结果d2(时间t3到时间t5)。虽然具有负幅度的反脉冲不总是等于或者低于阈值电压Vth-,但是在具有负幅度的反脉冲非有意地等于或者低于阈值电压Vth-这样的假设下描述图10A中所示例子。检测结果的d1、d2均在L电平的时段(时间t2到时间t3)存在于检测结果d1由于具有正幅度的脉冲信号(图10A中的A)而在H电平的时段(时间t1到时间t2)与在检测结果d2由于具有负幅度的反脉冲(图10A中的B)而在H电平的时段(时间t3到时间t5)之间。例如,在图1中所示接收器Rx1中,正脉冲确定电路12(等效于正脉冲确定部)和负脉冲确定电路13(等效于负脉冲确定部)在上述时段期间(时间t2到时间t3)回到稳定状态(ST1)。因此,图1中所示接收器Rx1可能错误地获取具有负幅度的反脉冲(图10A中的B)作为表示传输数据VIN下降的正常脉冲信号。因此在图7中所示接收器Rx2中,正脉冲确定电路12根据检测结果d1’、d2’输出确定结果s1,通过延迟检测结果d1、d2的下降来获得检测结果d1’、d2’。类似地,负脉冲确定电路13根据检测结果d1’、d2’输出确定结果s2,通过延迟检测结果d1、d2的下降来获得检测结果d1’、d2’。因此,接收器Rx2防止错误地获取具有负幅度的反脉冲作为正常脉冲信号。下文给出细节。在正脉冲确定部22中,延迟电路15使检测结果d1’在检测结果d1的上升(时间t1)之后立即上升(时间t1),并且使检测结果d1’在检测结果d1的下降(时间t2)之后流逝预定延迟时间时下降(时间t4)。另外,延迟电路15使检测结果d2’在检测结果d2的上升(时间t3)之后立即上升(时间t3),并且使检测结果d2’在检测结果d2的下降(时间t5)的下降之后流逝预定延迟时间时下降(时间t7)。在正脉冲确定部22中,正脉冲确定电路12在至少检测结果d1上升的时刻与检测结果d1在H电平的时刻之间的时间间隔期间输出H电平确定结果s1(时间t1到时间t3)并且在至少检测结果d2(d2’)上升的时刻与检测结果d1’、d2’均在L电平的时刻之间的时间间隔期间连续输出L电平确定结果s1(时间t3到时间t7)。更具体而言,正脉冲确定部22根据图9的转变图操作。首先,当向输入端子IN1供应的检测结果d1上升时,正脉冲确定部22输出H电平确定结果s1(时间t1)。正脉冲确定部22然后从稳定状态(ST1)向H输出状态(ST2)转变。接着,正脉冲确定部22在检测结果d1下降时从H输出状态(ST2)向延迟等待状态(ST4)转变。在向输入端子IN2供应的检测结果d2在延迟等待状态中上升时,正脉冲确定部22在将检测结果s1的电平从H改变成L之后输出它(时间t3)。接着,在检测结果d1的下降之后流逝预定延迟时间时,正脉冲确定部22从延迟等待状态(ST4)向锁定状态(ST3)转变(时间t4)。应当注意,正脉冲确定部22连续输出L电平确定结果s1。接着,在检测结果d2’根据检测结果d2的下降而下降时,正脉冲确定部22连续输出L电平确定结果s1(时间t7)。正脉冲确定部22然后从锁定状态(ST3)向稳定状态(ST1)转变。同时,在负脉冲确定部23中,延迟电路16使检测结果d1’在检测结果d1的上升(时间t1)之后立即上升(时间t1)并且使检测结果d1’在检测结果d1的下降(时间t2)之后流逝预定延迟时间时下降(时间t4)。另外,延迟电路16使检测结果d2’在检测结果d2的上升(时间t3)之后立即上升(时间t3)并且使检测结果d2’在检测结果d2的下降(时间t5)的下降之后流逝预定延迟时间时下降(时间t7)。在负脉冲确定部23中,负脉冲确定电路13在检测结果d1(d1’)上升的时刻与检测结果d1’、d2’均在L电平的时刻之间的时间间隔期间连续输出L电平确定结果s2(时间t1到时间t7)。更具体而言,负脉冲确定部23也根据图9的转变图操作。首先,当向输入端子IN2供应的检测结果d1上升时,负脉冲确定部23输出L电平确定结果s2(时间t1)。负脉冲确定部23然后从稳定状态(ST1)向锁定状态(ST3)转变。接着,负脉冲确定部23连续输出L电平确定结果s2(时间t4),这是因为虽然检测结果d1’根据检测结果d1的下降而下降,但是向输入端子IN1供应的检测结果d2(d2’)已经上升并且在H电平。在这一示例中,负脉冲确定部23保持于锁定状态(ST3)。接着,在检测结果d2’根据检测结果d2的下降而下降时,负脉冲确定部23连续输出L电平确定结果s2(时间t7)。负脉冲确定部23然后从锁定状态(ST3)向稳定状态(ST1)转变。随后,在传输数据VIN从H电平向L电平转变时(时间t8),传输器Tx1通过使电流从初级线圈L11的另一端暂时流向该一端来输出具有负幅度的脉冲信号(传输信号)(时间t8到时间t13)。因此,在次级线圈L12中生成与初级线圈L11中的电流改变对应的负电动势(具有负幅度的脉冲信号)作为接收信号VR(图10A中的C)(时间t8到时间t9)。在这一实例中,如果从初级线圈L11的另一端流向该一端的电流I1被阻止,则也在次级线圈L12中生成与初级线圈中的电流改变对应的正电动势(具有正幅度的反脉冲)作为接收信号VR(图10A中的D)(时间t9到时间t13)。当具有负幅度的脉冲信号不高于阈值电压Vth-时,脉冲检测电路11输出H电平检测结果d2(时间t8到时间t9)。另外,当具有正幅度的反脉冲不低于阈值电压Vth+时,脉冲检测电路11输出H电平检测结果d1(时间t10到时间t12)。虽然具有正幅度的反脉冲不总是等于或者高于阈值电压Vth+,但是在具有正幅度的反脉冲非有意地等于或者高于阈值电压Vth+这样的假设下描述图10A中所示例子。检测结果的d1、d2均在L电平的时段(时间t9到时间t10)存在于检测结果d2由于具有负幅度的脉冲信号(图10A中的C)而在H电平的时段(时间t8到时间t9)与在检测结果d2由于具有正幅度的反脉冲(图10A中的D)而在H电平的时段(时间t10到时间t12)之间。例如,在图1中所示接收器Rx1中,正脉冲确定电路12(等效于正脉冲确定部)和负脉冲确定电路13(等效于负脉冲确定部)在上述时段期间(时间t9到时间t10)回到稳定状态(ST1)。因此,图1中所示接收器Rx1可能错误地获取具有正幅度的反脉冲(图10A中的D)作为指示传输数据VIN上升的正常脉冲信号。因此在图7中所示接收器Rx2中,正脉冲确定电路12根据检测结果d1’、d2’输出确定结果s1,通过延迟检测结果d1、d2的下降来获得的检测结果d1’、d2’。类似地,负脉冲确定电路13根据检测结果d1’、d2’输出确定结果s2,通过延迟检测结果d1、d2的下降来获得的检测结果d1’、d2’。因此,接收器Rx2防止错误地获取具有正幅度的反脉冲作为正常脉冲信号。下文给出细节。在正脉冲确定部22中,延迟电路15使检测结果d2’在检测结果d2的上升(时间t8)之后立即上升(时间t8),并且使检测结果d2’在检测结果d2的下降(时间t9)之后流逝预定延迟时间时下降(时间t11)。另外,延迟电路15使检测结果d1’在检测结果d1的上升(时间t10)之后立即上升(时间t10)并且使检测结果d1’在检测结果d1的下降(时间t12)的下降之后流逝预定延迟时间时下降(时间t14)。在正脉冲确定部22中,正脉冲确定电路12在检测结果d2(d2’)上升的时刻与检测结果d1’、d2’均在L电平的时刻之间的时间间隔期间连续输出L电平确定结果s1(时间t8到时间t14)。实际上,正脉冲确定部22根据图9的状态转变图操作。将不描述正脉冲确定部22在时间t8与时间t14之间执行的操作,因为它与负脉冲确定部23在时间t1与时间t7之间执行的操作相同。然而,应当将“检测结果d1”、“检测结果d2”、“检测结果d1”’和“检测结果d2’”分别解读为“检测结果d2”、“检测结果d1”、“检测结果d2”’和“检测结果d1’”,并且应当将“确定结果s2”解读为“确定结果s1”。同时,在负脉冲确定部23中,延迟电路16使检测结果d2’在检测结果d2的上升(时间t8)之后立即上升(时间t8)并且使检测结果d2’在检测结果d2的下降(时间t9)之后流逝预定延迟时间时下降(时间t11)。另外,延迟电路16使检测结果d1’在检测结果d1的上升(时间t10)之后立即上升(时间t10)并且使检测结果d1’在检测结果d1的下降(时间t12)之后流逝在预定延迟时间时下降(时间t14)。在负脉冲确定部23中,负脉冲确定电路13在至少检测结果d2上升的时刻与检测结果d2在H电平的时刻之间的时间间隔期间输出H电平确定结果s2(时间t8到时间t10),并且在检测结果d1(d1’)上升的时刻与检测结果d1’、d2’均在L电平的时刻之间的时间间隔期间连续输出L电平确定结果s2(时间t10到时间t14)。实际上,负脉冲确定部23根据图9的状态转变图操作。将不描述负脉冲确定部23在时间t8与时间t14之间执行的操作,这是因为它与正脉冲确定部22在时间t1与时间t7之间执行的操作相同。然而,应当将“检测结果d1”、“检测结果d2”、“检测结果d1”’和“检测结果d2”’分别解读为“检测结果d2”、“检测结果d1”、“检测结果d2”’和“检测结果d1”’,并且应当将“确定结果s1”解读为“确定结果s2”。锁存电路14使输出数据VO与确定结果s1的上升同步上升(时间t1)并且使输出数据VO与确定结果s2的上升同步下降(时间t4)。如上文描述的那样,在接收器Rx2中,正脉冲确定电路12和负脉冲确定电路13根据检测结果d1’、d2’分别输出确定结果s1、s2,通过延迟检测结果d1、d2的下降来获得的检测结果d1’、d2’。检测结果d1’、d2’均在L电平的时段不存在于检测结果d1’(或者d2’)由于正脉冲信号而在H电平的时段与检测结果d2’(d1’)由于反脉冲而在H电平的时段之间。因而接收器Rx2可以准确接收(再现)数据,因为它可以补偿在检测到正脉冲信号的时刻与检测到反脉冲的时刻之间的任何时间滞后。参照图10A,在检测结果d2’在H电平的时刻与检测结果d1’、d2’均在L电平的时刻之间的时段(第一时段)是在时间t8与时间t14之间的时段以及在时间t3与时间t7之间的时段。在检测结果d1’在H电平的时刻与检测结果d1’、d2’均在L电平的时刻之间的时段(第二时段)是在时间t1与时间t7之间的时段以及在时间t10与时间t14之间的时段。图10A用来描述其中检测到具有负幅度的反脉冲(时间t3到时间t5)并且检测到具有正幅度的反脉冲(时间t10到时间t12)的情况。然而,例如根据阈值电压Vth+、Vth-的设置和操作条件(温度和供电电压)可能不会检测具有负或者正幅度的反脉冲。即使在这样的情况下,自然的是接收器Rx2可以准确接收数据。图10B是图示接收器Rx2的另一操作的时序图。图10B的时序图与图10A的时序图不同在于未检测反脉冲。图10B也指示接收器Rx2用高准确性接收(再现)数据。将不描述在图10B的时序图中描绘的其他操作,因为它与图10A中描绘的操作相同。(延迟电路15、16的第一示例性详细配置)现在将描述延迟电路15、16的第一示例性详细配置。下文将代表性地描述延迟电路15,因为延迟电路15、16具有相同电路配置。图11是图示延迟电路15的示例性详细配置的图。图11中所示延迟电路15包括非OR电路(下文简称为NOR电路)151至153、161至163、非AND电路(下文简称为NAND电路)154、155、164、165和反相器电路(下文简称为INV电路)156、166。NOR电路151输出检测结果d1的非OR。NAND电路154输出NOR电路151的输出的非AND。NOR电路152输出NAND电路154的输出的非OR。NAND155输出NOR电路152的输出的非AND。NOR电路153输出NAND电路155的输出的非OR。INV电路156输出NOR电路153的输出的反相信号作为检测结果d1’。NOR电路161输出检测结果d2的非OR。NAND电路164输出NOR电路161的输出的非AND。NOR电路162输出NAND电路164的输出的非OR。NAND电路165输出NOR电路162的输出的非AND。NOR电路163输出NAND电路165的输出的非OR。INV电路166输出NOR电路163的输出的反相信号作为检测结果d2’。由于图11中所示延迟电路15具有上文描述的电路配置,所以它通过将检测结果d1、d2的下降相对于它们的上升显著延迟来输出检测结果d1’、d2’。(延迟电路15、16的第二示例性详细配置)现在将描述延迟电路15、16的第二示例性详细配置。下文将代表性地描述延迟电路15,因为延迟电路15、16具有相同电路配置。图12是图示延迟电路15的示例性详细配置的图。图12中所示延迟电路15包括P沟道MOS晶体管(下文简称为晶体管)MP11、MP12、MP21、MP22和N沟道MOS晶体管(下文简称为晶体管)MN11、MN12、MN21、MN22。晶体管MP11、MP21、MN12、MN22的导通电阻分别高于晶体管MN11、MN21、MP12、MP22的导通电阻。晶体管MP11、MN11形成第一反相器。晶体管MP12、MN12形成第二反相器。第一反相器输出检测结果d1的反相信号。第二反相器输出第一反相器的输出的反相信号作为检测结果d1’。晶体管MP21、MN21形成第三反相器。晶体管MP22、MN22形成第四反相器。第三反相器输出检测结果d2的反相信号。第四反相器输出第三反相器的输出的反相信号作为检测结果d2’。在图12中所示延迟电路15中,当检测结果d1上升时,具有低导通电阻的晶体管MN11、MP12导通,并且具有高导通电阻的MP11、MN12关断。因此,检测结果d1’在相对早的定时上升。类似地,在图12中所示延迟电路15中,在检测结果d2上升时,具有低导通电阻的晶体管MN21、MP22导通并且具有高导通电阻的晶体管MP21、MN22关断。因此,检测结果d2’在相对早的定时上升。同时,在图12中所示延迟电路15中,在检测结果d1上升时,具有高导通电阻的晶体管MP11、MN12导通,并且具有低导通电阻的晶体管MN11、MP12关断。因此,检测结果d1’在相对晚的定时上升。类似地,在图12中所示延迟电路15中,在检测结果d2上升时,具有高导通电阻的晶体管MP21、MN22导通,并且具有低导通电阻的晶体管MN21、MP22关断。因此,检测结果d2’在相对晚的定时上升。由于图12中所示延迟电路15具有上文描述的电路配置,所以它通过将检测结果d1、d2的下降相对于它们的上升显著延迟来输出检测结果d1’、d2’。图13是图示接收器Rx2在正脉冲确定电路12和负脉冲确定电路13被如图5中所示那样配置时执行的操作的时序图。在图13的时序图中,也描绘每个SR锁存电路121、131的输出信号。将不描述图13的其他部分,因为它与图10A中描绘的其他部分相同。如上文描述的那样,根据本实施例的接收器Rx2提供与根据第一实施例的接收器相同的优点。另外,在根据本实施例的接收器Rx2中,正脉冲确定电路12和负脉冲确定电路13根据检测结果d1’、d2’分别输出确定结果s1、s2,通过延迟检测结果d1、d2的下降来获得的检测结果d1’、d2’。因此,接收器Rx2可以准确接收(再现)数据,因为它可以补偿在检测到正常脉冲信号的时刻与检测到反脉冲的时刻之间的任何时间滞后。另外,即使当利用在检测到正常脉冲信号之后的时间滞后来检测多个噪声分量(包括反脉冲)时,根据本实施例的接收器Rx2仍然可以准确接收数据,因为它可以通过延迟噪声分量引起的检测结果d1、d2的下降来补偿时间滞后。第三实施例图14是图示半导体集成电路3的示例性配置的框图,该半导体集成电路包括根据本发明的第三实施例的接收器Rx3以形成隔离器。现在将详细描述第三实施例。图14中所示半导体集成电路3与图1中所示半导体集成电路1不同在于前者包括接收器Rx3来取代接收器Rx1。将不描述图14中所示半导体集成电路3的其他部分的配置,因为它与图1中所示半导体集成电路1的其他部分的配置相同。接收器Rx3与接收器Rx1不同在于前者包括正脉冲确定电路32来取代正脉冲确定电路12以及负脉冲确定电路33来取代负脉冲确定电路13。正脉冲确定电路32确定脉冲检测电路11检测到的具有正幅度的脉冲信号。正脉冲确定电路32不确定具有正幅度的脉冲信号为正常脉冲信号直到在检测到具有负幅度的脉冲信号之后流逝预定时段。更具体而言,正脉冲确定电路32在检测结果d2在H电平之后的预定时段期间输出L电平(第一逻辑值)确定结果(第一确定结果)s1,并且如果检测结果d1在其他时段期间在H电平则输出H电平(第二逻辑值)确定结果(第一确定结果)s1。负脉冲确定电路33确定脉冲检测电路11检测到的具有负幅度的脉冲信号。负脉冲确定电路33不确定具有负幅度的脉冲信号为正常脉冲信号直到在检测到具有正幅度的脉冲信号之后流逝预定时段。更具体而言,负脉冲确定电路33在检测结果d1在H电平之后的预定时段期间输出L电平(第一逻辑值)确定结果(第二确定结果)s2,并且如果检测结果d2在其他时段期间在H电平则输出H电平(第二逻辑值)确定结果(第二确定结果)s2。图15是图示正脉冲确定电路32和负脉冲确定电路33的示例性详细配置的图。参照图15,正脉冲确定电路32包括延迟电路(第一延迟电路)321和AND电路322。延迟电路321通过将输入信号相对于它的上升显著延迟它来输出它的下降。负脉冲确定电路33包括延迟电路(第二延迟电路)331和AND电路332。延迟电路331通过将输入信号相对于它的上升显著延迟它来输出它的下降。延迟电路321通过将脉冲检测电路11的检测结果d2的下降相对于它的上升显著延迟来输出检测结果d2’。通过使用在例如图11和12中所示延迟电路15(16)的配置中包括的路径来形成延迟电路321。AND电路322输出脉冲检测电路11的检测结果d1和检测结果d2’的反相信号的逻辑AND作为确定结果s1。因此,正脉冲确定电路32在检测结果d2’的上升期间掩蔽检测结果d1。延迟电路331通过将脉冲检测电路11的检测结果d1的下降相对于它的上升显著延迟来输出检测结果d1’。通过使用在例如图11和12中所示延迟电路15(16)的配置中包括的路径来形成延迟电路331。AND电路332输出脉冲检测电路11的检测结果d2和检测结果d1’的反相信号的逻辑AND作为确定结果s2。因此,负脉冲确定电路33在检测结果d1’的上升期间掩蔽检测结果d2。将不描述接收器Rx3的其他部分的电路配置,因为它与接收器Rx1的其他部分的电路配置相同。(正脉冲确定电路32和负脉冲确定电路33的状态转变图)图16是正脉冲确定电路32(负脉冲确定电路33)的状态转变图。图16的状态转变图与图9的状态转变图不同在于删除转变T43。更具体而言,正脉冲确定电路32从延迟等待状态(ST4)恒定地向稳定状态(ST1)转变而未向锁定状态转变。类似地,负脉冲确定电路33从延迟等待状态(ST4)向稳定状态(ST1)恒定转变而未向锁定状态转变。将不描述图16中所示其他转变,因为它们与图9中描绘的其他转变相同。如上文描述的那样,正脉冲确定电路32和负脉冲确定电路33从延迟等待状态恒定地向稳定状态转变而未向锁定状态转变。因此,延迟等待状态需要持续充分长的时间段以便消除在接收信号VR中生成的噪声分量。(时序图)图17A是图示接收器Rx3的操作的时序图。可以不仅在变压器用作AC耦合元件ISO1时而且在例如电容器或者GMS元件用作AC耦合元件ISO1时执行图17A中描绘的操作。图17A的时序图与图10A的时序图不同在于检测结果d1’的下降时间(t4’,t14)和检测结果对d2’的下降时间(t7,t11’)比在图10A的时序图中指示的下降时间更晚。另外,正脉冲确定电路32在检测结果d2’的上升期间掩蔽检测结果d2。因此,正脉冲确定电路32仅在时间t1与时间t2之间的时段期间输出H电平确定结果s1。同时,负脉冲确定电路33在检测结果d1’的上升期间掩蔽检测结果d2。因此,负脉冲确定电路33仅在时间t8与时间t9之间的时段期间输出H电平确定结果s2。将不描述图17A的时序图中指示的其他操作,因为它与图10A中指示的其他操作基本上相同。参照图17A,在检测结果d2在H电平之后的预定时段是在时间t8与时间t11’之间的时段和在时间t3与时间t7之间的时段。另外,在检测结果d1在H电平之后的预定时段是在时间t1与时间t4’之间的时段和在时间t10与时间t14之间的时段。参照图17A给出的描述基于检测到具有负幅度的反脉冲(时间t3到时间t5)以及检测到具有正幅度的反脉冲(时间t1O到时间t12)这样的假设。然而,例如根据阈值电压Vth+、Vth-的设置和操作条件(温度和供电电压)可以不会检测具有负或者正幅度的反脉冲。即使在这样的情况下,自然的是接收器Rx3可以准确接收数据。图17B是图示接收器Rx3的另一操作的时序图。图17B的时序图与图17A的时序图不同在于未检测反脉冲。图17B也指示接收器Rx3用高准确性接收(再现)数据。将不描述图17B的时序图中描绘的其他操作,因为它与图17A中描绘的其他操作相同。如上所述,根据本实施例的接收器Rx3不将任何脉冲信号确定为正常脉冲信号直到在检测到具有正或者负幅度的脉冲信号并且将其确定为正常脉冲信号之后流逝预定时段。因此,根据本实施例的接收器Rx3提供与第一和第二实施例提供的优点等效的优点。如更早描述的那样,在检测到具有正或者负幅度的脉冲信号并且将其确定为正常脉冲信号之后,根据第一或者第二实施例的接收器在未检测到具有正幅度的脉冲信号也未检测到具有负幅度的脉冲信号二者之前不将任何脉冲信号确定为正常脉冲信号。因此,根据第一或者第二实施例的接收器可以消除在接收信号VR中生成的噪声分量(包括反脉冲)。这使得有可能用高准确性接收(再现)数据。在这一实例中,根据第一或者第二实施例的接收器不同于相关技术不具有用于模拟电压比较的专用电路并且用正脉冲确定电路和负脉冲确定电路实行数字控制。因此,可以通过使用小规模电路配置来准确接收数据。另外,即使在利用在检测到正常脉冲信号之后的时间滞后来检测包括反脉冲的噪声分量时,根据第二实施例的接收器仍然可以通过延迟脉冲检测电路的检测结果的下降来准确接收数据。另外,根据第三实施例的接收器在检测到具有正或者负幅度的脉冲信号并且将其确定为正常脉冲信号之后流逝预定时段之前不将任何脉冲信号确定为正常脉冲信号。因而,根据第三实施例的接收器提供与第一和第二实施例提供的优点等效的优点。(半导体集成电路1至3的备选实现方式)半导体集成电路1至3的实现方式不限于图2中描绘的实现方式。半导体集成电路1现在将作为代表性例子用来参照图18至25描述半导体集成电路1至3的备选实现方式。图18至23示出其中变压器用作AC耦合元件ISO1的备选实现方式。图24示出其中电容器用作AC耦合元件ISO1的一个备选实现方式。图25示出其中GMR元件用作AC耦合元件ISO1的备选实现方式。在图18中所示实现方式中,在半导体芯片CHP0之上形成传输器Tx1以及配置AC耦合元件ISO1的初级和次级线圈L11、L12,并且在半导体芯片CHP1之上形成接收器Rx1。另外,在半导体芯片CHP0之上形成将耦合到次级线圈L12的两端的焊盘。另外,在半导体芯片CHP1之上形成将耦合到接收器Rx1的输入的焊盘。接收器Rx1经过这些焊盘和键合接线W耦合到在半导体芯片CHP0之上形成的次级线圈L12。在图18中所示实现方式中,在单个半导体芯片中竖直堆叠的第一接线层中和第二接线层中分别形成初级线圈L11和次级线圈L12。在图19中所示实现方式中,在半导体芯片CHP0之上形成传输器Tx1,在半导体芯片CHP1之上形成接收器Rx1,并且在与半导体芯片CHP0、CHP1不同的半导体芯片CHP3之上形成配置AC耦合元件ISO1的初级和次级线圈L11、L12。另外,在半导体芯片CHP0之上形成将耦合到传输器Tx1的输出的焊盘。在半导体芯片CHP1之上形成将耦合到接收器Rx1的输入的焊盘。另外,在半导体芯片CHP3之上形成将耦合到初级线圈L11的两端的焊盘和将耦合到次级线圈L12的两端的焊盘。传输器Tx1经过这些焊盘和键合接线W耦合到在半导体芯片CHP3之上形成的初级线圈。接收器Rx1经过这些焊盘和键合接线W耦合到在半导体芯片CHP3之上形成的次级线圈L12。在图19中所示实现方式中,在单个半导体芯片中竖直堆叠的第一接线层中和第二接线层中分别形成初级线圈L11和次级线圈L12。在图20中所示实现方式中,在半导体芯片CHP0之上形成传输器Tx1和初级线圈L11,在半导体芯片CHP1之上形成接收器Rx1和次级线圈,并且堆叠半导体芯片CHP0和半导体芯片CHP1。另外,在堆叠半导体芯片CHP0和半导体芯片CHP1之时,初级线圈L11的中心与次级线圈L12的中心对准。在图21中所示实现方式中,在共同半导体芯片CHP4之上形成传输器Tx1、接收器Rx1以及配置AC耦合元件ISO1的初级和次级线圈L11、L12。在图21中所示例子中,在半导体芯片CHP4中竖直堆叠的第一接线层中和第二接线层中分别形成初级线圈L11和次级线圈L12。另外,在其中设置传输器Tx1的区域和在其中设置接收器Rx1的区域通过在半导体芯片CHP4的衬底中形成的绝缘层相互隔离。图22和23是图示图21中所示半导体芯片CHP4的衬底的横截面图。在图22中所示例子中,在其中形成传输器Tx1的区域和在其中形成接收器Rx1的区域通过绝缘层相互电隔离。在其中形成接收器Rx1的区域中设置初级线圈L11和次级线圈L12。同时,在图23中所示例子中,在其中形成传输器Tx1的区域和在其中形成接收器Rx1的区域通过绝缘层相互电隔离。在其中形成传输器Tx1的区域中设置初级线圈L11和次级线圈L12。图24示出其中电容器取代在图2中所示实现方式中用作AC耦合元件ISO1的变压器的情况。更具体而言,图24示出电容器的一个电极C11取代线圈L11并且电容器的另一电极C12取代线圈L12的情况。图25示出其中GMR元件取代在图2中所示实现方式中用作AC耦合元件ISO1的变压器的情况。更具体而言,图25示出其中原样使用线圈L11并且GMR元件R12取代线圈L12的情况。如更早提到的那样,未具体限制AC耦合元件ISO1的类型和设置。虽然在半导体芯片上形成AC耦合元件ISO1这样的假设下给出上文描述,但是可以设置AC耦合元件ISO1作为外部部分。(应用于产品的例子)根据第一、第二或者第三实施例的半导体集成电路例如控制功率晶体管。在这一实例中,根据第一、第二或者第三实施例的半导体集成电路通过根据接收器再现的数据VO实行对功率晶体管的通-断控制来控制在功率供应与负载之间的传导。另外,根据第一、第二或者第三实施例的半导体集成电路适用于如例如图26中所示驱动电动机(负载)的逆变器。图26中所示逆变器的高和低侧各自具有用于根据从微计算机输出的PWM调制传输数据(例如UH、UL)(参见图27)实行对流向电动机的电流(例如IU)的模拟控制的三个门驱动器。(与相关技术比较)在“A2.5kVisolation35kV/usCMR250Mbps0.13mA/MbpsdigitalisolatorinstandardCMOSwithanon-chipsmalltransformer″(S.Kaeriyama,S.Uchida,M.Furumiya,M.Okada,M.Mizuno,2010SymposiumonVLSICircuits,TechnicalDigestofTechnicalPapers,2010,第197-198页)中公开的半导体集成电路比较具有正幅度的脉冲信号的幅度与具有负幅度的脉冲信号的幅度以确定哪个脉冲信号是表示数据转变的正常脉冲信号。然而,这一相关技术的半导体集成电路不能抑制电路尺寸增加,因为它需要用于模拟电压比较的专用电路(具体为无源元件)。此外,例如由于难以调整这一相关技术的半导体集成电路的特性而不能容易地设计它。用于模拟电压比较的专用电路例如是参考电压生成器电路、电阻性元件、电容性元件或者峰值保持电路。另一方面,根据第一、第二或者第三实施例的接收器不同于向关技术可以容易抑制电路尺寸增加,因为它数字地确定正常脉冲信号。另外,可以相对容易地涉及根据第一、第二或者第三实施例的接收器,因为它提供数字控制。另外,相关技术的半导体集成电路要求反脉冲的幅度充分小于正常脉冲信号的幅度。这使得有必要微调流向传输线圈的电流。另一方面,根据第一、第二或者第三实施例的接收器消除反脉冲而不管它的幅度。这避免了微调流向传输线圈的电流的必要性。尽管已经在优选实施例方面具体描述本发明的发明人设想的本发明,但是将理解本发明不限于那些优选实施例,而是延及仍落入所附权利要求的范围内的各种修改。已经在正脉冲确定电路和负脉冲确定电路具有相同电路配置这样的假设下描述第一至第三实施例。然而,本发明不限于这样的配置。本发明也适用于其中正脉冲确定电路和负脉冲确定电路具有相同功能的不同配置。在上文已经描述的第一至第三实施例中,正脉冲确定电路在第一时段期间输出L电平确定结果s1。如果在除了第一时段之外的时段期间检测到具有正幅度的脉冲信号,则正脉冲确定电路输出H电平确定结果s1。另外,负脉冲确定电路在第二时段期间输出L电平确定结果s2。如果在除了第二时段之外的时段期间检测到具有负幅度的脉冲信号,则负脉冲确定电路输出H电平确定结果。然而,确定结果s1、s2的逻辑值被临时确定。因此,正和负脉冲确定电路中的任何一个电路或者二者只要它们落入所附权利要求的范围内就可以输出反逻辑值的确定结果s1、s2。在这一情况下,适当时修改下游数据生成部的配置。例如根据前述实施例的接收器包括:脉冲检测电路、正脉冲确定电路、负脉冲确定电路、以及数据生成部。脉冲检测电路检测从传输器经过AC耦合元件传输的具有正幅度的脉冲信号和具有负幅度的脉冲信号。正脉冲确定电路在第一时段期间输出第一逻辑值的第一确定结果,第一时段是在检测到具有负幅度的脉冲信号的时刻与未检测到具有正幅度的脉冲信号也未检测到具有负幅度的脉冲信号的时刻之间的时间间隔,并且如果在除了第一时段之外的时段期间检测到具有正幅度的脉冲信号则输出第二逻辑值的第一确定结果。负脉冲确定电路在第二时段期间输出第一和第二逻辑值中的一个逻辑值的第二确定结果,第二时段是在检测到具有正幅度的脉冲信号的时刻与未检测到具有正幅度的脉冲信号也未检测到具有负幅度的脉冲信号的时刻之间的时间间隔,并且如果在除了第二时段之外的时段期间检测到具有负幅度的脉冲信号则输出第一和第二逻辑值中的另一逻辑值的第二确定结果。数据生成部根据第一和第二确定结果生成数据。例如在图5中示出用于实施上述接收器的具体电路配置。更具体而言,根据前述实施例的接收器包括:脉冲检测电路,检测从传输器经过AC耦合元件传输的具有正幅度的脉冲信号和具有负幅度的脉冲信号并且分别输出检测到的脉冲信号作为第一和第二检测信号;正脉冲确定电路,输出第一确定结果;负脉冲确定电路,输出第二确定结果;以及数据生成部,根据第一和第二确定结果生成数据。正脉冲确定电路包括:第一SR锁存电路,其使用置位输入端子以输入第二检测结果、使用复位输入端子以输入第一检测结果的反相信号并且使用输出端子以输出第一中间信号;以及第一逻辑AND电路,其输出第一中间信号的反相信号和第一检测结果的逻辑AND作为第一确定结果。负脉冲确定电路包括:第二SR锁存电路,其使用置位输入端子以输入第一检测结果、使用复位输入端子以输入第二检测结果的反相信号并且使用输出端子以输出第二中间信号;以及第二逻辑AND电路,其输出第二中间信号的反相信号和第二检测结果的逻辑AND作为第二确定结果。另外,例如根据前述实施例的接收器包括:脉冲检测电路、正脉冲确定电路、负脉冲确定电路、以及数据生成部。脉冲检测电路检测从传输器经过AC耦合元件传输的具有正幅度的脉冲信号和具有负幅度的脉冲信号。正脉冲确定电路在检测到具有负幅度的脉冲信号之后的预定时段期间输出第一逻辑值的第一确定结果,并且如果在除了预定时段之外的时段期间检测到具有正幅度的脉冲信号则输出第二逻辑值的第一确定结果。负脉冲确定电路在检测到具有正幅度的脉冲信号之后的预定时段期间输出第一和第二逻辑值中的一个逻辑值的第二确定结果,并且如果在除了预定时段之外的时段期间检测到具有负幅度的脉冲信号则输出第一和第二逻辑值中的另一逻辑值的第二确定结果。数据生成部根据第一和第二确定结果生成数据。例如在图15中示出用于实施上述接收器的具体电路配置。更具体而言,根据前述实施例的接收器包括:脉冲检测电路,其检测从传输器经过AC耦合元件传输的具有正幅度的脉冲信号和具有负幅度的脉冲信号,并且分别输出检测到的脉冲信号作为第一和第二检测结果;正脉冲确定电路,其输出第一确定结果;负脉冲确定电路,其输出第二确定结果;以及数据生成部,其根据第一和第二确定结果生成数据。正脉冲确定电路包括:第一延迟电路、以及第一逻辑AND电路。第一延迟电路用延迟输出指示尚未检测到具有负幅度的脉冲信号的第二检测结果的部分。第一逻辑AND电路输出第一延迟电路延迟的第二检测结果的反相信号和第一检测结果的逻辑AND作为第一确定结果。负脉冲确定电路包括:第二延迟电路、以及第二逻辑AND电路。第二延迟电路用延迟输出指示尚未检测到具有正幅度的脉冲信号的第一检测结果的部分。第二逻辑AND电路输出第二延迟电路延迟的第一检测结果的反相信号的和第二检测结果的逻辑AND作为第二确定结果。
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1