1.一种用于电功率控制的开关器件的驱动电路,包括:
驱动器电路单元,其连接到所述开关器件并被配置为控制所述开关器件处于接通状态或断开状态;
第一逻辑器件,其连接到所述开关器件和所述驱动器电路单元并被配置为将关于所述开关器件的接通控制信号或断开控制信号发送到所述驱动器电路单元或者被配置为将检测所述开关器件的接通状态或断开状态的监视信号提供给所述驱动器电路单元;
第二逻辑器件,其连接到所述开关器件和所述第一逻辑器件并被配置为将关于所述开关器件的接通控制信号或断开控制信号发送到所述第一逻辑器件或者被配置为将检测所述开关器件的接通状态或断开状态的监视信号提供给所述第一逻辑器件;以及
控制器,其连接到所述第一逻辑器件和所述第二逻辑器件并被配置为将关于所述开关器件的接通控制指令信号或断开控制指令信号提供给所述第一逻辑器件和所述第二逻辑器件中的至少一个。
2.根据权利要求1所述的驱动电路,其中,所述驱动器电路单元包括多个驱动器电路,所述多个驱动器电路共同重复地连接到所述开关器件并被配置为控制所述开关器件接通或断开。
3.根据权利要求1所述的驱动电路,其中,所述第一逻辑器件和所述第二逻辑器件连接到所述开关器件的栅极和集电极以便接收检测所述开关器件的接通状态或断开状态的所述监视信号。
4.根据权利要求3所述的驱动电路,其中,还包括:
各电平向下移位器,其分别连接在所述第二逻辑器件与所述开关器件的所述栅极之间、连接在所述第二逻辑器件与所述开关器件的所述集电极之间以及连接在所述第一逻辑器件与所述开关器件的所述栅极之间并且被配置为降低所述监视信号的电压电平。
5.根据权利要求1所述的驱动电路,其中,当分别从所述第一逻辑器件和所述第二逻辑器件接收到的关于所述开关器件的所述接通状态或所述断开状态的所述监视信号彼此不同时,所述控制器确定在所述第一逻辑器件和所述第二逻辑器件中的一个中发生异常。
6.根据权利要求1所述的驱动电路,其中,所述控制器基于分别从所述第一逻辑器件和所述第二逻辑器件接收到的所述接通控制指令信号或所述断开控制指令信号和关于所述开关器件的所述接通状态或所述断开状态的所述监视信号来确定所述第一逻辑器件和所述第二逻辑器件中发生异常的逻辑器件。
7.根据权利要求1所述的驱动电路,其中,所述第一逻辑器件和所述第二逻辑器件中的每个被配置有以下中的一个:现场可编程门阵列(FPGA)、微机单元(MCU)、复杂可编程逻辑器件(CPLD)以及专用集成电路(ASIC)。
8.根据权利要求4所述的驱动电路,其中,所述各电平向下移位器被配置有以下中的一个:电阻器轨道、比较器和运算放大器。