一种高压运算放大器使用低压输入器件的保护电路的制作方法

文档序号:25177294发布日期:2021-05-25 14:50阅读:196来源:国知局
一种高压运算放大器使用低压输入器件的保护电路的制作方法

本发明涉及高压运算放大器芯片电路技术,特别是一种高压运算放大器使用低压输入器件的保护电路,通过辅助共模电路与低压主输入对器件pmos管的组合,能够使得所述低压主输入对的两个四端器件中任意两个端口的电压均不超过极限,例如不超过5v,从而改善高压运算放大器失调电压分布和保护主输入对低压器件。



背景技术:

高压运算放大器因为涉及到高压差分输入和高压差分输出,通常采用高压差分输入对以匹配高压输出差分对。但是高压差分输入对相比低压输入差分对芯片面积占用较大,不利于集成度的提高,并且低压输入差分对的耐受电压通常不超过5v,很容易被10v量级的高压损坏。因此,高压差分对会加重输入差分对不匹配问题,导致高压运算放大器失调电压分布变差。本发明人认为,如果通过辅助共模电路与低压主输入对器件pmos管的组合,就能够使得所述低压主输入对的两个四端器件中任意两个端口的电压均不超过极限,例如不超过5v,从而改善高压运算放大器失调电压分布和保护主输入对低压器件。有鉴于此,本发明人完成了本发明。



技术实现要素:

本发明针对现有技术中存在的缺陷或不足,提供一种高压运算放大器使用低压输入器件的保护电路,通过辅助共模电路与低压主输入对器件pmos管的组合,能够使得所述低压主输入对的两个四端器件中任意两个端口的电压均不超过极限,例如不超过5v,从而改善高压运算放大器失调电压分布和保护主输入对低压器件。

本发明的技术方案如下:

一种高压运算放大器使用低压输入器件的保护电路,其特征在于,包括低压主输入对器件和与主输入对输入电压共模的辅助共模电路,所述辅助共模电路使得所述低压主输入对器件承受的所述输入电压被部分平衡。

所述低压主输入对器件包括衬底互连且源极互连的第七pmos管和第八pmos管,所述第八pmos管的源极经第八源端电压节点通过第三电流源连接电源电压端,所述第七pmos管的栅极连接运放负向输入端,所述第八pmos管的栅极连接运放正向输入端,所述第七pmos管的漏极连接第九pmos管的源极,所述第八pmos管的漏极连接第十pmos管的源极,所述第九pmos管和所述第十pmos管栅极互连后连接第六栅端电压节点,所述第九pmos管的漏极连接差分对正向输出端,所述第十pmos管的漏极连接差分对负向输出端。

所述辅助共模电路包括衬底互连且源极互连的第四pmos管和第五pmos管,所述第四pmos管的源极经第四源端电压节点通过第二电阻连接第三pmos管的栅漏互连节点,所述第三pmos管的源极连接第一源端电压节点,所述第一源端电压节点分别连接所述第三pmos管的衬底、所述第四pmos管的衬底和所述第七pmos管的衬底,所述第四pmos管的栅极连接运放正向输入端,所述第五pmos管的栅极连接运放负向输入端,所述第四pmos管和第五pmos管漏极互连后连接第四漏端电压节点。

所述第一源端电压节点通过第二电流源连接电源电压端。

所述第四漏端电压节点连接第六pmos管的源极,所述第六pmos管的栅极连接所述第六栅端电压节点,所述第六pmos管的漏极连接接地端。

所述第六栅端电压节点一路通过第一电流源连接接地端,另一路通过第一电阻连接第二pmos管的栅漏互连节点,所述第二pmos管的源极连接第一pmos管的栅漏互连节点,所述第一pmos管的源极连接所述第一源端电压节点。

本发明的技术效果如下:本发明一种高压运算放大器使用低压输入器件的保护电路,采用了辅助共模电路与低压主输入对器件pmos管的组合,在低压主输入对器件pmos管的源端、衬底和各漏端均产生了电压节点,各节点电压能够使得所述低压主输入对器件承受的所述输入电压被部分平衡,从而有利于改善高压运算放大器失调电压分布和保护主输入对低压器件。

附图说明

图1是实施本发明一种高压运算放大器使用低压输入器件的保护电路结构示意图。高压运算放大器是指运放输入端电压范围在10v量级,低压输入器件是指耐压一般不超过5v。图1中mp1、mp6、mp9、mp10均为高压pmos管。mp7、mp8为低压pmos管,是高压运算放大器的主输入对,inp和inn均在高压范围(10v量级)。

附图标记列示如下:vdd-电源电压端或电源电压;vss-接地端;inp-运放正向输入端;inn-运放负向输入端;outp-差分对正向输出端;outn-差分对负向输出端;i0~i2-第一至第三电流源;r1~r2-第一至第二电阻;mp1~mp10-第一至第十pmos管;vbulk_p-第一源端电压节点;vbulk_n-第六栅端电压节点;vc_p1-第四源端电压节点(共模电压);vc_p2-第四漏端电压节点;vc_p-第八源端电压节点;inp0a-第七漏端电压节点;inn0a-第八漏端电压节点。

具体实施方式

下面结合附图(图1)对本发明进行说明。

图1是实施本发明一种高压运算放大器使用低压输入器件的保护电路结构示意图。如图1所示,一种高压运算放大器使用低压输入器件的保护电路,包括低压主输入对器件(例如,mp7、mp8低压pmos管)和与主输入对输入电压(例如运放负向输入电压inn,运放正向输入电压inp)共模的辅助共模电路(例如,mp4、mp5等pmos管构成的电路,输入电压也为inp和inn),所述辅助共模电路使得所述低压主输入对器件承受的所述输入电压被部分平衡(例如第八漏端电压inn0a,第七漏端电压inp0a,第八源端电压和第七源端电压vc_p,mp7、mp8的衬底电压vbulk_p等,使得主输入对mp7、mp8这两个四端器件中任意两个端口的电压不超过极限,从而改善运算放大器失调电压分布和保护主输入对低压器件mp7、mp8)。

所述低压主输入对器件包括衬底互连且源极互连的第七pmos管mp7和第八pmos管mp8,所述第八pmos管mp8的源极经第八源端电压节点vc_p通过第三电流源i2连接电源电压端vdd,所述第七pmos管mp7的栅极连接运放负向输入端inn,所述第八pmos管mp8的栅极连接运放正向输入端inp,所述第七pmos管mp7的漏极连接第九pmos管mp9的源极,所述第八pmos管mp8的漏极连接第十pmos管mp10的源极,所述第九pmos管mp9和所述第十pmos管mp10栅极互连后连接第六栅端电压节点vbulk_n,所述第九pmos管mp9的漏极连接差分对正向输出端outp,所述第十pmos管mp10的漏极连接差分对负向输出端outn。所述辅助共模电路包括衬底互连且源极互连的第四pmos管mp4和第五pmos管mp5,所述第四pmos管mp4的源极经第四源端电压节点vc_p1通过第二电阻r2连接第三pmos管mp3的栅漏互连节点,所述第三pmos管mp3的源极连接第一源端电压节点vbulk_p,所述第一源端电压节点vbulk_p分别连接所述第三pmos管mp3的衬底、所述第四pmos管mp4的衬底和所述第七pmos管mp7的衬底,所述第四pmos管mp4的栅极连接运放正向输入端inp,所述第五pmos管mp5的栅极连接运放负向输入端inn,所述第四pmos管mp4和第五pmos管mp5漏极互连后连接第四漏端电压节点vc_p2。所述第一源端电压节点vbulk_p通过第二电流源i1连接电源电压端vdd。所述第四漏端电压节点vc_p2连接第六pmos管mp6的源极,所述第六pmos管mp6的栅极连接所述第六栅端电压节点vbulk_n,所述第六pmos管mp6的漏极连接接地端vss。所述第六栅端电压节点vbulk_n一路通过第一电流源i0连接接地端vss,另一路通过第一电阻r1连接第二pmos管mp2的栅漏互连节点,所述第二pmos管mp2的源极连接第一pmos管mp1的栅漏互连节点,所述第一pmos管mp1的源极连接所述第一源端电压节点vbulk_p。

本发明通过辅助电路与主输入对电路的组合,能够使得主输入对的两个四端器件中任意两个端口的电压不超过极限,从而改善运算放大器失调电压分布。参考图1,mp7与mp8是运算放大器的主输入对,决定着运算放大器失调电压等主要参数。mp7与mp8选择为低压器件,我们要保证mp7与mp8这个四端器件任意两个端口的电压不能超过极限(例如不超过5v)。inn与inp是运算放大器的输入端,电压范围为高压(例如10v量级)。首先由mp4与mp5构成的辅助电路将inn与inp输入信号的电压转成共模电压vc_p1。在此电位上再加上电阻r2压降与mp3的vgs电压生成vbulk_p。vbulk_p电位向下减去mp1与mp2的vgs与电阻r1的压降生成vbulk_n。vbulk_n电位增加mp6、mp9与mp10的vgs分别生成vc_p2、inp0a与inn0a。调整辅助电路上的各器件参数,可以使得主输入对mp7与mp8这两个四端器件任意两个端口的电压不能超过极限。

在此指明,以上叙述有助于本领域技术人员理解本发明创造,但并非限制本发明创造的保护范围。任何没有脱离本发明创造实质内容的对以上叙述的等同替换、修饰改进和/或删繁从简而进行的实施,均落入本发明创造的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1