高精度抗干扰比较器及应用该比较器的存储器结构的制作方法_2

文档序号:9080610阅读:来源:国知局
3和K34断开时,MOS 管丽33和丽34分别与丽31和丽32并联,此时输入级M0S管的尺寸(W/L)大。当比较器 在比较完成后,比较器的输出信号控制开关K31和K32断开、K33和K34接通,相当于输入 级M0S管的尺寸(W/L)减小。根据公式(1)可知放大器的放大倍数Av降低,从而通过降低 放大器的灵敏度。放大器的抗干扰能力提高。上述过程可以简单理解为:在放大器输入级 固定连接的输入M0S管上并联连接调节M0S管,通过调节并联连接调节M0S管的接入状态 从而改变放大器输入级M0S管的尺寸。
[0047] 本实用新型一种高精度抗干扰比较器,包括放大器以及调整模块;该调整模块为 放大器的一部分或者为外设电路。
[0048]调整模块,用于调整放大器的灵敏度,使放大器工作状态灵敏度高于非工作状态 或使放大器不工作状态灵敏度低于工作状态。
[0049]调整模块为输入级M0S管的尺寸调整模块;输入级M0S管的尺寸调整模块,用于 根据放大器的输出端信号改变放大器的输入级M0S管的宽长比,使放大器工作状态的输入 级M0S管的宽长比大于非工作状态的输入级M0S管的宽长比,进而使放大器工作状态的放 大倍数大于非工作状态的放大倍数,即使放大器工作状态的灵敏度大于非工作状态的灵敏 度。
[0050] 本实用新型一种比较器的高精度抗干扰方法,包括:根据放大器的输出结果进行 判断:
[0051] 当放大器由工作状态转为非工作状态时,降低放大器的输入级M0S管的宽长比, 使放大器在非工作状态时的放大倍数降低,即降低放大器非工作状态下的灵敏度;
[0052]当放大器由非工作状态转为工作状态时,提高放大器的输入级M0S管的宽长比, 使放大器在工作状态时的放大倍数提高,即提高放大器非工作状态下的灵敏度。
[0053] 如图5本实用新型的一种应用高精度抗干扰比较器的存储器结构示意图,其中所 使用的存储器为RRAM,RRAM(ResistiveRandomAccessMemory)是指阻变随机存储器。
[0054] 在存储器中进行数据的读取时需要用到比较器。通常为了能够读出数据,存储器 中读取数据的比较器需要很高的灵敏度,但是,由于存储器中的存储单元中信号的不确定 性以及噪声等的干扰,有时因为比较器的灵敏度太高可能会有误动作产生。这样会使读出 的数据错误,影响存储器的准确率,而读出数据的准确率是衡量存储器优劣的一个非常重 要的指标。
[0055] 在本实用新型所提出的高精度抗干扰比较器在存储器中的应用主要为,在前述高 精度抗干扰比较器的基础上增加控制模块,控制模块通过控制输入级M0S管的尺寸调整模 块对比较器不同工作状态的灵敏度进行调节,以满足存储器数据读取不同状态的需要(数 据读取与不读取)。同时在比较器的正相输入端接参考支路,用于生成参考电压;在比较器 的反相输入端接存储单元支路,用于生成输入电压,存储单元支路包括储单元。
[0056] 由图5可知,图中的比较器是本实用新型所提出的高精度抗干扰比较器。图中包 括存储单元支路和参考支路。存储单元支路包括RRAM存储单元,这里的存储单元是1T1R 结构(ITransistor1Resistor)。RRAM存储单元依次接M0S管MM3和MN41,最后MN41的 漏极接比较器的反相输入端,同时MN41的漏极通过电阻R41接到电源。这里MM3的源级 接RRAM存储单元,MM3的漏极与MN41的源级相连。类似的,参考支路中参考电流依次接 MOS管MN44和MM2,最后MM2的漏极接比较器的正相输入端,同时MM2的漏极通过电阻R42接到电源。这里MN44的源级接参考电流,MN44的漏极与MM2的源级相连。钳位M0S 管MN41和MM2的栅极接钳位信号,使能M0S管MM3和MN44分别接使能信号1和使能信 号2。这里的高精度抗干扰比较器除了前面介绍模块之外,还增加了一个控制模块。控制模 块的作用是在降低比较器的灵敏度后,在比较器的进入下次正常工作状态之前,通过控制 输入级M0S管的尺寸调整模块将比较器的灵敏度后提高到工作时的状态(即通过改变输入 级M0S管的尺寸调整模块的开关状态,减小输入级M0S的尺寸),以便于比较器下一次正常 工作。控制模块可以由常规的逻辑单元组成在这里就不做详细介绍了。
[0057] 上述具体工作过程为:在数据准备读出时,控制模块通过控制改变输入级M0S管 的尺寸调整模块将比较器的灵敏度后提高到工作时的状态。然后通过钳位信号将钳位M0S 管MN41和MM2的源级接到一个相同的电平,接使能信号1和使能信号2控制M0S管MM3 和MN44导通。M0S管MN41源级的钳位电压在RRAM存储单元的可变电阻上产生电流,存储 单元支路的电流在电阻R41上转换为输入电压输入比较器的反相端,参考支路的电流即为 参考电流,参考电流在电阻R42上转换为参考电压输入比较器的正相端。通过比较器的比 较就可以知道RRAM存储单元中电阻的阻值状态。具体RRAM存储单元的情况就不在这里详 细介绍了。在比较器比较之后(即数据正常读取之后),改变输入级M0S管的尺寸调整模块 将比较器的灵敏度降低。此时,因为灵敏度低就可以避免噪声等干扰影响读出的正确数据。 在数据在完全被读出之后,控制模块再通过控制改变输入级M0S管的尺寸调整模块将比较 器的灵敏度后提高,等待下一次数据的读出。
[0058] 需要强调的是本实用新型的一种高精度抗干扰比较器也可用于其它类型的存储 器(例如DRAM、SRAM、Flash等类型的存储器,但不限于此所列出的存储器类型)。在具体 使用时只需将上述结构中的1T1R存储单元替换为相应类型的存储单元,并根据存储单元 的不同类型需要对存储单元支路和参考支路做相应的调整,最终在比较器的正相输入端和 比较器的反相输入端输入相应的参考电压和输入电压即可,这里就不做详细的介绍和说明 了。
【主权项】
1. 高精度抗干扰比较器,其特征在于,包括放大器以及调整模块; 放大器的输入端连接参考电压信号线和输入电压信号线,放大器的输出接调整模块; 调整模块,用于调整放大器的灵敏度,使放大器工作状态灵敏度高于非工作状态;或使 放大器不工作状态灵敏度低于工作状态。2. 根据权利要求1所述的高精度抗干扰比较器,其特征在于,调整模块为输入级MOS 管的尺寸调整模块;输入级MOS管的尺寸调整模块,用于根据放大器的输出端信号改变放 大器的输入级MOS管的宽长比,使放大器工作状态的输入级MOS管的宽长比大于非工作状 态的输入级MOS管的宽长比,进而使放大器工作状态的放大倍数大于非工作状态的放大倍 数,即使放大器工作状态的灵敏度大于非工作状态的灵敏度。3. 根据权利要求1所述的高精度抗干扰比较器,其特征在于,调整模块为输入级MOS管 的尺寸调整模块:在放大器输入级中固定连接的输入MOS管上并联连接调节MOS管,通过开 关调节并联连接的调节MOS管的接入状态改变放大器输入级MOS管的尺寸,开关的状态由 放大器的输出控制。4. 根据权利要求3所述的高精度抗干扰比较器,其特征在于,所述开关为MOS管。5. 根据权利要求1所述的高精度抗干扰比较器,其特征在于,调整模块为放大器的一 部分或者为外设电路。6. 应用高精度抗干扰比较器的存储器结构,其特征在于,包括权利要求2或3所述的一 种高精度抗干扰比较器;还包括控制模块,参考支路和存储单元支路;比较器的正相输入 端接参考支路,用于生成参考电压;比较器的反相输入端接存储单元支路,用于生成输入电 压;存储单元支路中包括存储单元。7. 根据权利要求6所述的应用高精度抗干扰比较器的存储器结构,其特征在于,存储 单元支路为:存储单元依次接MOS管MM3和MMl,MOS管MMl的漏极接比较器的反相输入 端,MOS管MMl的漏极通过电阻R41接到电源;MOS管MM3的源级接存储单元,MOS管MN43 的漏极与MMl的源级相连;参考支路为:参考电流依次接MOS管MN44和MN42,M0S管MN42 的漏极接比较器的正相输入端,MOS管MM2的漏极通过电阻R42接到电源;MOS管MN44的 源级接参考电流,MOS管MN44的漏极与MM2的源级相连;钳位MOS管MMl和MM2的栅极 接钳位信号,使能MOS管MM3和MN44分别接第一使能信号和第二使能信号;所述控制模 ±夬,用于在降低比较器的灵敏度后,在比较器的进入下次正常工作状态之前,通过控制输入 级MOS管的尺寸调整模块将比较器的灵敏度提高到工作时的状态。8. 根据权利要求7所述的应用高精度抗干扰比较器的存储器结构,其特征在于,存储 单元为RRAM存储单元。9. 根据权利要求8所述的应用高精度抗干扰比较器的存储器结构,其特征在于,RRAM 存储单元是ITlR结构。
【专利摘要】本实用新型公开一种高精度抗干扰比较器及应用该比较器的存储器结构,该比较器包括放大器以及调整模块;放大器的输入端连接参考电压信号线和输入电压信号线;调整模块,用于调整放大器的灵敏度,使放大器工作状态灵敏度高于非工作状态。本实用新型在比较器比较时灵敏度很高,能够实现高精度的比较;比较之后,通过改变放大器的放大倍数降低比较器的灵敏度,从而增加比较器的抗干扰能力;相对于迟滞比较器,比较器的阈值范围更集中,可以是一个确定的值;本实用新型比较器实现结构简单。
【IPC分类】H03K5/22
【公开号】CN204733141
【申请号】CN201520429137
【发明人】李晓骏
【申请人】西安华芯半导体有限公司
【公开日】2015年10月28日
【申请日】2015年6月19日
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1