移位寄存器及其驱动方法、驱动电路和显示装置的制造方法

文档序号:9752133阅读:281来源:国知局
移位寄存器及其驱动方法、驱动电路和显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种移位寄存器及其驱动方法、驱动电路和显示装置。
【背景技术】
[0002]现有的内嵌式触控显示面板分为In Cell触控和On Cell触控。On Cell触控显示面板将传感器设置在显示面板的外侧,然后贴附保护玻璃。Hybrid In Cell或者Full InCel I将传感器设置在阵列基板侧,或者阵列基板和彩膜基板侧,然后形成显示面板,从而实现触摸功能。目前,In Cell触控显示面板通过扫描方式进行数据传输,以实现触控功能。然而,驱动信号与触控信号可能相互干扰,从而影响触控功能。

【发明内容】

[0003]为解决上述问题,本发明提供一种移位寄存器及其驱动方法、驱动电路和显示装置,用于解决现有技术中驱动信号与触控信号相互干扰,从而影响触控功能的问题。
[0004]为此,本发明提供一种移位寄存器,包括:
[0005]上拉单元,分别与输入端、第一电压端、第二电压端、第三电压端、第二信号端、复位端、输出端、下拉节点以及上拉节点连接,用于根据所述输入端、所述第二信号端和所述复位端的输入信号以及所述下拉节点的电位控制所述上拉节点的电位;
[0006]下拉单元,分别与第一信号端、第三电压端、上拉节点以及下拉节点连接,用于根据所述第一信号端的输入信号和所述上拉节点的电位控制所述下拉节点的电位;
[0007]输出单元,分别与第三电压端、第一信号端、第二信号端、输出端、下拉节点以及上拉节点连接,用于根据所述第一信号端和所述第二信号端的输入信号以及所述下拉节点和所述上拉节点的电位控制所述输出端的输出信号。
[0008]可选的,所述上拉单元包括:
[0009]输入模块,分别与输入端、第一电压端以及上拉节点连接,用于根据所述输入端的输入信号控制所述上拉节点的电位;
[0010]上拉模块,分别与第三电压端、第二信号端、输出端、下拉节点以及上拉节点连接,用于根据所述第二信号端的输入信号以及所述下拉节点的电位控制所述上拉节点的电位;
[0011]复位模块,分别与第二电压端、复位端以及上拉节点连接,用于根据所述复位端的输入信号控制所述上拉节点的电位。
[0012]可选的,所述下拉单元包括第六晶体管和第二电容;
[0013]所述第六晶体管的栅极与所述上拉节点连接,所述第六晶体管的第一极与所述下拉节点连接,所述第六晶体管的第二极与所述第三电压端连接;
[0014]所述第二电容并联于所述下拉节点与所述第一信号端之间。
[0015]可选的,所述输出单元包括第三晶体管、第四晶体管与第五晶体管;
[0016]所述第三晶体管的栅极与所述上拉节点连接,所述第三晶体管的第一极与所述第一信号端连接,所述第三晶体管的第二极与所述输出端连接;
[0017]所述第四晶体管的栅极与所述第二信号端连接,所述第四晶体管的第一极与所述输出端连接,所述第四晶体管的第二极与所述第三电压端连接;
[0018]所述第五晶体管的栅极与所述下拉节点连接,所述第五晶体管的第一极与所述输出端连接,所述第五晶体管的第二极与所述第三电压端连接。
[0019]可选的,所述输入模块包括第一晶体管,所述第一晶体管的栅极与所述输入端连接,所述第一晶体管的第一极与所述第一电压端连接,所述第一晶体管的第二极与所述上拉节点连接。
[0020]可选的,所述复位模块包括第二晶体管,所述第二晶体管的栅极与所述复位端连接,所述第二晶体管的第一极与所述上拉节点连接,所述第二晶体管的第二极与所述第二电压端连接。
[0021]可选的,所述输入模块包括第二晶体管,所述第二晶体管的栅极与所述输入端连接,所述第二晶体管的第一极与所述第一电压端连接,所述第二晶体管的第二极与所述上拉节点连接。
[0022]可选的,所述复位模块包括第一晶体管,所述第一晶体管的栅极与所述复位端连接,所述第一晶体管的第一极与所述上拉节点连接,所述第一晶体管的第二极与所述第二电压端连接。
[0023]可选的,所述上拉模块包括第七晶体管、第八晶体管、第九晶体管以及第一电容;
[0024]所述第七晶体管的栅极与所述下拉节点连接,所述第七晶体管的第一极与所述第三电压端连接,所述第七晶体管的第二极与所述上拉节点连接;
[0025]所述第八晶体管的栅极与所述第九晶体管的第一极连接,所述第八晶体管的第一极与所述上拉节点连接,所述第八晶体管的第二极与所述第二信号端连接;
[0026]所述第九晶体管的栅极与所述上拉节点连接,所述第九晶体管的第二极与所述第二信号端连接;
[0027]所述第一电容并联于所述上拉节点与所述输出端之间。
[0028]可选的,所述上拉模块包括第七晶体管、第八晶体管、第九晶体管、第十晶体管以及第一电容;
[0029]所述第七晶体管的栅极与所述下拉节点连接,所述第七晶体管的第一极与所述第三电压端连接,所述第七晶体管的第二极与所述上拉节点连接;
[0030]所述第八晶体管的栅极与所述第九晶体管的第一极连接,所述第八晶体管的第一极与所述第十晶体管的第二极连接,所述第八晶体管的第二极与所述第二信号端连接;
[0031]所述第九晶体管的栅极与所述上拉节点连接,所述第九晶体管的第二极与所述第二信号端连接;
[0032]所述第十晶体管的栅极与所述第九晶体管的第一极连接,所述第十晶体管的第一极与所述上拉节点连接;
[0033]所述第一电容并联于所述上拉节点与所述输出端之间。
[0034]本发明还提供一种移位寄存器的驱动方法,所述移位寄存器包括上述任一移位寄存器,所述第一电压端为高电平,所述第二电压端为低电平,所述第三电压端为低电平,所述驱动方法包括:
[0035]第一阶段,所述第一信号端的输入信号为低电平,所述输入端的输入信号为高电平,复位端的输入信号为低电平,所述第二信号端的输入信号为低电平;
[0036]第二阶段,所述第一信号端的输入信号为高电平,所述输入端的输入信号为低电平,复位端的输入信号为低电平,所述第二信号端的输入信号为低电平;
[0037]第三阶段,所述第一信号端的输入信号为低电平,所述输入端的输入信号为低电平,复位端的输入信号为高电平,所述第二信号端的输入信号为低电平;
[0038]第四阶段,所述第一信号端的输入信号为高电平,所述输入端的输入信号为低电平,复位端的输入信号为低电平,所述第二信号端的输入信号为低电平;
[0039]第五阶段,所述第一信号端的输入信号为低电平,所述输入端的输入信号为低电平,复位端的输入信号为低电平,所述第二信号端的输入信号为低电平。
[0040]可选的,所述第一阶段与所述第二阶段之间包括:
[0041]触控阶段,所述第一信号端的输入信号为低电平,所述输入端的输入信号为低电平,复位端的输入信号为低电平,所述第二信号端的输入信号为高电平。
[0042]本发明还提供一种驱动电路,包括多级上述任一移位寄存器;
[0043]除第一级移位寄存器之外,其余所述移位寄存器的输入端与上一级移位寄存器的输出端连接,所述移位寄存器的输出端与上一级移位寄存器的复位端连接;
[0044]除最后一级移位寄存器之外,其余所述移位寄存器的输出端与下一级移位寄存器的输入端连接,所述移位寄存器的复位端与下一级移位寄存器的输出端连接。
[0045]本发明还提供一种显示装置,包括上述驱动电路。
[0046]本发明具有下述有益效果:
[0047]本发明提供的移位寄存器及其驱动方法、驱动电路和显示装置之中,所述移位寄存器包括上拉单元、下拉单元和输出单元,所述上拉单元根据所述输入端、所述第二信号端和所述复位端的输入信号以及所述下拉节点的电位控制所述上拉节点的电位,所述下拉单元根据所述第一信号端的输入信号和所述上拉节点的电位控制所述下拉节点的电位,所述输出单元根据所述第一信号端和所述第二信号端的输入信号以及所述下拉节点和所述上拉节点的电位控制所述输出端的输出信号。本发明提供的技术方案在触控信号进行传输时,驱动信号进行存储,在触控信号完成传输之后,驱动信号继续进行扫描,从而避免触控信号与驱动信号相互干扰。因此,本发明提供的技术方案可以兼容In Cell触控
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1