ZQ校准方法和执行该方法的存储器器件与流程

文档序号:14654413发布日期:2018-06-08 22:49阅读:来源:国知局
ZQ校准方法和执行该方法的存储器器件与流程

技术特征:

1.一种由存储器器件执行的ZQ校准方法,所述存储器器件包括共享一被连接到ZQ引脚的电阻器的第一裸芯和第二裸芯,所述ZQ校准方法包括:

响应于从所述存储器器件外部施加的ZQ校准命令,使用所述电阻器对所述第一裸芯执行第一校准操作;

在所述第一校准操作结束之后,从所述第一裸芯生成ZQ标志信号并执行所述第一裸芯的第二校准操作;

响应于所述ZQ标志信号,使用所述电阻器执行所述第二裸芯的第一校准操作;以及

在所述第二裸芯的第一校准操作结束之后,执行所述第二裸芯的第二校准操作。

2.如权利要求1所述的ZQ校准方法,其中所述第一和第二裸芯中的每一个的第一校准操作是生成上拉校准码的上拉校准操作和生成下拉校准码的下拉校准操作中的一个,被用来调整所述第一和第二裸芯中的每一个的终端阻抗值,并且

其中所述第一和第二裸芯中的每一个的第二校准操作是所述上拉校准操作和所述下拉校准操作中的另一个。

3.如权利要求2所述的ZQ校准方法,其中所述第一裸芯的第二校准操作和所述第二裸芯的第一校准操作在一段时间期间重叠。

4.如权利要求1所述的ZQ校准方法,其中所述第一裸芯的第二校准操作在所述第二裸芯的第一校准操作开始之前开始。

5.如权利要求1所述的ZQ校准方法,进一步包括:

通过所述第一裸芯和所述第二裸芯之间的有线互连将所述ZQ标志信号发送给所述第二裸芯。

6.如权利要求1所述的ZQ校准方法,进一步包括:

将所述电阻器与所述第一裸芯和所述第二裸芯封装到所述存储器器件中。

7.一种存储器器件,包括:

电阻器;

第一裸芯,其包括连接到所述电阻器的第一焊盘,所述第一裸芯被配置为响应于ZQ校准命令,使用所述电阻器来执行第一校准操作,当所述第一校准操作结束时,生成ZQ标志信号,并且执行第二校准操作;以及

第二裸芯,其包括连接到所述电阻器的第二焊盘,所述第二裸芯被配置为响应于所述ZQ标志信号,使用所述电阻器来执行第一校准操作,并且执行第二校准操作。

8.如权利要求7所述的存储器器件,其中所述电阻器、所述第一裸芯和所述第二裸芯被封装到存储器器件中。

9.如权利要求7所述的存储器器件,进一步包括:

有线互连,其在所述第一裸芯的第三焊盘和所述第二裸芯的第四焊盘之间连接,

其中所述第三焊盘被配置为输出所述ZQ标志信号,以及

其中所述第四焊盘被配置为接收所述ZQ标志信号。

10.如权利要求7所述的存储器器件,进一步包括:

第一通道和第二通道,其每个通道包括将命令、地址和数据分别发送给所述第一裸芯和所述第二裸芯的信号线,

其中所述ZQ校准命令通过所述第一通道被提供。

11.如权利要求7所述的存储器器件,其中所述第一和第二裸芯中的每一个包括输出驱动器,以及

其中所述输出驱动器包括上拉驱动器和下拉驱动器。

12.如权利要求11所述的存储器器件,其中所述第一和第二裸芯中的每一个的第一校准操作是将上拉校准码提供给所述第一和第二裸芯中的每一个的上拉驱动器的上拉校准操作和将下拉校准码提供给所述第一和第二裸芯中的每一个的下拉驱动器的下拉校准操作中的一个,被用来调整所述第一和第二裸芯的上拉和下拉驱动器中的每一个的终端阻抗值,

其中所述第一和第二裸芯中的每一个的第二校准操作是所述上拉校准操作和所述下拉校准操作中的另一个。

13.如权利要求7所述的存储器器件,其中所述第一裸芯被配置为通过连接在所述第一裸芯的焊盘和所述第二裸芯的焊盘之间的信号线将所述ZQ标志信号发送给所述第二裸芯。

14.如权利要求7所述的存储器器件,其中所述第一裸芯被配置为执行所述第二校准操作并且所述第二裸芯被配置为执行在一段时间期间与所述第一裸芯的第二校准操作重叠的第一校准操作。

15.如权利要求14所述的存储器器件,其中所述第一裸芯被配置为在所述第二裸芯的第一校准操作开始之前执行所述第二校准操作。

16.一种电子设备,包括:

第一存储器器件,其包括连接到电阻器的第一输出驱动器,并且被配置为使用所述电阻器来执行校准操作;以及

第二存储器器件,其包括连接到所述电阻器的第二输出驱动器,并且被配置为在所述第一存储器器件的校准操作期间使用所述电阻器来执行校准操作,

其中所述第一存储器器件被配置为在所述第一存储器器件的校准操作期间调整所述第一输出驱动器的阻抗值,并且

其中所述第二存储器器件被配置为在所述第二存储器器件的校准操作期间调整所述第二输出驱动器的阻抗值。

17.如权利要求16所述的电子设备,其中所述第一输出驱动器包括第一上拉驱动器和第一下拉驱动器,并且所述第二输出驱动器包括第二上拉驱动器和第二下拉驱动器,

其中所述第一存储器器件被配置为在所述第一存储器器件的第一校准操作期间,将第一校准码提供给所述第一输出驱动器的第一上拉驱动器和第一下拉驱动器中的一个,并且在所述第一存储器器件的第一校准操作之后的第二校准操作期间,将第二校准码提供给所述第一输出驱动器的所述第一上拉驱动器和所述第一下拉驱动器中的另一个,

其中所述第二存储器器件被配置为在所述第二存储器器件的第三校准操作期间,将第三校准码提供给所述第二输出驱动器的第二上拉驱动器和第二下拉驱动器中的一个,并且在所述第二存储器器件的第三校准操作之后的第四校准操作期间,将第四校准码提供给所述第二输出驱动器的所述第二上拉驱动器和所述第二下拉驱动器中的另一个,并且

其中所述第一存储器器件的第二校准操作和所述第二存储器器件的第三校准操作在一段时间期间重叠。

18.如权利要求17所述的电子设备,其中所述第一存储器器件被配置为在所述第二存储器器件的第三校准操作开始之前执行所述第二校准操作。

19.如权利要求17所述的电子设备,其中所述第一存储器器件被配置为在所述第二存储器器件的第四校准操作结束之前结束所述第二校准操作。

20.如权利要求17所述的电子设备,其中所述第一存储器器件被配置为响应于从外部设备施加的ZQ校准命令执行所述第一校准操作,并且当所述第一校准操作结束时生成ZQ标志信号,并且

其中所述第二存储器器件被配置为响应于所述ZQ标志信号执行所述第三校准操作。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1