能够减小传输信号中的峰值电流的半导体装置和系统的制作方法

文档序号:9752233阅读:339来源:国知局
能够减小传输信号中的峰值电流的半导体装置和系统的制作方法
【专利说明】
[0001] 相关申请的交叉引用
[0002] 本申请要求2014年10月8日提交给韩国知识产权局的申请号为 10-2014-0135707的韩国专利申请的优先权,其全部内容通过引用合并于此。
技术领域
[0003] 本发明的实施例总体而言涉及一种半导体装置,具体而言,在一个或更多个实施 例中涉及一种能够在信号传输期间减小峰值电流的半导体装置和系统。
【背景技术】
[0004] 一般而言,半导体装置包括用于传输信号的多个信号传输线,其长度可以根据信 号线配置而改变。当电信号经由长的信号传输线传输时,传输期间的信号强度的衰减可能 引起接收器电路对传输信号解码时的错误。当低电压信号正经由长的信号传输线传输时, 衰减可能变得更加严重。
[0005] 半导体装置可以包括信号传输线上的中继器以补偿所述衰减。中继器可以放大经 由信号传输线传输的信号,以使得接收器电路能够无误地识别信号。
[0006] 图1是说明已知信号传输电路10的电路图。参考图1,信号传输电路10包括信号 传输线11、第一中继器12和第二中继器13。第一中继器12和第二中继器13在整个信号 传输线11上以均匀间隔分离地配置。例如,第一中继器12配置在信号传输线11的三分之 一处,第二中继器13配置在信号传输线11的三分之二处。
[0007] 当输入信号IN以顺序逻辑电平"L"(逻辑低)、"L"、"L"、"L"被输入时,第一中继 器12与第二中继器13之间的信号传输线11的逻辑电平不改变。因此,信号传输电路10消 耗的功率少,其中不出现峰值电流。然而,当输入信号IN以触发逻辑电平诸如(逻 辑高)、"L"、"H"的顺序被输入时,第一中继器12与第二中继器13之间的信号传输线11的 逻辑电平保持在逻辑电平之间触发。因此,信号传输电路10消耗的功率多,其中会出现峰 值电流。

【发明内容】

[0008] 在本发明的一个实施例中,一种半导体装置或系统可以包括输出控制单元,上述 输出控制单元包括同相管和反相管。输出控制单元可以对数据进行编码和解码,使得在信 号传输期间的电流消耗量最优化。
[0009] 在本发明的一个实施例中,一种半导体装置可以包括:第一输出控制单元,其包 括:多个同相管,所述多个同相管被配置为将输入信号同相并且将同相的输入信号输出至 信号传输线作为传输信号;以及多个反相管,所述多个反相管被配置为将输入信号反相并 且将反相的输入信号输出至信号传输线作为传输信号;以及第二输出控制单元,其包括: 多个同相管,所述多个同相管被配置为将传输信号同相并且输出同相的传输信号;以及多 个反相管,所述多个反相管被配置为将传输信号反相并且输出反相的传输信号。
[0010] 在本发明的一个实施例中,一种系统可以包括:层叠裸片,其包括第一输出控制单 元,所述第一输出控制单元被配置为通过对齐从存储磁芯输出的数据来输出传输数据;以 及基础裸片,其包括第二输出控制单元,所述第二输出控制单元被配置为经由穿通通孔接 收传输数据,并且通过对齐传输数据来将输出数据输出。第一输出控制单元可以包括:多个 同相管,其配置为将从存储磁芯输出的一部分数据同相并且输出至信号传输线;以及多个 反相管,其配置为将从存储磁芯输出的另一部分数据反相并且输出至信号传输线。第二输 出控制单元可以包括:多个同相管,其配置为将一部分传输数据同相并且输出;以及多个 反相管,其配置为将另一部分传输数据反相并且输出。
【附图说明】
[0011] 结合附图来描述特征、方面和实施例,其中:
[0012] 图1是说明现有的信号传输电路的电路图,
[0013] 图2的说明根据本公开的一个实施例的半导体装置的框图,
[0014] 图3是说明图2所示的同相管的电路图,
[0015] 图4是说明图2所示的反相管的电路图,
[0016] 图5是说明根据本公开的一个实施例的系统的示意图,
[0017] 图6是说明图5所不的存储器的不意图,以及
[0018] 图7是说明图6所示的基础裸片和多个层叠裸片之一的配置的示意图。
【具体实施方式】
[0019] 参考图2,半导体设备1可以包括第一输出控制单元110和第二输出控制单元 120〇
[0020] 第一输出控制单元110可以接收多个输入信号IS〈0:n>(例如,η是等于或大于2 的整数)。第一输出控制单元110和第二输出控制单元120可以经由信号传输线130彼此 耦接。第二输出控制单元120可以响应于经由信号传输线130传输的信号来输出多个输出 信号0S〈0:n>。第一输出控制单元110可以产生多个传输信号TS〈0:n>,例如通过对齐多个 输入信号IS〈0:n>。第一输出控制单元110可以将多个传输信号TS〈0:n>经由信号传输线 130传输至第二输出控制单元120。第二输出控制单元120可以接收经由信号传输线130 传输的多个传输信号TS〈0:n>。第二输出控制单元120可以产生多个输出信号0S〈0:n>,例 如通过对齐多个传输信号TS〈0:n>。信号传输线130可以包括传输负载。例如,至少部分 信号传输线130可以起电力负载的作用。第一输出控制单元110可以通过将多个输入信 号IS〈0:n>的一部分同相来产生多个传输信号TS〈0:n>的一部分,可以通过将多个输入信 号IS〈0:n>的另一部分反相来产生多个传输信号TS〈0:n>的另一部分。第二输出控制单元 120可以通过将多个传输信号TS〈0:n>的一部分同相来产生多个传输信号0S〈0:n>的一部 分,可以通过将多个传输信号TS〈0:n>的另一部分反相来产生多个输出信号0S〈0:n>的另 一部分。在本发明的一个实施例中,可以由第二输出控制单元120通过将部分多个传输信 号TS〈0:n>同相来产生部分多个输出信号0S〈0:n>,所述多个传输信号TS〈0:n>由第一输出 控制单元110通过将部分多个输入信号IS〈0:n>同相而产生。在本发明的一个实施例中, 可以由第二输出控制单元120通过将多个传输信号TS〈0: n>的另一部分反相来产生多个输 出信号0S〈0:n>的另一部分,所述多个传输信号TS〈0:n>由第一输出控制单元110通过将 多个输入信号IS〈0:n>的另一部分反相而产生。
[0021] 第一输出控制单元110可以储存多个连续输入的输入信号IS〈0:n>,可以连续输 出多个传输信号TS〈0:n>。例如,已经连续输入的多个输入信号IS〈0:n>中的每个可以利 用多个管来并行地储存在第一输出控制单元110中。第一输出控制单元110可以产生多个 传输信号TS〈0:n>,其逻辑电平不同于多个输入信号IS〈0:n>。第一输出控制单元110可以 包括多个同相管11U113和多个反相管112、114。多个同相管11U113可以通过将多个接 收的输入信号IS〈0: n>同相来产生多个传输信号TS〈0: n>,多个反相管112、114可以通过将 多个接收的输入信号IS〈0:n>反相来产生多个传输信号TS〈0:n>。从多个同相管11U113 输出的多个传输信号TS〈0:n>可以具有与多个输入信号IS〈0:n>基本相同的逻辑电平,所 述多个输入信号IS〈0:n>由多个同相管111、113接收。从多个反相管112、114输出的多个 传输信号TS〈0:n>可以具有与多个输入信号IS〈0:n>基本相反的逻辑电平,所述多个输入 信号IS〈0:n>由多个反相管112、114接收。第一输出控制单元110可以响应于多个第一 输入控制信号PIN1〈0:3>来接收多个输入信号IS〈0:n>,可以响应于多个第一输出控制信 号P0UT1〈0:3>来输出多个传输信号TS〈0:n>。多个同相管11U113和多个反相管112、114 可以按顺序且交替地接收多个输入信号IS〈0:n>。同样地,多个同相管111、113和多个反 相管112、114可以按顺序且交替地输出多个传输信号TS〈0:n>。例如,每个同相管和反相 管111至114可以响应于分别的第一输入控制信号PIN1〈0:3>来交替地输出多个传输信号 TS〈0:n>中的每个以连续地将多个传输信号TS〈0:n>输入至信号传输线130。
[0022] 第二输出控制单元120可以储存多个经由信号传输线130连续输入的传输信 号TS〈0:n>,可以连续输出多个输出信号0S〈0:n>。例如,已经连续输入的多个传输信号 TS〈0:n>中的每个可以利用多个管来并行地储存在第二输出控制单元120中。第二输出控 制单元120可以从多个传输信号TS〈0:n>产生多个输出信号0S〈0:n>,其逻辑电平与多个 输入信号IS〈0:n>相同。第二输出控制单元120可以包括多个同相管121、123、125和多个 反相管122、124、126。多个同相管121、123、125可以通过将多个接收的传输信号TS〈0:n> 同相来产生多个输出信号0S〈0:n>,多个反相管122、124、126可以通过将多个接收的传输 信号TS〈0:n>反相来产生多个输出信号0S〈0:n>。从多个同相管121、123、125输出的多个 输出信号0S〈0:n>可以具有与多个传输信号TS〈0:n>基本相同的逻辑电平,所述多个传输 信号TS〈0:n>由多个同相管121、123、125接收。从多个同相管121、123、125输出的多个输 出信号0S〈0:n>可以具有与多个传输信号TS〈0:n>基本相反的逻辑电平,所述多个传输信 号TS〈0 :n>由多个反相管122、124、126接收。因此,具有不同于来自第一输出控制单元110 的多个输入信号IS〈0:n>的逻辑电平的多个传输信号TS〈0:n>可以被解码成多个输出信号 0S〈0:n>,所述多个输出信号0S〈0:n>具有与多个输入信号IS〈0:n>基
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1