基于光束激发和逻辑保护式双滤波型栅极驱动系统的制作方法

文档序号:9251451阅读:277来源:国知局
基于光束激发和逻辑保护式双滤波型栅极驱动系统的制作方法
【技术领域】
[0001]本发明涉及一种LED驱动电路,具体是指基于光束激发和逻辑保护式双滤波型栅极驱动系统。
【背景技术】
[0002]目前,由于LED灯具有能耗低、使用寿命长以及安全环保等特点,其已经成为了人们生活照明的主流产品之一。由于LED灯不同于传统的白炽灯,因此其需要由专用的驱动电路来进行驱动。然而,当前人们广泛使用的栅极驱动电路由于其设计结构的不合理性,导致了目前栅极驱动电路存在能耗较高、电流噪音较大以及启动时间较长等缺陷。

【发明内容】

[0003]本发明的目的在于克服目前栅极驱动电路存在的能耗较高、电流噪音较大以及启动时间较长的缺陷,提供一种结构设计合理,能有效降低能耗和电流噪音,明显缩短启动时间的基于光束激发和逻辑保护式双滤波型栅极驱动系统。
[0004]本发明的目的通过下述技术方案实现:
[0005]基于光束激发和逻辑保护式双滤波型栅极驱动系统,主要由开关电流源,变压器T,驱动芯片M,串接于驱动芯片M的VCC管脚与BOOST管脚之间的二极管Dl,串接于驱动芯片M的BOOST管脚与TG管脚之间的电容C3,串接于驱动芯片M的TG管脚与TS管脚之间的电阻R7,串接于开关电流源与驱动芯片M之间的开关功率放大电路,以及基极与驱动芯片M的TG管脚相连接、集电极顺次经电容C4和电容C5后接地、而发射极接地的晶体管Q4组成。同时,在开关电流源与驱动芯片M之间还串接有光束激发式逻辑放大电路,而在驱动芯片M与该光束激发式逻辑放大电路之间则还串接有双滤波放大电路和逻辑保护射极耦合式放大电路;所述光束激发式逻辑放大电路主要由功率放大器P4,与非门IC1,与非门IC2,与非门IC3,负极与功率放大器P的正极输入端相连接、正极经光二极管D3后接地的极性电容Cl I,一端与极性电容Cl I的正极相连接、另一端经二极管D4后接地的电阻Rl7,正极与电阻R17和二极管D4的连接点相连接、负极接地的极性电容C13,一端与与非门ICl的负极输入端相连接、另一端与功率放大器P4的正极输入端相连接的电阻R18,串接在功率放大器P4的负极输入端与输出端之间的电阻R19,一端与与非门ICl的输出端相连接、另一端与与非门IC3的负极输入端相连接的电阻R20,正极与与非门IC2的输出端相连接、负极与与非门IC3的负极输入端相连接的电容C12,以及一端与极性电容C13的正极相连接、另一端与与非门IC2的负极输入端相连接的电阻R21组成;所述与非门ICl的正极输入端与功率放大器P4的负极输入端相连接,其输出端与与非门IC2的正极输入端相连接;与非门IC3的正极输入端与功率放大器P4的输出端相连接,功率放大器P4的正极输入端则与开关电流源相连接。
[0006]所述双滤波放大电路由三极管VT101,三极管VT102,三极管VT103,三极管VT104,三极管VT105,三极管VT106,三极管VT107,运算放大器P101,运算放大器P102,运算放大器P103,一端作为输入端、另一端与三极管VT107的基极相连接的电阻R101,与电阻RlOl并联的电容C101,一端与三极管VT107的基极相连接、另一端经电阻R105后与三极管VT107的发射极相连接的电阻R103,一端与三极管VT107的基极相连接、另一端经电阻R104后与三极管VT107的集电极相连接的电阻R102,正极与三极管VT107的发射极相连接、负极与电阻R103和电阻R105的连接点相连接的电容C104,串接在三极管VTlOl的基极与发射极之间的电阻R114,一端接地、另一端与三极管VT102的基极相连接的电阻R113,P极与三极管VT103的基极相连接、N极经电容C103后与三极管VT107的集电极相连接的二极管D101,P极经二极管D102后与二极管DlOl的N极相连接、N极与三极管VT106的基极相连接的二极管D103,串接在三极管VT106的基极与集电极之间的电阻Rl 11,一端接地、另一端与三极管VT104的发射极相连接的电阻Rl 12,负极接地、正极经电阻R106后与电容C104的正极相连接的电容C105,一端与电容C105的正极相连接、另一端与运算放大器PlOl的负输入端相连接的电阻R108,一端与电容C105的正极相连接、另一端与运算放大器PlOl的输出端相连接的电阻R107,串接在运算放大器PlOl的负输入端与输出端之间的电容C106,负极接地、正极与运算放大器P102的正输入端相连接的电容C108,负极经电阻R109后与运算放大器PlOl的输出端相连接、正极与运算放大器P102的负输入端相连接的电容C107,一端与电容C107的负极相连接、另一端与电容C108的正极相连接的电阻R110,负极与三极管VT107的基极相连接、正极经电阻R115后与三极管VT104的发射极相连接的电容C102,负极接地、正极经电阻R116后与电阻R102和电阻R104的连接点相连接的电容C109,一端与电容C109的正极相连接、另一端与运算放大器P103的负输入端相连接的电阻R118,一端与电容C109的正极相连接、另一端与运算放大器P103的正输入端相连接的电阻R117,以及串接在运算放大器P103的负输入端与输出端之间的电容CllO组成;其中,电容C104的负极还同时与三极管VT106的集电极和三极管VT105的集电极相连接,三极管VTlOl的发射极、三极管VT103的集电极和三极管VT104的集电极均与运算放大器P103的输出端相连接,运算放大器P103的正输入端接地,三极管VTlOl的基极与三极管VT102的发射极相连接,三极管VTlOl的集电极与三极管VT102的基极相连接,三极管VT102的集电极与三极管VT103的基极相连接,三极管VT103的发射极与三极管VT104的基极相连接,三极管VT104的发射极与三极管VT105的发射极相连接,三极管VT105的基极与三极管VT106的发射极相连接,运算放大器PlOl的正输入端接地,电容C107的正极还同时与运算放大器P102的输出端以及二极管DlOl的N极相连接,所述三极管VT104的发射极作为输出端且与驱动芯片M的TD管脚相连接。
[0007]所述逻辑保护射极耦合式放大电路主要由三极管Q8,三极管Q9,功率放大器P5,功率放大器P6,串接在功率放大器P5的负极输入端与输出端之间的电阻R23,串接在功率放大器P6的正极输入端与输出端之间的极性电容C17,串接在功率放大器P5的正极输入端与三极管Q8的集电极之间的电阻R22,串接在三极管Q8的集电极与三极管Q9的基极之间的电阻R24,与电阻R24相并联的电容C15,负极与功率放大器P5的正极输入端相连接、正极经电阻R25后与三极管Q8的发射极相连接的极性电容C14,串接在三极管Q9的基极与极性电容C14的正极之间的电阻R26,正极与三极管Q9的发射极相连接、负极顺次经稳压二极管D5和电阻R27后与功率放大器P5的输出端相连接的电容C16,P极与功率放大器P6的输出端相连接、N极经电阻R29和电阻R28后与稳压二极管D5与电阻R27的连接点相连接的二极管D6,以及P极与电容C16的负极相连接、N极与二极管D6与电阻R29的连接点相连接的稳压二极管D7组成;所述三极管Q8的基极与极性电容C14的正极相连接,其发射极与三极管Q9的发射极相连接,其集电极与功率放大器P5的负极输入端相连接;三极管Q9的集电极与功率放大器P6的负极输入端相连接,功率放大器P6的正极输入端与功率放大器P5的输出端相连接;所述极性电容C14的正极与与非门IC3的输出端相连接,而电阻R29与电阻R28的连接点则与电阻RlOl的输入端相连接。
[0008]所述开关功率放大电路则由功率放大器P1,功率放大器P2,功率放大器P3,串接在功率放大器Pl的输出端与负极输入端之间的电阻R9和电容C6,串接在功率放大器P2的输出端与正极输入端之间的电阻RlO和电容C7,基极与功率放大器Pl的输出端相连接、集电极经电阻Rll后与功率放大器P3的正极输入端相连接的三极管Q5,基极与三极管Q5的发射极相连接、集电极经电阻R12后与功率放大器P3的负极输入端相连接的三极管Q6,基极经电阻R14后与功率放大器P2的输出端相连接、集电极经电阻R13后与三极管Q6的基极相连接的三极管Q7,正极与功率放大器P3的负极输入端相连接、而负极与三极管Q6的发射极相连接并接地的电容C8,与电阻R14相并联的电容C9,一端与三极管Q7的基极相连接、另一端外接-4V电压的电阻R15,一端与三
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1