高速逐次逼近型模数转换器的电容阵列型数模转换器电路的制作方法_3

文档序号:10095289阅读:来源:国知局
支发生由基准高电平到低电平或者由低电平到高电平的转换,这种工作模式可以极大降低差分基准电路的驱动能力,从而降低基准电路的功耗来实现整个电路系统的低功耗需求。
【主权项】
1.一种高速逐次逼近型模数转换器的电容阵列型数模转换器电路,其特征在于:包括全差分非二进制权重的开关电容阵列(10),其输入端分别接输入信号VIP、输入信号VIN、基准高电平VREFT和基准低电平VREFB,其输出端通过采样开关(20)与动态比较器(30)的输入端相连,动态比较器(30)的输出端输出比较结果信号t至开关控制逻辑产生电路(40)的输入端,开关控制逻辑产生电路(40)的输出端输出多个开关控制信号至全差分非二进制权重的开关电容阵列(10)。2.根据权利要求1所述的高速逐次逼近型模数转换器的电容阵列型数模转换器电路,其特征在于:所述全差分非二进制权重的开关电容阵列(10)由第一开关电容阵列和第二开关电容阵列组成,所述采样开关(20)由第一采样开关S1和第二采样开关S2组成,第一开关电容阵列的输入端分别接输入信号VIP、基准高电平VREFT和基准低电平VREFB,第一开关电容阵列的输出端通过第一米样开关S1与动态比较器(30)的第一输入端相连,第二开关电容阵列的输入端分别接输入信号VIN、基准高电平VREFT和基准低电平VREFB,第二开关电容阵列的输出端通过第二采样开关S2与动态比较器(30)的第二输入端相连,动态比较器(30)的输出端与开关控制逻辑产生电路(40)的输入端相连,开关控制逻辑产生电路(40)的输出端输出多个开关控制信号分别至第一开关电容阵列和第二开关电容阵列。3.根据权利要求2所述的高速逐次逼近型模数转换器的电容阵列型数模转换器电路,其特征在于:所述第一开关电容阵列由第一开关电容阵列单元(11)和第二开关电容阵列单元(12)组成,第一开关电容阵列单元(11)由第一电容阵列和第一开关阵列组成,第二开关电容阵列单元(12)由第二电容阵列和第二开关阵列组成;所述第二开关电容阵列由第三开关电容阵列单元(13)和第四开关电容阵列单元(14)组成,第三开关电容阵列单元(13)由第三电容阵列和第三开关阵列组成,第四开关电容阵列单元(14)由第四电容阵列和第四开关阵列组成;所述第三电容阵列和第二电容阵列所包含的电容相同,所述第三开关阵列与第二开关阵列所包含的开关相同,所述第四电容阵列和第一电容阵列所包含的电容相同,所述第四开关阵列与第一开关阵列所包含的开关相同。4.根据权利要求3所述的高速逐次逼近型模数转换器的电容阵列型数模转换器电路,其特征在于:所述第一电容阵列包括电容CA。、CAjP CB "0 < i < η ;第一开关阵列包括开关Κ0、KS、ΚΡ^Ρ ΚΝ ρ 0 < i < η ;电容CA。的上极板分别与开关KO、KS的一端相连,开关K0的另一端接基准高电平VREFT,开关KS的另一端接输入信号VIP,电容CA。的下极板与电容 上极板相连,电容CA:的下极板与电容CB:的下极板相连,电容CB i的上极板分别与开关KS、KPjP KN i的一端相连,开关KS的另一端接输入信号VIP,开关KP i的另一端接基准高电平VREFT,开关K&的另一端接基准低电平VREFB ;电容CA i的下极板分别与电容CB i的下极板、电容CA1+1的上极板相连;当i>l时,电容CA都上极板与电容CB ,撕下极板相连。5.根据权利要求3所述的高速逐次逼近型模数转换器的电容阵列型数模转换器电路,其特征在于:所述第二电容阵列包括电容CE。、CE^P CF ^ < i < η ;第二开关阵列包括开关Κ0、KS、KBPJP KBN y 0 < i < η ;电容CE。的上极板分别与开关KO、KS的一端相连,开关K0的另一端接基准低电平VREFB,开关KS的另一端接输入信号VIP,电容CE。的下极板与电容上极板相连,电容CE:的下极板与电容CF:的下极板相连,电容CF 上极板分别与开关KS、KBPjP KBN i的一端相连,开关KS的另一端接输入信号VIP,开关KBP i的另一端接基准低电平VREFB,开关奶队的另一端接基准高电平VREFT ;电容CE i的下极板分别与电容CFi的下极板、电容CE 1+1的上极板相连;当i>l时,电容CE都上极板与电容CF ,:的下极板相连。6.根据权利要求3所述的高速逐次逼近型模数转换器的电容阵列型数模转换器电路,其特征在于:所述第三电容阵列包括电容CE。、CEjP CF "0 < i < η ;第三开关阵列包括开关KO、KS、KBPJP KBN y 0 < i < η ;电容CE。的上极板分别与开关KO、KS的一端相连,开关KO的另一端接基准高电平VREFT,开关KS的另一端接输入信号VIN,电容CE。的下极板与电容上极板相连,电容CE:的下极板与电容CF:的下极板相连,电容CF 上极板分别与开关KS、KBPjP KBN i的一端相连,开关KS的另一端接输入信号VIN,开关KBP i的另一端接基准高电平VREFT,开关KB&的另一端接基准低电平VREFB ;电容CE i的下极板分别与电容CFi的下极板、电容CE 1+1的上极板相连;当i>l时,电容CE都上极板与电容CF ,:的下极板相连。7.根据权利要求3所述的高速逐次逼近型模数转换器的电容阵列型数模转换器电路,其特征在于:所述第四电容阵列包括电容CA。、CAjP CB "0 < i < η ;第四开关阵列包括开关KO、KS、ΚΡ^Ρ ΚΝ ρ 0 < i < η ;电容CA。的上极板分别与开关KO、KS的一端相连,开关K0的另一端接基准低电平VREFB,开关KS的另一端接输入信号VIN,电容CA。的下极板与电容 上极板相连,电容CA:的下极板与电容CB:的下极板相连,电容CB i的上极板分别与开关KS、KPjP KN i的一端相连,开关KS的另一端接输入信号VIN,开关KP i的另一端接基准低电平VREFB,开关1(队的另一端接基准高电平VREFT ;电容CA i的下极板分别与电容CB i的下极板、电容CA1+1的上极板相连;当i>l时,电容CA都上极板与电容CB ,撕下极板相连。8.根据权利要求4或7所述的高速逐次逼近型模数转换器的电容阵列型数模转换器电路,其特征在于:所述电容CA。的电容值为2C,电容CB i的电容值为2C,电容CA i的电容值为C ;电容CE。的电容值为2C,电容CF i的电容值为2C,电容CE i的电容值为C。
【专利摘要】本实用新型涉及一种高速逐次逼近型模数转换器的电容阵列型数模转换器电路,包括全差分非二进制权重的开关电容阵列,其输入端分别接输入信号VIP、输入信号VIN、基准高电平VREFT和基准低电平VREFB,其输出端通过采样开关与动态比较器的输入端相连,动态比较器的输出端输出比较结果信号Yi至开关控制逻辑产生电路的输入端,开关控制逻辑产生电路的输出端输出多个开关控制信号至全差分非二进制权重的开关电容阵列。本实用新型的电容阵列单元采用C-2C的电容结构,采样模式下的输入总电容是固定常数值,简化输入电压缓冲器的设计,同时扩大了输入信号的带宽;极大降低差分基准电路的驱动能力,从而降低基准电路的功耗来实现整个电路系统的低功耗需求。
【IPC分类】H03M1/38
【公开号】CN205005040
【申请号】CN201520756463
【发明人】付秀兰, 孙金中, 郭锐, 高艳丽, 朱家兵
【申请人】中国电子科技集团公司第三十八研究所
【公开日】2016年1月27日
【申请日】2015年9月28日
当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1