等离子体显示装置的制作方法

文档序号:2603816阅读:110来源:国知局
专利名称:等离子体显示装置的制作方法
技术领域
本发明涉及一种等离子体显示(PDP)装置。更具体地说,本发明涉及一种供电电路,该电路生成电压,而非从PDP装置的外部提供电压。
背景技术
PDP装置已经作为平面显示器被投入实际使用,并且也期望它能用作薄且亮度高的显示器。图1显示了常用的三电极交流驱动PDP装置的通常的结构图。如图所示,PDP装置包含等离子体显示屏(PDP)1,其由两个基片组成,在这两个基片之间含有放电气体,该等离子体显示屏1具有多个相邻交替排列的X电极和Y电极,并且多个地址电极沿着与其相交的方向排列,荧光物质被安排在其相交点;地址驱动电路2,其将例如地址脉冲施加到地址电极;X公共驱动电路3,其将例如保持放电(保持)脉冲施加到X电极;Vx电压提供电路4,其将电压Vx提供到x公共驱动电路3,电压Vx将在下文中进行描述;扫描电路5,其将例如扫描脉冲顺序地施加到Y电极;Y驱动电路6,其例如将保持放电(保持)脉冲提供到扫描电路5,该保持放电(保持)脉冲将被施加到Y电极;复位电路7,其将复位电压Vw提供到Y驱动电路6,复位电压Vw将在下文中进行描述;控制电路8,其控制每一部分;供电电路9,其将各种电压例如Vs,Vw,Vx和Va提供到每个部分。由于PDP装置已被人们广为了解,整个装置的更具体描述在此省略,但将对与本发明有关的供电电路进行进一步描述。
图2示出了驱动波形,其显示被施加到PDP装置中每一电极的信号。在PDP装置中,显示单元在一对X电极、Y电极和地址电极的相交点处被形成。显示操作包含复位周期,在该周期中使每个单元处于一致的状态;地址周期,在该周期中选择将要被显示的单元;保持(保持放电)周期,在该周期中使所选单元放电,并且通过重复这一系列的操作来实现连续显示。
如图所示,在复位周期中,最大电压为Vw的脉冲被施加到Y电极,而X电极和地址电极被保持在0V(地电平),并且,使得在每一个单元中发生放电从而达到一致的状态。在地址周期中,在电压Vx被施加到X电极状态下,扫描脉冲被顺序地被施加到Y电极,该扫描脉冲的电压从电压Vs变到地电平。通过将电压为Va的地址脉冲施加到欲使其与该扫描脉冲同步发光的单元的地址电极,使得在欲使其发光的单元中发生放电,并且形成壁电荷。通过这种方式,实现其中所有的单元与显示数据对应的状态,即这样一种状态,其中在欲使其发光的单元中形成壁电荷,而在不令其发光的单元中不形成壁电荷。在保持周期中,在0V被施加到地址电极的状态下,将电压为Vs的保持脉冲交替地施加到X电极和Y电极(当不施加保持脉冲时,则施加0V)。在形成壁电荷的单元中,引起放电,因为壁电荷产生的电压加到了Vs上,而在没有形成壁电荷的单元中不发生放电。
图2显示的仅仅是示例,并且驱动波形的各种修改是可行的。此外,根据等离子体显示屏的结构和发光的亮度,对图2中的电压VS,Vw,Vx和Va充分地进行了说明。例如,Vs是150-180v,Vw大于Vs,并且在图2的示例中Vx也大于Vs。在任何情况下,将多个高电压施加到PDP装置中每个电极是必需的,并且供电电路9提供每个高电压。虽然没有示意性地示出,该控制电路的供电电压是5v(或3v),但该电压也由供电电路提供,因为它不直接与本发明相关,因此下文省略了对其的说明。
供电电路9通过将交流输入电压从交流变换到直流,生成上述的高电压Vs、Vw、Vx和Va,或者首先通过从交流变换到直流生成电压Vs,这需要很大的电流容量,然后,通过将生成的Vs从直流变换为直流,生成Vw和Vx,通常后者方法常被使用。小于Vs的电压Va(当Vx<Vs时,也包括Vx)能借助于降压电路从Vs产生。通过这种方式,仅通过提供通常作为从外部提供的电压的交流输入电压,能够进行这种操作。适于在PDP中使用的小型的供电设备在日本未审查专利公布(kokai)6-332401号中已经被公开。此外,在日本未审查专利公布(kokai)9-325735号中已经公开了一种结构,由于在保持周期中X电极和Y电极间保持脉冲的应用,因此它能降低功耗。
如上所述,PDP装置中的供电电路通过将Vs从直流转换到直流生成Vw和Vx,其中Vs已经通过从交流转换到直流被生成,因此,提供了一种例如由振荡电路和开关装置组成的直流到直流变换电路,这就使得在PDP装置中这些电路较大。

发明内容
本发明的目的是要通过简化生成Vx和Vw的电路的结构来减小电路大小和降低成本。
为了实现上述目的,根据本发明的第一方面,等离子体显示(PDP)装置包含使用与在驱动第一电极的X驱动电路或在驱动第二电极的Y驱动电路中生成的驱动信号相关的脉冲的二次电源。由于该特征,振荡电路和开关装置等能够被去掉,而振荡电路和开关装置是形成诸如供电电压Vw和Vx这类的二次电源以往所必需的,从而减小了电路大小和降低其成本。
适合二次电源使用的脉冲是与在保持周期中生成的保持脉冲相关的脉冲。
构建二次电源以包含例如由上述脉冲所驱动的充电(charge-pump)电路和通过整流充电电路的输出生成直流电压的整流电路。在这种情况下,如果提供了具有多个级的充电电路,其将前级的输出做为后级的基级电压输入,则可以产生两倍或更多倍的可使用的脉冲电压。
在二次电源结构的另一示例中,提供了变压器和整流电路,该变压器的初级提供脉冲,该整流电路通过整流该变压器的次级的输出生成直流电压。
此外,如果还提供了把二次电源整流电路的输出转变成固定电压的稳压电路,则能稳定地获得任选的电压。
通过二次电源生成的电压或者在地址周期中产生被施加到第一电级的电压Vx,或者在复位周期中产生被施加到第二电级的电压Vw,或者两个电压都产生。
如前所述,通常从用于生成保持脉冲的供电电压Vs产生供电电压Vw和Vx。然而,也可以产生提供到地址驱动电路的供电电压Va,并且可以利用Va以及Vs产生供电电压Vw和Vx,在这种情况下,必需确保电路的可靠性。在本发明的第二实施例中的PDP装置将实现这样得一种结构。
换言之,根据本发明的第二方面的等离子体显示装置(PDP)特征在于第二供电电压(Va)被提供到地址驱动电路;第二供电电压以及第一供电电压(Vs)被提供到X驱动电路和Y驱动电路;提供了一种电路,当该第一供电电压小于第二供电电压时,将电流从第二供电电压提供到地址驱动电路的路径传递到第一供电电压提供到X驱动电路和Y驱动电路的路径。
该电路是保护开关,该电路将电流从第二供电电压提供到地址驱动电路的路径传递到从第一供电电压提供到X驱动电路和Y驱动电路的路径。
一般地说,Vs>Va,但也可能出现Vs<Va,因为由于在过渡时期加电的顺序,例如加电和断电等等,Va在Vs之前升高。在这种情况下,通过构成二次电源的电路,异常的电流流到X驱动电路和Y驱动电路是能发生的,但这样异常的电流能被防止,并且根据本发明的第二方面,这样的电路故障能予以避免。


结合附图将会从下文的描述中更加清楚地理解本发明的特点和优点,其中图1是传统的等离子体显示(PDP)装置的方框图;图2是PDP装置的驱动波形显示图;图3是显示本发明第一实施例中PDP装置的方框图;
图4显示第一实施例中在Y侧驱动部分的电路结构;图5显示第一实施例中在X侧驱动部分的电路结构;图6显示第一实施例中Vw电压生成电路的电路结构(示例1);图7显示第一实施例中Vw电压生成电路的电路结构(示例2);图8显示第一实施例中Vw电压生成电路的电路结构(示例3);图9显示第一实施例中Vw电压生成电路的电路结构(示例4);图10显示第一实施例中Vw电压生成电路的电路结构(示例5);图11显示第一实施例中Vw电压生成电路的电路结构(示例6);图12是显示本发明第二实施例中PDP装置的驱动部分的电路结构;图13显示第二实施例中保持操作中的驱动波形;图14是显示本发明第三实施例中PDP装置的方框结构图;图15是显示第三实施例中Vx电压生成电路的电路图;图16A和图16B是显示第三实施例中Va电压生成电路的电路图。
具体实施例方式
图3是显示本发明第一实施例中PDP装置大致结构的方框图。很显然,与图1比较,图1中传统的PDP装置与第一实施例中的PDP装置的不同之处在于在传统的PDP装置中,在供电电路9生成供电电压Vx和Vw,而在第一实施例的PDP装置中,通过利用与在X驱动电路3和Y驱动电路6中分别生成的保持脉冲相关的脉冲信号,提供了Vx电压生成电路11和Vw电压生成电路12,它们分别生成供电电压Vx和Vw,且由此生成的电压Vx和Vw被提供到电压提供电路4和电压提供电路7,其他部分与图1中的相同。因此,在第一实施例的PDP装置中,供电电路9只生成供电电压Vs和Va。尽管按照显示屏的情况充分说明了供电电压Vs,Va,Vw和Vx,本实施例的下文描述中假设Va<Vs<Vx<Vw。并假设在下文描述中,驱动波形与图2显示的传统的驱动波形相同。
图4显示了在Y电极侧驱动部分的电路结构图。如图所示,每一个扫描驱动电路5-1,…,5-N(N代表Y电极的数量)提供给每一个Y电极。扫描驱动电路5-1,…,5-N被共同连接到两个驱动电源线15和16。驱动电源线15与第一扫描供电电路15-1、第一复位电路7-1和第一Y驱动电路6-1相连;类似地,驱动电源线16与第二扫描供电电路51-2、第二复位电路7-2和第二Y驱动电路6-2相连。Vw电压生成电路12与第一Y驱动电路6-1的输出部分相连。如图3所示,扫描驱动电路5-1,…,5-N与第一和第二扫描供电电路51-1和51-2构成扫描电路5,第一和第二驱动电路6-1和6-2构成Y驱动电路6,并且第一和第二复位电路7-1和7-2构成复位电路7。
在每一个扫描驱动电路中,两个晶体管在驱动电源线15和驱动电源线16间串联,并且他们的连结二极管与Y电极相连,同时,二极管被并联接到每一个晶体管上。第一扫描供电电路51-1是这样一种电路,其中晶体管连接在驱动电源线15和地线(0V)之间。第二扫描供电电路51-2是这样一种电路,其中,晶体管连接在驱动电源线16和电压Vs的电源线之间。驱动每一个晶体管的前置驱动电路被省去。第一Y驱动电路6-1包含晶体管62,它的一端与电压Vs的电源线相连,另一端通过二极管与驱动电源线15相连;以及前置驱动电路61,它根据CU控制信号驱动该晶体管62。第二Y驱动电路6-2包含晶体管64,它连接在地线(0V)和驱动电源线15之间;以及前置驱动电路63,它根据CD控制信号驱动该晶体管64。第一复位电路7-1包含晶体管72,它连接在驱动电源线15和Vw电压生成电路12的输出线之间;以及前置驱动电路71,它根据复位信号1驱动晶体管72。复位电路7-2包含晶体管74,它连接在驱动电源线16和地线(0V)之间;以及前置驱动电路73,它根据复位信号2驱动晶体管74。该操作将在下文描述。
图5显示了在X电极侧驱动部分的电路结构图。如图所示,该X电极与Vx电压提供电路4、第一X驱动电路3-1和第二X驱动电路3-2相连。Vx电压生成电路11与第一X驱动电路3-1相连。如图3所示,第一和第二X驱动电路3-1和3-2组成该X驱动电路3。第一X驱动电路3-1包含晶体管32,它的一端与电压Vs的电源线相连,另一端通过二极管与该X电极相连;以及前置电路31,它根据CU控制信号驱动晶体管32。第二X驱动电路3-2包含晶体管34,它连接在地线(0V)和X电极之间;以及前置驱动电路33,它根据该CD控制信号驱动晶体管34。Vx提供电路4包含晶体管42,它连接在X电极和Vx电压生成电路11的输出线间;以及根据Vx控制信号驱动晶体管42的前置驱动电路41。
参照图2,将在此对如图4和图5所示的各电路的操作做简要描述。在复位周期中,当第一和第二扫描供电电路51-1和51-2、第一和第二Y驱动电路6-1和6-2、第一X驱动电路3-1和Vx提供电路4的所有的晶体管都处于截止状态,第二X驱动电路3-2的晶体管导通,并且将0V施加到X电极,同时地址驱动电路2将0V施加到每一个地址电极。在这种状态下,如果第二复位电路7-2的晶体管74截止并且第一复位电路7-1的晶体管72导通,通过每一个扫描驱动电路的二极管,将电压Vw施加到Y电极,同时,Y电极的电势向电压Vw值升高,直到达到Vw值。接下来,如果第一复位电路7-1的晶体管72截止,同时第二复位电路7-2的晶体管74导通,通过该二极管,将Y电极降低到0V。这样,使得在所有的单元中发生放电,不论以前的显示状态如何,生成的电荷互相中和,并且所有的单元处于统一的状态。
在接下来的地址周期中,当第一和第二Y驱动电路6-1和6-2、第一和第二复位电路7-1和7-2与第一和第二X驱动电路3-1和3-2所有的晶体管都截止,Vx提供电路4的晶体管导通,并且电压Vx被施加到X电极。然后导通第一和第二扫描供电电路51-1和51-2的晶体管导通,将Vs和0V施加到扫描驱动电路5-1,…,5-N一系列的晶体管。在这种状态下,如果顺序地将扫描信号施加到扫描驱动电路5-1,…,5-N这一系列的晶体管,则电压Vs的扫描信号被顺序地施加到Y电极。与此同步,地址驱动电路2将Va施加到将要被点亮的单元的地址电极,同时将0V施加到不将被点亮的单元的地址电极。
在保持周期中,当第一和第二扫描供电电路51-1和51-2,第一和第二复位电路7-1和7-2与Vx供电电路4的所有的晶体管都处于截止状态,第一X驱动电路3-1和第二Y驱动电路6-2的一对晶体管与第二X驱动电路3-2和第一Y驱动电路6-1的一对晶体管交替地导通和截止。实际上,该X电极和Y电极被控制,以便于二者能同时变成0V,具体的描述在此省略。
下面将对Vx电压生成电路11和Vw电压生成电路12进行描述,它们是本实施例所特有的,但由于Vx电压生成电路11和Vw电压生成电路12通过利用与该保持脉冲相关的脉冲信号产生较高供电电压的方法是相同的,几乎能够由相同的电路结构来实现,因此,该Vw电压生成电路作为示例予以描述,而Vx电压生成电路的描述在此省略。
图6显示Vw电压生成电路的第一结构的一个示例。如图所示,在该例子中,第一Y驱动电路6-1的晶体管62根据前置驱动电路61输出的CU门脉冲导通和截止,并且在Vs和0V之间变化的电压脉冲VCU被输出到其输出端。所以,电压脉冲VCU只是在CU控制信号输出的保持周期内输出。通过二极管,电压脉冲VCU被输出到扫描电路,并且同时电压脉冲VCU被提供到Vw电压生成电路12。
如图所示,Vw电压生成电路包含电容器C1、二极管D1、二极管D2和电容器C2,将电压脉冲VCU被施加到电容器C1的第一端,二极管D1的阳极与电压Vs的供电端相连,它的阴极与电容器C1的第二端相连,二极管D2的阳极与电容器C1的第二端相连,电容器C2连接在二极管D2的阴级和地线(GND)之间。电容器C1和二极管D1、D2组成充电电路,电容器C2组成整流电路。当电压脉冲VCU是0V时,0V被施加到电容器C1的第一端,Vs被施加到它的第二端,并且电压Vs由电容器C1保持。在这种状态下,如果电压脉冲VCU变为Vs,则Vs被施加到电容器C1的第一端,因此该保持电压Vs被加到了它的第二端,并且电压由此变为2Vs。通过这种方式,二极管D2的阳极电压在Vs与2Vs之间变化并且从阴极输出。这样,如果要使用的电压Vw的量较小,则电容器C2被充电并且由电容器C2保持大约2Vs的电压。
如上所述,CU门脉冲仅在保持周期中被输出,并且大约2Vs的电压在该周期期间被电容器C2所保持,因此,该电压被提供到第一复位电路7-1中的晶体管72的一端,用做电源Vw。结果,当Vw生成电路12的输出实际上通过第一复位电路7-1被施加并且是由于包括Y电极的电容量的附加电路的电容量与电容器C2之间的关系所决定,该Y电极电压就能达到最大,因此这些被充分设置,因而期望的Vw就能获得。
如上所述,图6中的Vw生成电路用了与保持脉冲相对应的信号脉冲做为输入脉冲输入到充电电路,并且正常的充电电路所必须的振荡电路和开关设备能被省去,因此,该电路结构能够被简化并且减小电路的大小。此外,所使用的该保持脉冲具有高到一定电平的高电压(大约180v),并具有大量的电流,因此,它能产生高电压Vw。
图7是显示Vw电压生成电路的第二结构的示例图。在该示例中,由电容器C4和C5与二极管D3和D4组成的部分是与图6所示的相同的充电电路,并且2Vs电压被提供到二极管D5的阳极。由电容器C3和C6、二极管D5和D6组成的部分也同样是充电电路,并且2Vs电压也被提供到二极管D5的阳极,因此,将被输出的电压是将近3Vs,它是2Vs加上Vs。通过这种方式,通过增加充电电路的级数能够获得更高的电压。
如上所述,2Vs供电电路能够通过利用供电电压Vs来实现,它与保持脉冲的相同,以及利用使用该保持脉冲的充电电路来实现。此外,整数倍的Vs供电电路能通过增加充电的级数来实现。但是,需要的电压并不总是Vs的整数倍,它也可能需要1.5Vs的电压。下文将对供电电路输出中间电压的例子进行描述。
图8是显示Vw电压生成电路的第三结构示例图。在该示例中,稳压电路13被加到图6的第一示例中,并且能任意地获得Vs与2Vs之间的电压Vw。该稳压电路13包含双极晶体管81,它的集电极与电容器C2相连;运算放大器AMP,它的输出与晶体管81的基极相连;参考电压源VREF;电阻R和可变电阻VR。从该电路,能获得如下表示的输出电压VwVw=VREF(VR+R)/VR在上式中,VREF是参考电压值,VR和R分别是可变电阻值和电阻值。
因此,等于或小于2Vs的任意电压能通过调整可变电阻而获得。
图9是显示Vw电压生成电路的第四结构的示例图。在该示例中,电压稳压电路13被加到图7所示的第二示例中,并且能获得在大约2Vs和3Vs之间任意的电压做为电压2Vw。更进一步的说明在此省略。
图10是显示Vw电压生成电路的第五结构示例图。在该示例中,使用了具有变压器TR的电压设置电路和整流电路的组合的电路,替代充电电路。通过电容器C8施加与保持脉冲相对应的电压脉冲VCU到变压器TR的初级,在次级上感应出电压。如果次级线圈的匝数被增加到比初级线圈的匝数还要多,就能获得其电压比电压脉冲VCU的电压还要大的交流电流,因此,通过二极管和电容器C9对该交流电流进行整流,能够输出大于Vs的电压Vw。
图11是显示Vw电压生成电路的第六结构的示例图。在该示例中,电压稳压电路13被加到图10所示的第五结构的示例中,因此,进一步的说明在此省略。
本发明申请人在日本专利申请2000-188663号中已公开了减少在PDP装置中生成的电压的技术,本发明也能应用于使用这项技术的PDP装置,且这样的示例显示在第二实施例中。
图12是显示本发明第二实施例中电路结构的示图,其中本发明被应用到使用电压减小驱动电路的PDP装置,此驱动电路在日本专利申请2000-188663号中被公开,并且示出了在X电极侧和Y电极侧的驱动电路。由于它已在日本专利申请2000-173056号中公开,整个的驱动电路的具体说明被省略,在此仅就与本发明相关的部分进行描述。
在该电路中,从构成在X侧的开关SW1的晶体管输出的电压为Vs/2的脉冲,被用做到Vx电压生成电路11的输入脉冲。同样地,从构成在Y侧的开关SW1’的晶体管输出的电压为Vs/2的脉冲被用做到Vw电压生成电路12的输入脉冲。在这种情况下,电压生成电路11和Vw电压生成电路12能通过图6至图11所示的结构得以实现。
图13显示了第二实施例保持周期中被施加到X电极和Y电极的保持脉冲的波形,并且上述的Vx电压生成电路11和Vw电压生成电路12从该保持脉冲产生Vx和Vw。
图14是显示本发明第三实施例中PDP装置的大致结构的方框图。第三实施例中的PDP装置是一种示例情况,其中,在地址周期中施加到X电极的电压Vx小于地址脉冲的电压Va。显然,通过与图3比较看出,第三实施例中的结构与供电电压Va的结构不同之处在于,从供电电路9被提供到地址驱动电路2的供电电压Va被施加到Vx电压生成电路11,而非在X驱动电路3中生成的保持脉冲,并且在于二极管D20被设置在供电电压Va的提供路径和供电到X驱动电路3的电压Vs的提供路径之间。
图15是Vx电压生成电路11的一个示例,并且Vs通过降低Va而产生,因为电压Vx小于电压Va。
图16A和图16B显示供电电路9中Va电压生成电路的结构的示例。在图16A所示的电路中,来自外部的交流输入在整流电路21中被整流,生成直流电源,该直流电源用做变压器的电源。通过在振荡器和控制电路22中,控制设置在到变压器的电流提供路径中的晶体管的通断,切断提供到变压器的电流,在次级上感应出交流输出。接着由二极管和电容器组成的整流电路中对该交流输出进行整流以获得电压Va。在电压检测电路23中对该输出电压Va进行检测,并且能够通过对振荡器和控制电路22进行控制一直获得固定的电压,以便基于该检测结果来调整提供到变压器的电流的负载率。
如图16B所示的电路中,晶体管的通断受振荡器和控制电路31的控制以间歇地提供供电电压Vs,并且供电电压Vs被整流生成所要的电压Va。在电压检测电路32中对输出电压Va进行检测,并且能够通过对振荡器和控制电路31进行控制一直获得固定的电压,以便基于该检测结果来调整提供到变压器的电流的负载率。
在如图14所示的电路中,电压Vx小于电压Va,且供电电压Va被提供到Vx电压生成电路。在该电路中,一般地,VS>Va,但由于在例如电源通电和断电过渡期间电源接通的顺序的关系,因为Va先于Vs升高,因此有Vs<Va的可能性。在这种情况下,就有一种可能性即电流从供电电路9通过Vx电压生成电路11和电压Vx提供电路4损坏Vx电压生成电路11中的晶体管Q1。因此,在第三实施例的结构中,提供了保护二极管D20,并且当Vs<Va时,该保护二极管20导通,以防止电流通过晶体管Q1。
如上所述,根据本发明的等离子体显示装置,利用在X驱动电路或在Y驱动电路生成的脉冲而产生二次电源,例如供电电压Vw和Vx,因此,通常形成这些二次电源所必需的振荡器电路和开关设备能被省去,因此减少了电路的大小和降低了其成本。
此外,在本发明的等离子体显示装置中,第一供电电压Vs被用做提供到X驱动电路和Y驱动电路的供电电压,同时,提供到地址驱动电路的供电电压Va被用做第二供电电压。当第一供电电压Vs小于第二供电电压Va时,还提供了一种电路,它将电流从第二供电电压Va的供电线路传递到第一供电电压Vs的供电线路。因此,在这种情况下,通过防止经构成上述二次电源的电路流入X驱动电路和Y驱动电路的异常电流来避免例如电路的故障是可能的。这样,电路的可靠性得以改善。
权利要求
1.一种等离子体显示装置,包含显示屏,其具有第一电极、第二电极和第三电极,第一电极和第二电极彼此相邻排列,第三电极沿着与第一电极和第二电极相交的方向延伸,彼此相对,以便在其之间形成放电空间;驱动第一电极的X驱动电路;驱动第二电极的Y驱动电路;驱动第三电极的地址驱动电路,其中,第一供电电压被提供到X驱动电路和Y驱动电路,第二供电电压被提供到地址驱动电路,所述装置还包含电压生成电路,该电压生成电路基于第二供电电压而生成第三供电电压,并且将第三供电电压提供到X驱动电路或Y驱动电路,其中,在地址周期中第三供电电压被提供到第一电极。
2.如权利要求1所述的等离子体显示装置,该装置包含一种电路,当第一供电电压小于第二供电电压时,该电路将电流从将第二供电电压提供到地址驱动电路的路径传递到将第一供电电压提供到X驱动电路或Y驱动电路的另一条路径。
3.如权利要求2所述的等离子体显示装置,其中,将电流从将第二供电电压提供到地址驱动电路传递到将第一供电电压提供到X驱动电路或Y驱动电路的另一条路径的电路是保护开关。
全文摘要
公开了一种具有小型电路和低成本的等离子体显示装置。该装置包含显示屏,其具有第一电极、第二电极和第三电极,第一电极和第二电极彼此相邻排列,第三电极沿着与第一电极和第二电极相交的方向延伸,彼此相对,以便在其之间形成放电空间;驱动第一电极的X驱动电路;驱动第二电极的Y驱动电路;驱动第三电极的地址驱动电路,以及使用与在X驱动电路或在Y驱动电路中生成的驱动信号相关的脉冲的二次电源。
文档编号G09G3/296GK1637808SQ20041010078
公开日2005年7月13日 申请日期2002年2月28日 优先权日2001年6月27日
发明者小野泽诚, 岸智胜, 富尾重寿 申请人:富士通日立等离子显示器股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1